双极等特殊工艺.ppt
《双极等特殊工艺.ppt》由会员分享,可在线阅读,更多相关《双极等特殊工艺.ppt(63页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、集成电路设计基础集成电路设计基础集成电路设计基础集成电路设计基础上次课内容上次课内容第第3章章 集成电路工艺简介集成电路工艺简介 3.1 引言引言 3.2 外延生长工艺外延生长工艺 3.3 掩模的制版工艺掩模的制版工艺 3.4 光刻工艺光刻工艺 3.5 掺杂工艺掺杂工艺 3.6 绝缘层形成工艺绝缘层形成工艺 3.7 金属层形成工艺金属层形成工艺2/28/20232集成电路设计基础本次课内容本次课内容第第4章章 集成电路特定工艺集成电路特定工艺 4.1 引言引言 4.2 双极型集成电路的基本制造工艺双极型集成电路的基本制造工艺 4.3 MESFET工艺与工艺与HEMT工艺工艺 4.4 CMOS集
2、成电路的基本制造工艺集成电路的基本制造工艺 4.5 BiCMOS集成电路的基本制造工艺集成电路的基本制造工艺2/28/20233集成电路设计基础所谓特特定定工工艺艺,常常是指以一种材料为衬底、一种或几种类型的晶体管为主要的有源器件;辅以一定类型的无源器件;以特定的简单电路为基本单元;形成应用于一个或多个领域中各种电路和系统的工艺。4.1 4.1 4.1 4.1 引言引言引言引言2/28/20234集成电路设计基础特定工艺特定工艺这些特定工艺包括:硅硅基基的的双双极极型型工工艺艺、CMOSCMOS、BiCMOSBiCMOS、锗锗硅硅HBTHBT工工艺艺和和BiCMOSBiCMOS工工艺艺,SOI
3、SOI材材料料的的CMOSCMOS工工艺艺,GaAsGaAs基基/InPInP基基的的MESFETMESFET工工艺艺、HEMTHEMT工工艺艺和和HBTHBT工工艺艺等等。目目前前应应用用最最广广泛泛的的特特定定工工艺艺是是CMOSCMOS工工艺艺。在在CMOSCMOS工工艺艺中中,又又可可细细分分为为DRAMDRAM工工艺艺、逻逻辑辑工工艺艺、模模拟拟数数字字混混合合集集成成工艺,工艺,RFICRFIC工艺等工艺等。2/28/20235集成电路设计基础4.2 4.2 4.2 4.2 双极型集成电路的基本制造工艺双极型集成电路的基本制造工艺双极型集成电路的基本制造工艺双极型集成电路的基本制造
4、工艺 在双双极极型型集集成成电电路路的基本制造工艺中,要不断地进行光刻、扩散、氧化光刻、扩散、氧化的工作。典型的PN结隔离的掺掺金金TTLTTL电电路路工艺流程图如下图所示。2/28/20236集成电路设计基础典型典型PNPN结隔离掺金结隔离掺金TTLTTL电路工艺流程图电路工艺流程图2/28/20237集成电路设计基础双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤(1)衬底选择衬底选择对于典型的PNPN结结隔隔离离双极集成电路,衬底一般选用P型硅。芯片剖面如图。2/28/20238集成电路设计基础双极型集成电路基本制造
5、工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤(2 2)第一次光刻第一次光刻NN+隐埋层扩散孔隐埋层扩散孔光刻光刻一般来讲,由于双极型集成电路中各元器件均从上表面实现互连,所以为了减少寄生的集电极串串联联电电阻阻效效应应,在制作元器件的外延层和衬底之间需要作NN+隐隐埋层埋层。2/28/20239集成电路设计基础第第第第一一一一次次次次光光光光刻刻刻刻N N N N+隐隐隐隐埋埋埋埋层层层层扩扩扩扩散散散散孔孔孔孔光光光光刻刻刻刻 从上表面引出第第一一次次光光刻刻的掩掩模模版版图图形形及隐埋层扩散隐埋层扩散后的芯片剖面芯片剖面见图。2/28/
6、202310集成电路设计基础双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤(3)外延层淀积外延层淀积 外延层淀积外延层淀积时应该考虑的设计参数设计参数主要有:外延层电阻率epi和外延层厚度Tepi。外延层淀积后的芯片剖面如图。2/28/202311集成电路设计基础双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤双极型集成电路基本制造工艺步骤(4 4)第二次光刻)第二次光刻P+隔离扩散孔光刻隔离扩散孔光刻隔隔离离扩扩散散的目的是在硅衬底上形成许多孤立的外外延延层层岛岛,以实现各元件
7、间的电隔离电隔离。目前最常用的隔离方法是反反偏偏PNPN结结隔隔离离。一般P型衬底接最负电位,以使隔离结处于反偏,达到各岛间电隔离各岛间电隔离的目的。2/28/202312集成电路设计基础第第第第 二二二二 次次次次 光光光光 刻刻刻刻 P P P P+隔隔隔隔 离离离离 扩扩扩扩 散散散散 孔孔孔孔 光光光光 刻刻刻刻 隔离扩散孔的掩模版图形及隔离扩散后的芯片剖面图如图所示。2/28/202313集成电路设计基础双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤(5 5)第三次光刻)第三次光刻P型基区扩散孔光刻型基
8、区扩散孔光刻 基区扩散孔的掩模版图形及基区扩散后的芯片剖面图如图所示。2/28/202314集成电路设计基础双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤(6 6)第四次光刻)第四次光刻N+发射区扩散孔光刻发射区扩散孔光刻 此次光刻还包括集电极、N型电阻的接触孔和外延层的反偏孔。2/28/202315集成电路设计基础第四次光刻第四次光刻第四次光刻第四次光刻N N N N+发射区扩散孔光刻发射区扩散孔光刻发射区扩散孔光刻发射区扩散孔光刻 NN+发射区扩散孔发射区扩散孔的掩模图形及N+发射区扩散后的芯片剖面图芯片剖面
9、图如图所示。2/28/202316集成电路设计基础双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤(7)第五次光刻第五次光刻引线接触孔光刻引线接触孔光刻 此次光刻的掩模版图形如图所示。2/28/202317集成电路设计基础双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤双极型集成电路的基本制造工艺步骤(8 8)第六次光刻)第六次光刻金属化内连线光刻金属化内连线光刻反刻铝反刻铝形成金属化内连线后的芯片复合图芯片复合图及剖面图剖面图如图。2/28/202318集成电路设计
10、基础 4.3 MESFET4.3 MESFET4.3 MESFET4.3 MESFET工艺工艺工艺工艺与与与与HEMTHEMTHEMTHEMT工艺工艺工艺工艺MESFET是是第一代GaAs晶体管 类型和工艺标识,是GaAs单片集成电路技术的基础,现在是GaAsVLSI的主导工艺主导工艺。HEMT工艺是最先进的GaAs集成电路工艺。MESFET和和HEMT两者的工作原理和工艺制造基础基本相同。2/28/202319集成电路设计基础MESFETMESFETMESFETMESFET工艺工艺工艺工艺下图将示出GaAsMESFET的基本结构。在半绝缘(Semi-isolating,s.i.)GaAs衬底
11、上的N型GaAs薄层为有源层。这一层可以采用液液相相外外延延(LPE)(LPE)、汽汽相相外外延延(VPE)(VPE)或或分分子子束束外外延延(MBE)(MBE)三种外延方法沉积形成,也可以通过离离子子注注入入形成。2/28/202320集成电路设计基础MESFETMESFETMESFETMESFET工艺工艺工艺工艺2/28/202321集成电路设计基础MESFETMESFETMESFETMESFET工艺工艺工艺工艺(1)有源层上面两侧的金属层通常是金锗合金,通过沉积形成,与有源层形成源极和漏极的欧姆接触。这两个接触区之间的区域定义出有有源源器器件件,即MESFET的电流沟道。MESFET通常
12、具有对称的源漏结构。沟道中间区域上的金属层通常是金或合金,与有源层形成栅极的肖特基接触。2/28/202322集成电路设计基础 MESFETMESFETMESFETMESFET工艺工艺工艺工艺(2)由于肖肖特特基基势势垒垒的耗尽区延伸进入有源层,使得沟道的厚度变薄。根据零偏压情况下沟道夹断的状况,可形成两两种种类类型型的的MESFETMESFET:增增强强型型和耗尽型和耗尽型。对于增增强强型型MESFETMESFET,由于内在电势形成的耗尽区延伸到有源区的下边界,沟道在零偏压情况下是断开的。而耗耗尽尽型型MESFETMESFET的耗尽区只延伸到有源区的某一深度,沟道为在零偏压情况下是开启的。2
13、/28/202323集成电路设计基础MESFETMESFETMESFETMESFET工艺工艺工艺工艺(3)在在栅栅极极加加电电压压,内部的电势就会被增强或减弱,从而使沟道的深度和流通的电流得到控制。作为控制端的栅极对MESFET的性能起着重要的作用。由于控控制制主主要要作作用用于栅极下面的区域,所以,栅栅长长即即栅栅极极金金属属层层从从源源极极到到漏漏极极方方向向上上的的尺尺寸寸,是是MESFETMESFET技术的重要参数技术的重要参数。常规情况下,栅栅长长越越短短,器器件件速速度度越越快快。栅长为0.2m的MESFET的截止频率约为50GHz。迄今为止,栅长已减小到100nm的尺度。2/28
14、/202324集成电路设计基础MESFETMESFETMESFETMESFET工艺的效果工艺的效果工艺的效果工艺的效果与HEMTHEMT工艺工艺相比,相对简单和成熟的MESFETMESFET工艺工艺使得 光通信中高速低功率光通信中高速低功率VLSI VLSI 的实现成为可能。2/28/202325集成电路设计基础高电子迁移率晶体管(高电子迁移率晶体管(高电子迁移率晶体管(高电子迁移率晶体管(HEMTHEMTHEMTHEMT)在N型掺杂的GaAs层中,电子漂移速度电子漂移速度主要受限于电子与施主的碰撞。要减小碰撞机会应减减小掺杂浓度小掺杂浓度(最好没有掺杂),但同时希望在晶体结构中存在大量可高速
15、迁移的电子,这就是高电子迁移率晶体管(高电子迁移率晶体管(HEMTHEMT)的原创思路。由于在晶体结构中存在大量可高速迁移电子,HEMT早期也被称为二维电子气场效应管二维电子气场效应管(TEGFETTEGFET)。)。2/28/202326集成电路设计基础HEMTHEMTHEMTHEMT工艺工艺工艺工艺HEMT也属于FET的一种,它有与MESFET相似的结构。HEMT与MESFET之间的主要区别在主要区别在于有源层于有源层。2/28/202327集成电路设计基础简单的简单的简单的简单的HEMTHEMTHEMTHEMT的层结构的层结构的层结构的层结构2/28/202328集成电路设计基础HEMT
16、HEMT工艺工艺一种简单的HEMT有如上图所示的结构。在s.i.GaAs衬底上,一层薄的没有掺杂的GaAs层被一层薄(50-100nm)N掺杂的AlGaAs层覆盖,然后在其上面,再形成肖特基栅极、源极与漏极欧姆接触。由于AlGaAs(1.74eV)和GaAs(1.43eV)的禁带不同,在AlGaAs层的电子将会进入没掺杂的GaAs层,并留在AlGaAs/GaAs相结处附近,以致形成二维的电子气二维的电子气(2DEG2DEG)。2/28/202329集成电路设计基础HEMTHEMTHEMTHEMT工艺工艺工艺工艺根据图结构HEMT栅极下AlGaAs层的厚度与掺杂浓度,其类型可为增强型或耗类型可为
17、增强型或耗尽型尽型,即自然断开和自然开启。对器件的测量表明,相对于掺杂的MESFET层,它有更强的电子移动能力。2/28/202330集成电路设计基础HEMTHEMTHEMTHEMT的的的的性能和发展性能和发展性能和发展性能和发展由于HEMTHEMT的优秀性能的优秀性能,这类器件近十年有了广泛的发展。它在许多方面取得进展,如减小栅长,优化水平和垂直结构,改善2DEG限制结构及原料系统。HEMT传输的频率频率f fT T随随栅长减小而增加栅长减小而增加,栅长越栅长越短则短则GaAsGaAs场效应管速度越快场效应管速度越快,至今先进HEMT工艺的栅长小于0.2m,实验室水平小于0.1m,但同时要考
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 特殊 工艺
限制150内