IC工艺技术9-双极型集成电路工艺技术.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《IC工艺技术9-双极型集成电路工艺技术.ppt》由会员分享,可在线阅读,更多相关《IC工艺技术9-双极型集成电路工艺技术.ppt(80页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、集成电路工艺技术讲座第九讲双极型集成电路工艺技术双极集成电路工艺技术集成电路中的晶体管和无源器件工艺和设计的界面设计手册PN隔离双极工艺流程先进双极工艺工艺和器件模拟在工艺设计中的应用(一)集成电路中的晶体管和无源器件NPN晶体管结构外延和隔离埋层和深集电极PNP晶体管集成电阻和电容集成电路中的NPN晶体管集成电路中的PNP体管集成电路中的PNP体管集成电阻pn金属集成电阻 Pinch电阻 P base衬底N Epi集成电容NP+金属介质层(二)工艺和设计的界面设计手册器件和工艺指标设计规则简要工艺流程和光刻版顺序光刻版制作要求PCM文件模型参数2um 18V specParameter Sy
2、mbolMinTypMaxUnitNPN transHfe80140250Bvceo1835-VLPNP transHfe100250400Bvceo1840-VIso BVBviso2035-VField Vth Vth182536VCapacit.CAP8.510.612.7PfImplant R IR18.4k23k27.6k2um 18V specItemMinTypMaxSize(um2)R BN()10515019520 x200R-Epi()7.35k10.5k13.5k20 x200R-DN()15253520 x200R-PBAS()1.9k2.15k2.4k20 x200R
3、-XBAS()21030039020 x200R-IR()18.4k23.0k27.6k20 x200R-NEMT()608010020 x200设计规则设计与工艺制作的接口目的:使芯片尺寸在尽可能小的前提下,避免线条宽度的偏差和不同层版套准偏差可能带来的问题,以提高电路的成品率内容:根据实际工艺水平(包括光刻特性、刻蚀能力、对准容差等),给出的一组同一工艺层及不同工艺层之间几何尺寸的限制,主要包括线宽、间距、覆盖、露头、面积等规则,分别给出它们的最小值,2um 18V设计规则例 BPa min width 4umb clearance to BN 8umBN2.bISO IslandBP2.
4、a2.cISO IslandDummy island Island2um 18V设计规则例 Deep N+a Min.Width 4.0umc BN extension DN 1.0umd Clearance to BP 9.0umBNDNDN3.a3.c3.b3.b3.eISO IslandBP3.d2um 18V设计规则例 Isolation(ISO)aMin.width4.0bClearance to BN8.0umdClearance to DN9.0umBN4.bISO IslandISO4.adummy IslandDN4.d4.c2um 18V设计规则例 N+Emittera 1
5、 Min.width 4.0 um i PBAS extension NEMT 1.5um j Space NEMT 3.0 um IslandISO(BP)IR7.a8.bBN8.cDNPBASSNSN8.aXBAS8.e8.d8.g8.i8.hSN8.j8.fNPN Transistor8.h8.i PBAS XBAS NEMTisland8.a2um 18V设计规则例 contacta1 Min.Width 2.0umb XBAS extension BCONT 1.0umNPNXBASSNBCONTTOPBAS10.a1,210.b10.c10.d10.e10.cBCONTNEMTBC
6、ONTTOBCONTTOBCONTTO10.a22um 18V设计规则例 Metala Min.width 3.0ume Space 2.0um under 500um parallel linef Space 3.0um Over 500um parallel lineM112.aSN12.c12.f12.eCO12.gPAD12.hM1M112.iCAP12.dBrief Process flow&Mask Sequence 1 Starting material2 Initial oxidation3 Buried N photo/etch4 BN implant5 BN drive-i
7、n6 Buried P photo7 BP implant8 Epi growth9 Initial oxidation10 Deep N+photo/etch11 POCl3 pre-deposition and oxidationBrief Process flow&Mask Sequence 12*Pbase photo13*PBAS implant14*Implanter resistor photo15*Resistor implant16*Extrinsic Pbase photo17*XBAS implant18 Drive-in19 N Emitter photo/etch20
8、 NEMT implant21 NEMT drive-in22 Capacitor photo/etchBrief Process flow&Mask Sequence 23 Capacitor oxidation24 Si3N4 deposition25 Contact photo/etch26 Metal1 deposition27 Metal1 photo/etch28 Oxide deposition29 Via photo/etch30 Metal2 deposition31 Metal2 photo/etch33 USG/SiN Deposition33 Pad photo/etc
9、h34 Alloy制版信息光刻机类型和光刻版大小制版工具(图形发生器,电子束制版)版材料(石英,低膨胀玻璃)制版精度芯片和划片槽尺寸套准和CD标记PCM图形插入方案制版信息Process BiasMask Name Process Bias Digit.Scribe1BN-0.8umCD2BP(island)1.0umDC3DN-1.0CD4PBAS 0CC7NEMT-0.6umCD9CONT-0.5umCC10M1 0DCPCM(三)PN结隔离双极工艺流程(2um 18V)双极IC工艺流程N+埋层光刻和Sb+注入P(111)Sub10-20-cm75kev4.5E15cm-2双极IC工艺流程
10、N+埋层扩散P 衬底N+埋层1225C 60N2+60O212+/-3/sq4.2umN+埋层版双极IC工艺流程P埋层光刻和B+离子注入P SubN+50kev 4E14cm-2P埋层版双极IC工艺流程外延P SubN-EpiN+埋层18V 8.0 0.5um 1.70.2cm36V 13.5 0.8um 4.3 0.43 cm外延层参数选择外延电阻率应主要满足BVbco的要求,可查BVNd曲线外延厚度 Xjbc+Wbc+Wbn基区埋层XjbcWbcEpiWbn外延层的质量评价外延电阻率外延厚度畸埋层图形偏移,畸变及对策缺陷(特别在有埋层图形处)双极IC工艺流程外延后氧化DN光刻磷予淀积(5.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- IC 工艺技术 双极型 集成电路
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内