课程设计数字电子钟设计报告(20220302124008).pdf
《课程设计数字电子钟设计报告(20220302124008).pdf》由会员分享,可在线阅读,更多相关《课程设计数字电子钟设计报告(20220302124008).pdf(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子钟设计报告1 数字电子钟设计报告目录1实验目的 22实验题目描述和要求 2 3设计报告内容 2 3.1 实验名称 2 3.2 实验目的 2 3.3 实验器材及主要器件 2 3.4 数字电子钟基本原理 3 3.5 数字电子钟单元电路设计、参数计算和器件选择 3-8 3.6 数字电子钟电路图 9 3.7 数字电子钟的组装与调试 9 4实验结论 9 5实验心得 10 参考文献 10 数字电子钟设计报告2 1实验目的掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法;进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;提高电路布局布线及检查和排除故障的能力;
2、培养书写综合实验报告的能力。2实验题目描述和要求(1)设计一个有“时”、“分”、“秒”(24 小时 59 分 59 秒)显示,且有校时功能的电子钟;(2)用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试;(3)画出框图和逻辑电路图,写出设计、实验总结报告;(4)选做:整点报时。在59 分 51 秒、53 秒、55 秒、57 秒输出 500Hz音频信号,在 59 分 59 秒时输出 1000Hz信号,音频持续 1s,在 1000Hz音频结束时刻为整点。3设计报告内容3.1 实验名称数字电子钟3.2 实验目的掌握数字电子钟的设计、组装与调试方法;熟悉集成电路的使用方法。3.3 实验器材及主
3、要器件(1)cc40192(6 片)(2)cc4011(6 片)(3)74LS2O(2 片)(4)共阴七段显示器(6 片)(5)电阻、电容、导线等(若干)数字电子钟设计报告3 3.4 数字电子钟基本原理数字电子钟的逻辑框图如图3-4 所示。它由 555 集成芯片构成的振荡电路、分频器、计数器、显示器和校时电路组成。555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器显示时间。图3-43.5 数字电子钟单元电路设计、参数计算和器件选择(一)计数器秒脉冲信号经过6 级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、
4、十位的计时。“秒”“分”计数器为六十进制,小时为二十四进制。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60 秒时产生一个进位信号,所以,选用两片cc40192 和一片 cc4011 组成六十进制计数器,来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。如图3-4-3-1 所示。数字电子钟设计报告4 图 3-4-3-1所示(60 进制计数构造)(2)二十四进制计数“12 翻 1”小时计数器是按照“010203,2223000102,”规律计数的,这与日常生活中的计时规律相同。在此实验中,它是由两片 cc
5、40192 和一片 cc4011 构造成的同步二十四计数器,利用异步清零端实现起从 2300 的翻转,其中“24”为过渡状态不显示。其中,“时”十位是 3 进制,“时”个位是十进制。如图3-4-3-2 所示.数字电子钟设计报告5 如图 3-4-3-2 所示.(二)显示器本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。(三)校时电路当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。对校时的要求是,在小时校正时不影响分和秒的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课程设计 数字 电子钟 设计 报告 20220302124008
限制150内