数字电子技术课程设计报告——电子钟设.pdf
《数字电子技术课程设计报告——电子钟设.pdf》由会员分享,可在线阅读,更多相关《数字电子技术课程设计报告——电子钟设.pdf(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术课程设计报告课 题:数字钟的设计与制作学 年:09 学年学 期:第二学期专 业:班 级:姓 名:时 间:2009 年 6 月 20 日2009年 6 月 26 日数字电子技术课程设计报告一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于
2、数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计内容及要求(1)设计指标由晶振电路产生1HZ 标准秒信号;分、秒为0059 六十进制计数器;时为 0023 二十四进制计数器;周显示从1日为七进制计数器;具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;整点具有报时功能,当时间到达整点前鸣叫五次低音(500HZ),整点时再鸣叫一次高音(1000HZ)。(2)设计要求画出电路原理图(或仿真电路图);元器件及参数选择;电路仿真与调试。(3)制作要求自行装配和调试,并能发现问题和解决问题。(4)编写设计报告写出设计与制作的全
3、过程,附上有关资料和图纸,有心得体会。三、原理框图数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ 时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟的总体图如图(1)所示。由图(1)可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、二十进制时计数器及七十进制日计数器;以及秒、分、时的译码显示部分等。显 示 器显 示 器显 示 器显 示 器译码器译码器译码器译码器7 进 制 周计数器24 进制时计数器60
4、 进制分计数器60 进制秒计数器晶 体 振 荡分频器四、主要部分的实现方案1 秒脉冲电路由晶振 32768Hz 经 CD4060 分频为 2Hz,再经过 74LS74 一次分频,即得1Hz 标准秒脉冲,提供给时钟计数脉冲。如图示:20pF 74LS74 10 Q1Hz CD4060 Q14C1 320pF 1D 11 R 32768Hz 22M12 秒脉冲发生器2时间计数器电路由 6 个 74LS90 计数器组成时分秒的计数电路,74LS90 是 4 位二进制同步加计数器,它的设置为多片集成计数器的级联提供方便。它具有异步清零,同步并行预置数,保持和计数的功能。()秒计数器秒的个位计数单元为1
5、0 进制计数器,当QDQCQBQA变成 1010 时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过1011 到 1111 的状态,又从0000 开始,如此重复。秒的十为计数单元为6 进制,当 QDQCQBQA变成 0101 时,通过与非门把它的清零端变成 0,计数器的输出被置零,跳过 0110 到 1111 的状态,又从 0000 开始,如此就是 60 进制。同时秒十位上的0101 时,要把进位信号传输给“分”个位的计数单元。(2)分计数器分的个位和十位计数单元的状态转换和秒的是一样的,只是它要把进位信号传输给时的个位计数单元。(3)时计数器当“时”十位的QDQCBA为 0000 或
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 课程设计 报告 电子钟
限制150内