VLSI电路与系统2资料.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《VLSI电路与系统2资料.ppt》由会员分享,可在线阅读,更多相关《VLSI电路与系统2资料.ppt(44页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第四章 基本数字电路单元及功能单元组成 Part 14.2 基本单元的分类 在静态同步ASIC中,基本单元用于组成分层结构的设计。这些基本单元可以分类如下:1基本逻辑单元 包括反相器、“与”、“或”、“异”、“与非”、“或非”、“同”、“与或非”、“或非与”、三态缓冲器和触发器。2基本组合逻辑单元 包括传输门、多路选择器、译码器、比较器、编码器。2基本组合逻辑单元 包括传输门、多路选择器、译码器、比较器、编码器。3.基本存贮单元 包括各类边缘敏感触发器。4基本时序单元 包括位移寄存器、计数器、桶形移位器、状态发生器。5.数据调整单元 包括加法器、乘法器。4.3 CMOS组成的基本单元 4.3.
2、1“与非”、“或非”和“与或非”门 2输入端的“与非”门电路及符号示于图中 2输入端的“或非”门示于图中 最值得注意的一种是“与或非”门电路,它示于图4-8中它的电路非常简单,但应用很广泛。4.3.2 译码器、比较器和多路选择器 译码器、比较器构成同步系统、控制系统和时序设备中基本的控制元件。译码器进行静态的固定值比较。比较器则进行寄存器与寄存器之间的可变值的比较。译码器是一个能够识别给定输入状态的译码器是一个能够识别给定输入状态的电路,它主要有下列几种:电路,它主要有下列几种:1单态译码器:只识别一种输入状态。单态译码器:只识别一种输入状态。2.2.多态译码器:能识别几种输入状态。多态译码器
3、:能识别几种输入状态。3.全态译码器:它有分开的输出线,全态译码器:它有分开的输出线,分别对应于分别对应于2n个可能输入状态之一个可能输入状态之一,其中其中n为输入线的数目。为输入线的数目。4.简化全态译码器:简化全态译码器简化全态译码器:简化全态译码器的电路和全态译码器相似,但是把其中的电路和全态译码器相似,但是把其中某些输出线用某些输出线用“或或”门连起来了,故输门连起来了,故输出线较少。出线较少。译码器可以有允许线(使能信号输入)。译码器对于每一种输入状态,应注意观察分析其各输出线上的状态变化。译码器很容易产生假信号和尖峰(毛刺),故使用时须特别小心。比较器的功能与译码器相似,只不过它进
4、行寄存器和寄存器的比较。等值比较器的一般电路图示于图4-11。多路选择器 多路选择器是一种选择电路,它能够从两个或多个输入信号中选择一个输出。图中给出一个用“与或非”门实现的两输入多路选择器电路以及对应得的电路符号,。4.3.3 传输门和三态缓冲器 传输门体现CMOS电路的一种特有使用方式。传输门是一种很重要的基本电路,它是一种具有两种状态(高阻抗状态和低阻抗状态)的真正开关。4.3.4边缘敏感触发器 边缘敏感触发器是静态同步ASIC的基本存储元件。其基本功能是。在时钟的上升沿,输入d的逻辑状态被锁存于输出端q(并且其互补值锁存于q的互补端)。这两个输出端的状态一直保持到下一个时钟上升沿为止。
5、基本逻辑功能单元信号的命名与信号相关的有效电平高电平有效(active high)低电平有效(active low)有反相圈的引脚有反相圈的引脚表示低电平有效表示低电平有效给定逻辑功能只在符号框的内部发生给定逻辑功能只在符号框的内部发生READYREQUESTGOREADY_LREQUEST_LGO_L信号名和有效电平等效门符号(摩根定理)反相器反相器缓冲器缓冲器“圈到圈”的逻辑设计电路定时传播延迟传播延迟 propagation delay 信号通路输入端的变化引起输出端变化所需的时间信号通路输入端的变化引起输出端变化所需的时间t tpHL pHL 和和 t tpLH pLH 可能不同可能不
6、同电路定时传播延迟传播延迟 propagation delay定时分析:取最坏情况延迟定时分析:取最坏情况延迟t tpHL pHL 和和 t tpLH pLH 可能不同可能不同最大延迟最大延迟典型延迟典型延迟最小延迟最小延迟080804323232P233 P233 表表5-25-215202222电路定时定时图(时序图)定时图(时序图)timing diagramGOREADYDATtDATtDATGOREADYDATtRDYtRDY电路定时GOREADYDATGOREADYDATtRDYmintRDYmax定时图(时序图)定时图(时序图)timing diagram电路定时WRITE_LD
7、ATAOUTDATAINtOUTmaxtsetuptOUTmin常用组合逻辑功能电路编码器译码器多路复用器奇偶校验比较器加法器译码器和编码器多输入、多输出电路多输入、多输出电路译码器(译码器(decoderdecoder)一般来说,输出编码比输入编码位数多一般来说,输出编码比输入编码位数多编码器(编码器(encoderencoder)输出编码比输入编码位数少,则常称为编码器输出编码比输入编码位数少,则常称为编码器使能输入使能输入输入输入编码编码输出输出编码编码映射映射使能输入有效才能使能输入有效才能实现正常映射功能实现正常映射功能一种最常用的情况使能使能输入输入编码编码输出输出编码编码映射映射
8、译码器(译码器(decoderdecoder)编码器(编码器(encoderencoder)n位二进制码位二进制码2n中取中取1码码使能使能输入输入编码编码输出输出编码编码映射映射2n中取中取1码码n位二进制码位二进制码译码器(decoder)二进制译码器2-42-4译码器译码器Y0Y1Y2Y3I0I1EN 0 X X 0 0 0 0 1 0 0 0 0 0 1 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 1 1 0 0 0输输 入入EN I1 I2输输 出出 Y3 Y2 Y1 Y02-42-4二进制译码器真值表二进制译码器真值表译码器(decoder)0 X X 0 0
9、0 0 1 0 0 0 0 0 1 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 1 1 0 0 0输输 入入EN I1 I2输输 出出 Y3 Y2 Y1 Y02-42-4二进制译码器真值表二进制译码器真值表Y0=EN (I1 I2)Y1=EN (I1 I2)Y2=EN (I1 I2)Y3=EN (I1 I2)Yi=EN mi0 0 0 0 0 0 0 10 0 0 0 0 0 1 00 0 0 0 0 1 0 00 0 0 0 1 0 0 00 0 0 1 0 0 0 00 0 1 0 0 0 0 00 1 0 0 0 0 0 01 0 0 0 0 0 0 00 0 00
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- VLSI 电路 系统 资料
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内