数字电子技术应用完整版课件全套ppt整本书电子讲义全书ppt电子课件最全教学教程.ppt
《数字电子技术应用完整版课件全套ppt整本书电子讲义全书ppt电子课件最全教学教程.ppt》由会员分享,可在线阅读,更多相关《数字电子技术应用完整版课件全套ppt整本书电子讲义全书ppt电子课件最全教学教程.ppt(252页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术应用课程项目一:三人表决器的制作主讲:刘 剑 本项目介绍的三人表决器,是一种以少数服从多数的原则来实现对某个事件表决的装置。表决时,裁判按下表决按钮,输出端就显示表决结果。项目描述1.2.1基本逻辑门 逻辑门电路是指具有多个输入端和一个输出端的开关电路。它是按照一定的规律而动作的。这些电路像门一样按照一定的条件“开”或“关”,所以又称“门”电路。逻辑门中逻辑的内涵是指一定的因果关系即“条件和结果的关系”。为了简便地描述逻辑关系,通常用熟知的符号“0”和“1”来表示某一事物的对立状态,这里的0和1的概念,并不是通常在数学中表示数量的大小,而是作为一种表示符号,故称之逻辑“0”和逻辑“
2、1”。在逻辑电路中,用“1”表示有信号或满足逻辑条件。用“0”表示无信号或不满足条件。用“1”表示高电平,用“0”表示低电平,称正逻辑。用“1”表示低电平,用“0”表示高电平,称负逻辑。1.2.1基本逻辑门 1.与逻辑关系1.2.1.1与门电路条件A和B同时满足时,事件才会发生,这种关系称为与逻辑关系1.2.1基本逻辑门 1.与逻辑关系输输入入输输出出开关开关A开关开关B灯泡灯泡Y断开断开断开断开灭灭断开断开闭闭合合灭灭闭闭合合断开断开灭灭闭闭合合闭闭合合亮亮开关开关A、B与灯泡与灯泡Y的逻辑关系表的逻辑关系表1.2.1.1与门电路1.2.1基本逻辑门 2.与逻辑真值表真值表真值表是一种表明逻
3、辑门电路输入端状态和输出端状态逻辑对应关系的表格,是一种表明逻辑门电路输入端状态和输出端状态逻辑对应关系的表格,它包括了全部可能的输入值组合及其对应的输出值。它包括了全部可能的输入值组合及其对应的输出值。输入输入输出输出ABY000010100111设开关闭合为设开关闭合为1,开关断开为,开关断开为0;灯泡亮为;灯泡亮为1,灯泡灭为,灯泡灭为01.2.1.1与门电路1.2.1基本逻辑门 3.与逻辑表达式YAB或YAB4.与逻辑符号5.与逻辑功能功能:“有0出0,全1出1”。1.2.1.1与门电路1.2.1基本逻辑门 6.二极管与门电路1.2.1.1与门电路(1)当)当A、B都处于低电平都处于低
4、电平OV时,二极管时,二极管V1、V2都都导通,导通,Y=OV,输出低电平。(忽略二极管正向压降,输出低电平。(忽略二极管正向压降,下同)下同)(2)当)当A=3V,B=OV时,时,V2优先导通,输出优先导通,输出Y端被端被箝位在箝位在OV,V1反偏而截止。反偏而截止。(3)当)当A=0V,B=3V时,时,V1优先导通,输出优先导通,输出Y端被端被箝位在箝位在OV,V2反偏而截止。反偏而截止。(4)当)当A、B都处在高电平都处在高电平3V时,二极管时,二极管V1、V2都都导通,导通,Y=3V,输出高电平。,输出高电平。1.2.1基本逻辑门 6.二极管与门电路1.2.1.1与门电路输输入入输输出
5、出A AB BY Y0V0V0V0V0V0V0V0V3V3V0V0V3V3V0V0V0V0V3V3V3V3V3V3V1.2.1基本逻辑门 1.或逻辑关系条件A和B有一个满足时,事件才会发生,这种关系称为或逻辑关系1.2.1.2或门电路1.2.1基本逻辑门 1.或逻辑关系输输入入输输出出开关开关A开关开关B灯泡灯泡Y断开断开断开断开灭灭断开断开闭闭合合亮亮闭闭合合断开断开亮亮闭闭合合闭闭合合亮亮开关开关A、B与灯泡与灯泡Y的逻辑关系表的逻辑关系表1.2.1.2或门电路1.2.1基本逻辑门 2.或逻辑真值表输入输入输出输出ABY000011101111设开关闭合为设开关闭合为1,开关断开为,开关断
6、开为0;灯泡亮为;灯泡亮为1,灯泡灭为,灯泡灭为01.2.1.2或门电路1.2.1基本逻辑门 3.或逻辑表达式Y A+B4.或逻辑符号5.或逻辑功能功能:功能:“有有1出出1,全,全0出出0”1.2.1.2或门电路1.2.1基本逻辑门 6.二极管或门电路(1)当)当A、B都处于低电平都处于低电平OV时,二极管时,二极管V1、V2都导都导通,通,Y=OV,输出低电平。(忽略二极管正向压降,下,输出低电平。(忽略二极管正向压降,下同)同)(2)当)当A=3V,B=OV时,时,V1优先导通,输出优先导通,输出Y端被箝端被箝位在位在3V,V2反偏而截止。反偏而截止。(3)当)当A=0V,B=3V时,时
7、,V2优先导通,输出优先导通,输出Y端被箝端被箝位在位在3V,V1反偏而截止。反偏而截止。(4)当)当A、B都处在高电平都处在高电平3V时,二极管时,二极管V1、V2都导都导通,通,Y=3V,输出高电平。,输出高电平。1.2.1.2或门电路1.2.1基本逻辑门 6.二极管或门电路输输入入输输出出A AB BY Y0V0V0V0V0V0V0V0V3V3V3V3V3V3V0V0V3V3V3V3V3V3V3V3V1.2.1.2或门电路1.2.1基本逻辑门 1.非逻辑关系事情和条件总是呈相反状态,这种关系称为或逻辑关系1.2.1.3非门电路1.2.1基本逻辑门 1.非逻辑关系开关与灯泡开关与灯泡Y的逻
8、辑关系表的逻辑关系表1.2.1.3非门电路输入输入输出输出开关开关A灯泡灯泡Y断开断开亮亮闭合闭合灭灭1.2.1基本逻辑门 2.非逻辑真值表设开关闭合为设开关闭合为1,开关断开为,开关断开为0;灯泡亮为;灯泡亮为1,灯泡灭为,灯泡灭为0输入输入输出输出AY01101.2.1.3非门电路1.2.1基本逻辑门 3.非逻辑表达式Y 4.或逻辑符号5.或逻辑功能功能:功能:“入入0出出1,入,入1出出0”1.2.1.3非门电路1.2.1基本逻辑门 6.三极管非门电路(1)当)当A输入低电平输入低电平OV时,三极管时,三极管V都截止,都截止,Y=12V,输出高电平。,输出高电平。(2)当)当A输入高电平
9、输入高电平3V时,三极管时,三极管V都饱和导通,都饱和导通,Y=0V。(忽略三极管饱和压降)。(忽略三极管饱和压降)1.2.1.3非门电路1.2.1基本逻辑门 6.三极管非门电路输入输入输出输出AY0V12V3V0V1.2.1.3非门电路1.2.2简单组合逻辑门 1.与非门的符号1.2.2.1与非门电路 2.与非门逻辑函数表达式或或1.2.2简单组合逻辑门 3.与非门的真值表1.2.2.1与非门电路 4.与非门逻辑功能输入输入输出输出ABY001011101110功能:功能:“有有0出出1,全,全1出出0”1.2.2简单组合逻辑门 1.或非门的符号1.2.2.2或非门电路 2.或非门逻辑函数表
10、达式1.2.2简单组合逻辑门 3.或非门的真值表1.2.2.2或非门电路 4.或非门逻辑功能输入输入输出输出ABY001010100110功能:功能:“有有1出出0,全,全0出出1”1.2.2简单组合逻辑门 1.与或非门的符号1.2.2.3与或非门电路 2.与或非门逻辑函数表达式1.2.2简单组合逻辑门 3.与或非门的真值表1.2.2.3与或非门电路 4.与或非门逻辑功能功能:功能:“各组有各组有0出出1,一组全,一组全1出出0”输输入入输输出出输输入入输输出出A AB BC CD DY YA AB BC CD DY Y0 00 00 00 01 11 10 00 00 01 10 00 00
11、 01 11 11 10 00 01 11 10 00 01 10 01 11 10 01 10 01 10 00 01 11 10 01 10 01 11 10 00 01 10 00 01 11 11 10 00 00 00 01 10 01 11 11 11 10 01 10 00 01 11 10 01 11 11 11 10 00 00 01 11 11 10 01 11 11 11 10 01.2.2简单组合逻辑门 1.异或门的符号1.2.2.4异或门电路 2.异或门逻辑函数表达式或或1.2.2简单组合逻辑门 3.异或门的真值表 4.异或门逻辑功能功能:功能:“同出同出0,异出,异
12、出1”1.2.2.4异或门电路输入输入输出输出ABY0000111011101.2.3集成逻辑门 集成逻辑门电路(简称集成门电路)是构成门电路的元器件和连线制作在一块半导体芯片上,再封装起来构成的。分为TTL和CMOS集成逻辑门电路两大类。1.2.3集成逻辑门1.2.3.1TTL集成逻辑门电路1.产品系列和外形封装74(标准中速)、(标准中速)、74H(高速)、(高速)、74S(肖特基超高速)、(肖特基超高速)、74LS(低功耗肖特基)和(低功耗肖特基)和74AS(先进(先进的肖特基)等系列的肖特基)等系列1.2.3集成逻辑门1.2.3.1TTL集成逻辑门电路1.产品系列和外形封装TTL集成逻
13、辑门电路的型号由五部分构成,如集成逻辑门电路的型号由五部分构成,如CT74LSCP。第一部分字母第一部分字母C表示国标。表示国标。第二部分字母第二部分字母T表示表示TTL电路。电路。第三部分是器件系列和品种代号,第三部分是器件系列和品种代号,74表示国际通用表示国际通用74系列,系列,54表示军用系列;表示军用系列;LS表示表示低功耗肖特基系列;低功耗肖特基系列;为品种代号。为品种代号。第四部分字母表示器件工作温度,第四部分字母表示器件工作温度,C为为070,G为为-2570,L为为-2585,E为为-4085,R为为-5585。第五部分字母表示器件封装,第五部分字母表示器件封装,P为塑料封装
14、双列直插式,为塑料封装双列直插式,J为黑瓷封装双列直插式。为黑瓷封装双列直插式。1.2.3集成逻辑门1.2.3.1TTL集成逻辑门电路2.引脚识读 引脚编号的判断方法是:把凹槽标志置于左方,引脚向下,逆时针自下而上顺序依次为引脚1、2、31.2.3集成逻辑门1.2.3.2 CMOS集成逻辑门电路1.产品系列和外形封装CMOS集成门电路系列较多,现只有集成门电路系列较多,现只有4000(普通)、(普通)、74HC(高速)、(高速)、74HCT(与(与TTL兼容)等产品系列,外形封装与兼容)等产品系列,外形封装与TTL集成门电路相同。其中集成门电路相同。其中4000系列品种多、功能全,现仍被广泛使
15、用。系列品种多、功能全,现仍被广泛使用。CMOS集成门电路是由PMOS场效应晶体管和NMOS场效应晶体管组成的互补电路1.2.3集成逻辑门1.2.3.2 CMOS集成逻辑门电路1.产品系列和外形封装CMOS集成门电路的型号由五部分构成,如集成门电路的型号由五部分构成,如CC74HCRP。第一部分字母第一部分字母C表示国标。表示国标。第二部分字母第二部分字母C表示表示CMOS电路。电路。第三部分是器件系列和品种代号,第三部分是器件系列和品种代号,74表示国际通用表示国际通用74系列,系列,54表示军用系列;表示军用系列;HC表示表示高速高速CMOS系列;系列;为品种代号。为品种代号。第四部分字母
16、表示器件工作温度,第四部分字母表示器件工作温度,C为为070,G为为-2570,L为为-2585,E为为-4085,R为为-5585。第五部分字母表示器件封装,第五部分字母表示器件封装,P为塑料封装双列直插式,为塑料封装双列直插式,J为黑瓷封装双列直插式。为黑瓷封装双列直插式。1.2.3集成逻辑门1.2.3.2 CMOS集成逻辑门电路2.引脚识读 CMOS集成门电路通常采用双列直插式外形,引脚编号判断方法与TTL相同1.2.3集成逻辑门1.2.3.3集成逻辑门电路的选用和使用注意事项1.若要求功耗低、抗干扰能力强,则应选用若要求功耗低、抗干扰能力强,则应选用CMOS集成逻辑门电路集成逻辑门电路
17、2.若对功率和抗干扰能力要求一般,可选用若对功率和抗干扰能力要求一般,可选用TTL集成逻辑门电路。集成逻辑门电路。3.各种各种TTL集成门都遵循电源为集成门都遵循电源为+5V。4.TTL集成门多余输入端的处理方法集成门多余输入端的处理方法:一是与其他输入端并联使用;二是将不用的输入端一是与其他输入端并联使用;二是将不用的输入端按照电路功能要求接电源或接地,比如将与门、与非门的多余的输入端接电源,将或门、按照电路功能要求接电源或接地,比如将与门、与非门的多余的输入端接电源,将或门、或非门的多余的输入端接地。或非门的多余的输入端接地。5.CMOS集成门多余输入端不应悬空,因为这样做会招致不必要的干
18、扰,造成逻辑功能集成门多余输入端不应悬空,因为这样做会招致不必要的干扰,造成逻辑功能混乱;严重的还会在栅极感应出很高的电压,造成栅极击穿,损坏电路。多余输入端的混乱;严重的还会在栅极感应出很高的电压,造成栅极击穿,损坏电路。多余输入端的处理方法:一是按逻辑功能的要求将多余的输入端接高电平或者低电平;二是根据逻辑处理方法:一是按逻辑功能的要求将多余的输入端接高电平或者低电平;二是根据逻辑功能将多余输入端与有用的输入端并联使用。功能将多余输入端与有用的输入端并联使用。6.TTL集成门输出端不允许与电源或地直接短路;集成门输出端不允许与电源或地直接短路;CMOS集成门输出端一般不允许并联集成门输出端
19、一般不允许并联使用,不允许直接接电源,否则将导致器件损坏。使用,不允许直接接电源,否则将导致器件损坏。1.2.5数制与编码1.2.5.1数制 数制就是计数的方法。按进位方法的不同,有“逢十进一”的十进制计数,还有“逢二进一”的二进制计数和“逢十六进一”的十六进制计数等。1.2.5数制与编码1.2.5.1数制1.十进制十进制有如下特点:十进制有如下特点:(1)十进制数有)十进制数有0、1、2、3、4、5、6、7、8、9共十个符号,这些符号称为数共十个符号,这些符号称为数码。码。(2)相邻位的关系高位位低位的十倍,逢十进一,借一当十。)相邻位的关系高位位低位的十倍,逢十进一,借一当十。(3)数码位
20、置的不同,所表示的值就不同,数码位置分十分位、个位、十位、百位、)数码位置的不同,所表示的值就不同,数码位置分十分位、个位、十位、百位、例如:例如:(246.134)(246.134)1010=2=210102 2+4+410101 1+6+610100 0+1+11010-1-1+3+31010-2-2+4+41010-3-3式中式中10102 2、10101 1、10100 0、1010-1-1、1010-2-2、1010-3-3是各位数码的是各位数码的“位权位权”。十进制中,位权是。十进制中,位权是1010的整数幂。的整数幂。1.2.5数制与编码1.2.5.1数制2.二进制二进制有如下特
21、点:二进制有如下特点:(1)二进制仅有)二进制仅有0和和1两个不同数码。两个不同数码。(2)相邻位的关系为逢二进一,借一当二。)相邻位的关系为逢二进一,借一当二。(3)数码的位权是)数码的位权是2的整数幂。的整数幂。例如:例如:(1011)2=123+022+121+120(10011.01)2=124+023+022+121+120+02-1+12-21.2.5数制与编码1.2.5.1数制2.二进制【例例1.1】求求10011010+111010=?解:在加运算时,要注意解:在加运算时,要注意“逢二进一逢二进一”的原则,即遇到的原则,即遇到2 2就向相邻高位进就向相邻高位进1 1,本位为,本
22、位为0.0.1 0 0 1 1 0 1 0 1 0 0 1 1 0 1 0被加数被加数 +1 1 1 0 1 0+1 1 1 0 1 0 加数加数 1 1 0 1 0 1 0 0 1 1 0 1 0 1 0 0 和和1.2.5数制与编码1.2.5.1数制2.二进制【例例1.2】求求11001100100101=?解:减法运算时,运算法则是解:减法运算时,运算法则是“借一当二借一当二”,即遇到,即遇到0减减1时,本位不够,需向高位借一,时,本位不够,需向高位借一,在本位作二使用。在本位作二使用。11001100被减数被减数100101减数减数10100111差差1.2.5数制与编码1.2.5.1
23、数制3.十六进制十六进制数有十六进制数有0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F共十六个不同共十六个不同数码。符号数码。符号AF分别代表十进制数的分别代表十进制数的1015。各位的位权是。各位的位权是16的整数幂,其计数规的整数幂,其计数规律是逢十六进一,借一当十六。律是逢十六进一,借一当十六。例如,十六进制例如,十六进制(5BE)16可以表示为可以表示为(5BE)16=5162+B161+E160数制数制数数码码表示方法表示方法十六十六进进制制0 01 12 23 34 45 56 67 78 89 9A AB BC CD DE EF F二二进进制制0 01 11010
24、11111001001011011101101111111000100010011001101010101011101111001100110111011110111011111111十十进进制制0 01 12 23 34 45 56 67 78 89 91010111112121313141415151.2.5数制与编码1.2.5.1数制4.不同数制的转换(1)非十进制数转换为十进制数)非十进制数转换为十进制数可将非十进制数按位权展开,得出其相加结果,就是对应的十进制数。可将非十进制数按位权展开,得出其相加结果,就是对应的十进制数。【例例1.3】(111011)2125+124+123+02
25、2+121+12025+24+23+21+159【例例1.4】(8FA.5)16=8162+15161+10160+516-1=(2298.3125)101.2.5数制与编码1.2.5.1数制4.不同数制的转换(2)十进制整数转换为二进制数)十进制整数转换为二进制数可将十进制整数逐次用可将十进制整数逐次用2除取余数,一除取余数,一直到商为零。然后把全部余数按相反的直到商为零。然后把全部余数按相反的次序排列起来,就是等值的二进制数。次序排列起来,就是等值的二进制数。【例例1.5】将十进制数将十进制数236转化为二进制转化为二进制解:解:所以(所以(236)10=(1101100)21.2.5数制
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 应用 完整版 课件 全套 ppt 电子 讲义 全书 教学 教程
限制150内