中南大学数字电子技术基础期末考试试卷(四套附答案).pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《中南大学数字电子技术基础期末考试试卷(四套附答案).pdf》由会员分享,可在线阅读,更多相关《中南大学数字电子技术基础期末考试试卷(四套附答案).pdf(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、中南大学信息院数字电子技术基础中南大学信息院数字电子技术基础期终考试试题(期终考试试题(110110 分钟)分钟)(第一套(第一套)一、填空题:(每空 1 分,共 15 分)1逻辑函数的两种标准形式分别为()、().2将 2004 个“1异或起来得到的结果是()。3半导体存储器的结构主要包含三个部分,分别是()、()、()。48 位 D/A 转换器当输入数字量 10000000 为 5v。若只有最低位为高电平,则输出电压为()v;当输入为 10001000,则输出电压为()v。5就逐次逼近型和双积分型两种 A/D 转换器而言,()的抗干扰能力强,()的转换速度快。6由555 定时器构成的三种电
2、路中,()和()是脉冲的整形电路.7 与 PAL相比,GAL 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活.二、根据要求作题:(共 15 分)1 将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门来实现。2图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应A、B、C 的 P、Q 波形.三、分析图 3 所示电路:(10 分)1)试写出 8 选 1 数据选择器的输出函数式;2)画出 A2、A1、A0 从 000111连续变化时,Y 的波形
3、图;3)说明电路的逻辑功能。四、设计“一位十进制数”的四舍五入电路(采用 8421BCD 码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15 分)五、已知电路及 CP、A 的波形如图 4(a)(b)所示,设触发器的初态均为“0”,试画出输出端 B 和 C 的波形。(8 分)BC六、用 T 触发器和异或门构成的某种电路如图 5(a)所示,在示波器上观察到波形如图 5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。(6 分)七、图 6 所示是 16*4 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。ROM 中的数
4、据见表 1 所示。试画出在 CP 信号连续作用下的 D3、D2、D1、D0 输出的电压波形,并说明它们和 CP 信号频率之比。(16 分)表 1:地址输入A3 A2 A1 A0数据输出D3 D2 D1 D000001111000100000010001100110100010001010101101001101001011110001000111110011100101000011011001011000001110101001110011111110000CP 波形如图所示:八、综合分析图 7 所示电路,RAM 的 16 个地址单元中的数据在表中列出.要求:(1)说明 555 定时器构成什么
5、电路?(18 分)(2)说明 74LS160 构成多少进制计数器?(3)说明 RAM 在此处于什么工作状态,起什么作用?(4)写出 DA 转换器 CB7520 的输出表达式(UO与 d9d0之间的关系);(5)画出输出电压 Uo的波形图(要求画一个完整的循环)。中南大学信息学院中南大学信息学院数字电子计数基础试题数字电子计数基础试题(第一套)参考答案第一套)参考答案一、填空(每空 1 分,共 15 分)1203地址译码器、存储矩阵、输出缓冲器40。039、5。315双积分型、逐次逼近型6施密特触发器、单稳态触发器7结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共 15 分)1OC
6、 与非门实现如图:2三、1)2)3)该电路为序列脉冲发生器,当A2、A1、A0 从 000111 连续变化时,Y 端输出连续脉冲 10110011。四、设用 A3A2A1A0 表示该数,输出 F。列出真值表(6 分)A3A2A1A0F000000010010001101000101011001111000100100000111111010X1011X1100X1101X1110X1111X五、CP六、T=1,连线如图:七、D3、D2、D1、D0 频率比分别是 1/15、3/15、5/15、7/15;ACP八、B(1)555 定时器构成多谐振荡器,发出矩形波;D0(2)74LS160 构成九进
7、制计数器,状态转换图如下:C(D13)RAM 处于读出状态,将 0000B1000B 单元的内容循环读出;(5)输出电压波形图如下:D2D3中南大学信息院数字电子技术基础中南大学信息院数字电子技术基础期终考试试题(期终考试试题(110110 分钟)分钟)(第二套(第二套)一、填空题:(每空 1 分,共 16 分)1逻辑函数有四种表示方法,它们分别是()、()、()和()。2将 2004 个“1”异或起来得到的结果是()。3目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路.4施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态.5已知 Intel2114 是
8、1K 4 位的 RAM 集成电路芯片,它有地址线()条,数据线()条。6已知被转换的信号的上限截止频率为 10kHz,则 A/D 转换器的采样频率应高于()kHz;完成一次转换所用的时间应小于()。7GAL 器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。二、根据要求作题:(共 16 分)3 试画出用反相器和集电极开路与非门实现逻辑函数。2、图 1、2 中电路由 TTL 门电路构成,图 3 由 CMOS 门电路构成,试分别写出F1、F2、F3 的表达式。三、已知电路及输入波形如图4 所示,其中FF
9、1 是 D 锁存器,FF2 是维持-阻塞 D触发器,根据 CP 和 D 的输入波形画出 Q1 和 Q2 的输出波形。设触发器的初始状态均为 0。(8 分)四、分析图 5 所示电路,写出 Z1、Z2 的逻辑表达式,列出真值表,说明电路的逻辑功能。(10 分)五、设计一位8421BCD 码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为 0。要求使用两种方法实现:(20 分)(1)用最少与非门实现,画出逻辑电路图;(2)用一片 8 选 1 数据选择器 74LS151 加若干门电路实现,画出电路图.六、电路如图 6 所示,其中 RA=RB=10k,C=0。1f,试问:1 在 Uk 为高电平期间
10、,由 555 定时器构成的是什么电路,其输出 U0 的频率 f0=?2分析由 JK 触发器 FF1、FF2、FF3 构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3设 Q3、Q2、Q1 的初态为 000,Uk 所加正脉冲的宽度为 Tw=5/f0,脉冲过后Q3、Q2、Q1 将保持在哪个状态?(共 15 分)中南大学信息学院数字电子计数基础中南大学信息学院数字电子计数基础试题(第二套)参考答案试题(第二套)参考答案二、填空(每空 1 分,共 16 分)1 真值表、逻辑图、逻辑表达式、卡诺图;20;3TTL、CMOS;4两、0;510、4;620、50S;7通用阵列逻辑、输出
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 中南 大学 数字 电子技术 基础 期末考试 试卷 四套 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内