时序逻辑电路计数器.pptx
《时序逻辑电路计数器.pptx》由会员分享,可在线阅读,更多相关《时序逻辑电路计数器.pptx(25页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、三、计数器的分类按数制分:二进制计数器十进制计数器N 进制(任意进制)计数器按计数方式分:加法计数器减法计数器可逆计数(Up-Down Counter)按时钟控制分:同步计数器(Synchronous )异步计数器(Asynchronous )按开关元件分:TTL 计数器CMOS 计数器第1页/共25页21.3.2 21.3.2 二进制计数器二进制计数器计数器计数容量、长度或模的概念 计数器能够记忆输入脉冲的数目,即电路的有效状态数 M M 。3 位二进制同步加法计数器:00001111/14 位二进制同步加法计数器:000111/1n 位二进制同步加法计数器:第2页/共25页一、二进制同步计
2、数器一、二进制同步计数器(一)3 3 位位二进制同步加法计数器FF2、FF1、FF0Q2、Q1、Q0设计方法一:000/0001010011100101/0/0/0/0110/0111/0/1/1/C排列:解 选用下降沿触发的 JK 触发器时钟方程时钟方程输出方程输出方程状态方程状态方程00 01 11 1001 1001110000 01 11 1001 01111000第3页/共25页00 01 11 1001 00 101011JK 触发器特性方程求驱动方程,得求驱动方程,得逻辑图逻辑图CP1J1KC1FF011J1KC1FF11J1KC1FF2&CQ0Q1Q2Q0Q1Q2串行进位触发器
3、负载均匀第4页/共25页(四)集成二进制同步计数器(掌握)1.集成 4 位二进制同步加法计数器1 2 3 4 5 6 7 816 15 14 13 12 11 10 97416174161VCC CO Q0 Q1 Q2 Q3 ET LDCR CP D0 D1 D2 D3 EP 地地引脚排列图逻辑功能示意图7416174161Q0 Q1 Q2 Q3EPLDCOCPETCR D0 D1 D2 D30 0 0 00 0 1 1 0 0 1 1CR=0Q3 Q0=0000同步并行置数CR=1,LD=0,CP 异步清零Q3 Q0=D3 D0 1)74LS161第5页/共25页7416174161功能表功
4、能表功能表功能表输入000输出01001111011101计数保持保持第6页/共25页D 触发器构成的 T 触发器(D=Q),下降沿触发若改用上升沿触发的 D 触发器?Q0Q1CPCPFF1FF2C11DC11DQ2FF0C11DQ1Q2&Q0C CQ0Q1CPCPFF1FF2C11DC11DQ2FF0C11DQ1Q2&Q0C C第7页/共25页5.2.3 5.2.3 十进制计数器十进制计数器(8421BCD 码)(掌握)码)(掌握)一、十进制同步计数器一、十进制同步计数器(一)十进制同步加法计数器*0000 0001/00010/00011/00100/00101/00110/0011110
5、001001/0/0/0/1状态图状态图时钟方程时钟方程输出方程输出方程00000000Q3nQ2nQ1nQ0n00 01 11 10 10 0001 11 10C第8页/共25页CP1KC1FF2&1JC1J1KC1FF01KC1FF3&1J1&Q1Q01KC1FF1&1J&Q2Q3Q3Q1nQ0nQ3nQ2n 00 01 11 100001 11 10Q3n+1 Q2n+1 Q1n+1 Q0n+1 0 0 0 10 1 0 11 0 0 1 0 0 0 00 0 1 00 1 1 00 1 0 01 0 0 00 0 1 10 1 1 1 状态方程选择下降沿、JK 触发器驱动方程J0=K0
6、=1,J1=Q3nQ0n,K1=Q0J2=K2=Q1nQ0nJ3=Q2nQ1nQ0n,K3=Q0n 逻辑图检查能否自启动将无效状态1010 1111代入状态方程:10101011010011101111 100011001011 0100能自启动第9页/共25页(四)集成十进制同步计数器(*)74160、741621 2 3 4 5 6 7 816 15 14 13 12 11 10 97416074160(2)(2)VCC CO Q0 Q1 Q2 Q3 CTT LDCR CP D0 D1 D2 D3 CTP 地地(引脚排列与74161相同)异步清零功能异步清零功能:(74162 同步清零)同
7、步置数功能同步置数功能:同步计数功能:同步计数功能:保持功能保持功能:进位信号保持进位输出低电平1.集成十进制同步加法计数器第10页/共25页1 2 3 4 5 6 714 13 12 11 10 9 87429074290S9A S9B Q2 Q1 地地VCC R0B R0A CP1 CP0Q0 Q3二、十进制异步计数器(二、十进制异步计数器(掌握掌握)(三)集成十进制异步计数器异步清零功能异步清零功能S9A S9BQ0 Q1 Q2 Q3R0B R0AM1=2M1=5CP0CP11 1 0 0 0 0异步置异步置“9”9”功能功能 1 11 0 0 1异步计数功能异步计数功能M=2M=5M=
8、10CPCPCP第11页/共25页21.2 寄存器寄存器 寄存器是数字系统常用的逻辑部件,它用来存放寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放发器只能存放一位二进制数,存放 n n 位二进制时,位二进制时,要要 n n个触发器。个触发器。按功能分数码寄存器数码寄存器移位寄存器移位寄存器第12页/共25页21.2.2 21.2.2 移位寄存器移位寄存器不仅能不仅能寄存寄存数码,还有数码,还有移位移位的功能。的功能。所谓移位,就是每来一个移位脉冲,寄存器中所谓移位,就是每来一个移位
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序 逻辑电路 计数器
限制150内