《通信集成电路设计第02章.pptx》由会员分享,可在线阅读,更多相关《通信集成电路设计第02章.pptx(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、会计学1通信集成电路设计第通信集成电路设计第02章章n n三、三、T-S-TT-S-T交换网络的分析交换网络的分析n n1 1输入级输入级T T接线器和输出级接线器和输出级T T接线器接线器的安排的安排n n从原理上讲,输入T级和输出T级采用何种控制方式都是可以的,但是从控制的方便,以及维护管理的角度出发,还是有讨论的必要。n n2 2控制存储器的合用控制存储器的合用n n由于输入T级和输出T级采用了不同的控制方式,故它们的存储器可以合用。第1页/共18页n n(1 1)读)读写方式的合用写方式的合用n n从图2.15可以看出,CMA0和CMB0两个控制存储器,一个是在2#单元里存24#地址,
2、一个是在130#单元里存24#地址,这说明两者合用后,只要在相差半帧(或相差一个时隙)的单元地址里写入同样的话音在SM的存放地址就可以了。第2页/共18页n n(2 2)写)写读方式的合用读方式的合用n n从图2.16可以看出,CMA0和CMB0占用的单元地址是相同的,都是24#单元,只是单元里存放的话音存储器的地址相差半帧。第3页/共18页n n如何实现这个电路?第4页/共18页所需资源计算所需资源计算n n1 1、RAMRAM的用量(个数、规格)的用量(个数、规格)n n 单口单口RAMRAM的计算的计算n n 4*164*16个个256*8256*8的单口的单口RAMRAM用于话音存储用
3、于话音存储n n 1616个个256*8256*8的双口的双口RAMRAM用于控制存储,控制用于控制存储,控制T T型接线器型接线器n n 一个一个4*16X2564*16X256的双口的双口RAMRAM用于控制存储,控制用于控制存储,控制S S型接线器型接线器n n2 2、串并转换电路、串并转换电路128128个个n n3 3、并串转换电路、并串转换电路128128个个n n4 4、合路器、合路器1616个个n n5 5、分路器、分路器128128个,可以与并串转换电路合并使用个,可以与并串转换电路合并使用n n6 6、时钟电路可以采用一套,输入和输出共用、时钟电路可以采用一套,输入和输出共
4、用n n7 7、CPUCPU接口电路一个接口电路一个第5页/共18页 CPU接口通常微处理器接口有Motorola和Intel两种,微处理器可以通过此接口访问和配置内部寄存器。使用了A7:0,共3位地址线,MBEB为高是intel模式,否则为motorola模式。ALE 信号在复用模式下使用。第6页/共18页Intel Intel 接口下微处理器的读时序接口下微处理器的读时序 有效地址A7:0ALECSB+RDBD7:0 有效数据t4t5t2t6t7t8t1t3t9第7页/共18页Intel Intel 接口下微处理器的写时序接口下微处理器的写时序 有效地址 有效数据A7:0ALECSB+WR
5、BD7:0t1t2t5t4t7t6t10t9t8t3第8页/共18页Motorola Motorola 接口下微处理器的读时序接口下微处理器的读时序 有效地址 有效数据A7:0ALERWBCSB&ED7:0t1t2t3t11t9t8t6t7t10t5第9页/共18页MotorolaMotorola接口下微处理器的写时序接口下微处理器的写时序 有效地址 有效数据A7:0RWBALECSB&ED7:0t6t12t11t1t2t8t 9t10t7t4t3t5第10页/共18页分析:CPU中间电路寄存器0寄存器1寄存器N第11页/共18页中间电路中间电路n n1、intel和motorola接口统一n
6、 n2、如何对多个寄存器进行写n n3、如何对多个寄存器进行读第12页/共18页电路的结构图电路的结构图地址锁存A7-A0ale地址译码Reg0Reg1Reg6Reg7DresetwrD_outReg_oresetrdaddr0addr1addr6addr7第13页/共18页n n2.4.22.4.2S-T-SS-T-S型时分交换网络型时分交换网络n nS-T-S三级时分交换网络是由输入S级、中间T级和输出S级组成,如图2.19所示。n n2.4.32.4.3 其其他他形形式式的的多多级级时时分分交交换网络换网络n n一、一、T-S-S-T T-S-S-T 网络网络n n日 本 NEC公 司
7、生 产 的NEAX-61是典型的T-S-S-T时分交换网络结构。第14页/共18页n n二、二、S-S-T-S-SS-S-T-S-S网络网络n nS-S-T-S-S是 意 大 利 Telettra公司的DTN-1数字交换机的交换网络所采用的结构,这种网络是在两侧各配备两级S型接线器,中间为一级T型接线器。第15页/共18页*2.5 阻塞的概念与计算阻塞的概念与计算n n2.5.12.5.1阻塞的概念阻塞的概念n n所谓阻塞是指主叫向被叫发出呼叫时,被叫虽然空闲,但由于网络内部链路不通,而使呼叫损失的情况。第16页/共18页n n2.5.22.5.2阻塞概率的计算阻塞概率的计算n n以图2.15的T-S-T网络为例,这是一个具有16条输入母线,16条输出母线,每条母线上有256时隙的交换网络。n n为了降低阻塞概率,就需要增加级间的链路数即内部时隙数。n n这样低的阻塞概率可以近似地看作为零,即交换网络可认为是无阻塞网络。第17页/共18页
限制150内