最新大规模集成电路PPT课件.ppt
《最新大规模集成电路PPT课件.ppt》由会员分享,可在线阅读,更多相关《最新大规模集成电路PPT课件.ppt(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、大规模集成电路大规模集成电路第第9章章 大规模集成电路大规模集成电路第第 1 节节 概述概述第第 2 节节存储器存储器第第 3 节节可编程逻辑器件(可编程逻辑器件(PLD)第第 4 节节 在系统可编程器件在系统可编程器件CPLD和和FPGA通常把一次性编程的(如通常把一次性编程的(如PROM)称为第一代)称为第一代PLD把紫外光(把紫外光(UV)擦除的)擦除的(如如EPROM)称为第二代称为第二代PLD把电擦除的(如把电擦除的(如E2PROM)称为第三代)称为第三代PLD在系统编程(在系统编程(ISP)器件,编程工作直接在目标系统或)器件,编程工作直接在目标系统或线路板上进行而不用编程器,称为
2、第四代线路板上进行而不用编程器,称为第四代PLD器件器件二、二、可编程逻辑器件(可编程逻辑器件(PLD)1根据与阵列和或阵列是否可编程分类根据与阵列和或阵列是否可编程分类:(1)与阵列固定、或阵列可编程)与阵列固定、或阵列可编程(2)与阵列和或阵列均可编程)与阵列和或阵列均可编程(3)与阵列和或阵列固定可编程(主流)与阵列和或阵列固定可编程(主流)2.按集成度分类:按集成度分类:(1)低密度可编程逻辑器件)低密度可编程逻辑器件LDPLD 70年代初期至年代初期至80年代中期产生的集成度小于年代中期产生的集成度小于1000门门/每每片的片的PLD,如,如PROM、PLA、PAL和和GAL(2)高
3、密度可编程逻辑器件)高密度可编程逻辑器件HDPLD 80年代中期以后产生的集成度大于年代中期以后产生的集成度大于1000门门/每片的每片的PLD如如EPLD,CPLD和和FPGAPLD器件的分类器件的分类3按编程方法分类按编程方法分类(1)掩膜编程)掩膜编程(2)熔丝或反熔丝编程熔丝或反熔丝编程(3)浮栅编程)浮栅编程(4)SRAM(静态存储器,又称配置存储器)编(静态存储器,又称配置存储器)编程器件程器件。采用。采用SRAM技术可以方便地装入新的配技术可以方便地装入新的配置数据实现在线重置。置数据实现在线重置。Xilinx的的FPGA采用了这种采用了这种技术。技术。PLD器件的分类器件的分类
4、输输入入缓缓冲冲 降低对输入信号的要求,使之有足够的驱动能力,产生原、反变量 两个互补的信号。与阵列与阵列 与阵列产生乘积项或阵列或阵列 或阵列产生乘积项之和形式的函数输出结构输出结构 输出信号通过内部通路反馈到与阵列的输入端。输出结构可以是组合结构、时序结构、可编程结构,以实现各种组合逻辑和时序逻辑功能 PLD基本结构基本结构PLD电路表示法电路表示法三输入变量三输入变量A、B、C分别分别通过具有互补输出端的输通过具有互补输出端的输入缓冲器输入原变量和反入缓冲器输入原变量和反变量构成的与阵列。第一变量构成的与阵列。第一个与门输出为个与门输出为D=B,第二个第二个与门输出为与门输出为E=ABC
5、=0,这种状态称为与门的缺省状态,为了表示方便,可这种状态称为与门的缺省状态,为了表示方便,可以在相应与门符号中加一个以在相应与门符号中加一个“”,以代替所有输入,以代替所有输入项所对应的项所对应的“”,如第三个与门所表示的那样,如第三个与门所表示的那样,F=0。第四个与门与所有输入都不接通,即它的输。第四个与门与所有输入都不接通,即它的输入是悬空的,因此入是悬空的,因此G=1,一般将其称作,一般将其称作“悬浮悬浮1”状状态。态。PAL器件器件PAL(Programmable Array Logic)器件是20世纪70年代后期由美国MMI公司(Monolithic Memories,Inc.单
6、片存储器公司)推出的可编程逻辑器件。采用了阵列逻辑技术,既有规则的阵列结构,又能实现灵活多变的逻辑功能,且编程简单,易于实现。目前它已从处理一般逻辑设计问题的简单器件发展到处理较复杂问题的更先进的器件。PAL器件概述器件概述与阵列可编程、与阵列可编程、或阵列固定。或阵列固定。20引脚和引脚和24引引脚两大系列,脚两大系列,还有还有40(44),),80(84)引脚)引脚的宏的宏PAL器件。器件。这这种种结结构构一一般般用用于于实实现现组组合合逻逻辑辑。输输出出部部分分采采用用或或门门,称称高高电电平平有有效效器器件件。有有或或非非门门和和带带互互补补输输出出端端的的或或门门,分分别别称称低低电
7、电平平有有效效器器件件和和互互补补输输出器件。出器件。专用组合输出结构专用组合输出结构PAL 器件输入与反馈输出器件输入与反馈输出异步异步I/OI/O输出结构输出结构或门将或门将7个乘积项相加,个乘积项相加,通过一个三态缓冲器输通过一个三态缓冲器输出到出到I/O端。端。当第一个与门输出为当第一个与门输出为1时,三态门被选通,或时,三态门被选通,或门可以通过缓冲器输出,门可以通过缓冲器输出,此时此时I/O端作为输出端端作为输出端使用,并将输出信号反使用,并将输出信号反馈到与阵列;馈到与阵列;当第一个与门输出为当第一个与门输出为0时,三态门被禁止,或时,三态门被禁止,或门与引脚间联系隔断,门与引脚
8、间联系隔断,此时此时I/O引脚作为输入引脚作为输入端用,外信号输入到与端用,外信号输入到与阵列。阵列。适用于时序电路适用于时序电路.或门输出到后面一个或门输出到后面一个D触发器(上升沿触发)。触发器(上升沿触发)。当当CLK上升沿来时,上升沿来时,端输出反馈到与门阵列,使端输出反馈到与门阵列,使PAL具有记忆功具有记忆功能,实现时序逻辑电路。这种结构称为或门的输出存入能,实现时序逻辑电路。这种结构称为或门的输出存入D触发器,触发器,而而D触发器的触发器的Q端输出通过三态缓冲器到达输出端,寄存器结构或端输出通过三态缓冲器到达输出端,寄存器结构或时序结构。时序结构。寄存器输出结构寄存器输出结构异或
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 最新 大规模集成电路 PPT 课件
限制150内