实验:三人多数表决电路设计(非电)说课讲解.ppt
《实验:三人多数表决电路设计(非电)说课讲解.ppt》由会员分享,可在线阅读,更多相关《实验:三人多数表决电路设计(非电)说课讲解.ppt(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验:三人多数表决电路设计(非电)一、实验目的 1 1掌握组合逻辑电路的设计方法。掌握组合逻辑电路的设计方法。2 2熟悉集成组件的外型结构、型号、管脚序号和功能。熟悉集成组件的外型结构、型号、管脚序号和功能。2二、实验原理 1 1使用中、小规模集成电路来设计组合电路是最常使用中、小规模集成电路来设计组合电路是最常见的逻辑电路设计方法。设计组合电路的一般步骤如图所见的逻辑电路设计方法。设计组合电路的一般步骤如图所示。示。32组合逻辑电路的设计组合逻辑电路的设计n目的:目的:根据实际要求根据实际要求,画出实际电路图画出实际电路图n步骤:步骤:根据对逻辑功能要求,列真值表根据对逻辑功能要求,列真值表
2、 由真值表写出逻辑表达式由真值表写出逻辑表达式 根据要求化简和变换逻辑函数表达式根据要求化简和变换逻辑函数表达式 根据要求画出逻辑图根据要求画出逻辑图 芯片选择,接成实物芯片选择,接成实物 分析并比较设计的优劣分析并比较设计的优劣n设计目标:电路简单,所用器件最少设计目标:电路简单,所用器件最少,可靠性好等可靠性好等.4n题目:设计一个三人表决电路,结果按题目:设计一个三人表决电路,结果按“少数少数服从多数服从多数”的原则决定。的原则决定。n要求:要求:n方法(方法(1 1):只用:只用74LS00 74LS00,74LS2074LS20实现。实现。(SSISSI设计)设计)n方法(方法(2
3、2):用:用74LS13874LS138和和74LS2074LS20实现。(实现。(MSI MSI 设计)。设计)。5列出真值表如右表所示。列出真值表如右表所示。输入输入输入输入输出输出输出输出A AB BC CL L0 00 00 00 00 00 01 10 00 01 10 00 00 01 11 11 11 10 00 00 01 10 01 11 11 11 10 01 11 11 11 11 1分析:分析:设设A、B、C:三人的意见。三人的意见。同意为逻辑同意为逻辑同意为逻辑同意为逻辑“1”“1”“1”“1”;不同意为逻辑;不同意为逻辑;不同意为逻辑;不同意为逻辑“0”“0”“0”
4、“0”L:表决结果。表决结果。事情通过为逻辑事情通过为逻辑事情通过为逻辑事情通过为逻辑“1”“1”“1”“1”;没通过为逻辑;没通过为逻辑;没通过为逻辑;没通过为逻辑“0”“0”“0”“0”由真值表写出逻辑表达式:由真值表写出逻辑表达式:方法一(用方法一(用SSISSI设计):设计):(用(用74LS0074LS00,74LS2074LS20)6用卡诺图进行化简。用卡诺图进行化简。1011 010010ABCL1111画出逻辑图画出逻辑图。图图 三人多数表决器逻辑图三人多数表决器逻辑图选择芯片并连接。选择芯片并连接。TTL:与门:与门:74LS00 或门:或门:74LS207n方法二(用方法二
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 三人 多数 表决 电路设计 讲解
限制150内