四章存储器和存储系统.ppt
《四章存储器和存储系统.ppt》由会员分享,可在线阅读,更多相关《四章存储器和存储系统.ppt(73页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、四章存储器和存储系统 Still waters run deep.流静水深流静水深,人静心深人静心深 Where there is life,there is hope。有生命必有希望。有生命必有希望分层的存储系统n基本概念n存储容量 存储器可以容纳的二进制信息量n存储器包含的存储单元的总数 存储容量=存储单元(字节)n存储器所能记忆的全部二进制信息量 例如:某存储器有4096字节的存储单元 则存储器的存储容量为 4KB=32KBitn存储系统的分层结构寄存器组高速缓冲存储器主 存 储 器辅 助 存 储 器CPU内部主机内部外部设备价格高低容量小大CacheCPURAMROM外存主存带 Cac
2、he 的结构层次n存储系统中的主存n按存储介质分类n半导体存储器体积小、功耗低、存取时间短、信息容易丢失n磁表面存储器信息不易丢失n磁芯存储器体积庞大、工艺复杂、功耗大n光盘存储器记录密度高、耐用性好、可靠性高、可互换性强n按存取方式分类n只读存储器(ROM)掩膜ROM、PROM、EPROM、EEPROM、FLASH memoryn随机存取存储器(RAM)SRAM、DRAMn串行访问存储器 磁带存储器译码器与驱动地址寄存器读写电路控制电路存储体读写地址总线数据总线控制总线图图 主存的基本组成主存的基本组成n主存的工作过程n主存的技术指标n存储容量主存中能存放二进制代码的总数存储容量=存储单元数
3、*字长n存储速度n存取时间:又叫存储器的访问时间,是指启动一次存储器操作(读或写)到完成该操作所需要的全部时间n存取周期:存储器进行连续两次独立的存储器操作所需要的最小时间间隔 MOS的存取周期100ns,TTL的存取周期10nsn存储器的带宽n每秒从存储器中进出信息的最大数量。单位为字节字节/秒秒或字字/秒秒例如:存取周期为500ns,则1秒周内能进行1/(500*10-9)=200万次操作,假设每个存储周期能够 访问16位的二进制数,则它的带宽为 200万*2*8=200万*2 字节/秒 =4M字节/秒提高存储器的带宽:缩短存取周期、增加存储字长、增加存储体n几种半导体存储器存储体地址译码
4、读写电路地址总线A0An数据总线D0Dm片选线读控制线写控制线图图 存储器芯片的基本结构存储器芯片的基本结构n地址线n编号方式:A0,A1,Ann存储器芯片引脚的数目决定的存储器的容量。一个存储器芯片引脚的数目为10则地址范围为00 0000 0000 11 1111 1111存储容量为 210=1024 个存储单元,即 1KB。假设CPU有16位的地址总线,那么它可以访问的存储空间范围为 0000H FFFFH,即 216=64KB8086,8088地址总线为20位,可以访问的存储空间的范围为:00000H FFFFFH,即 220=1MB80286地址总线为24位,可访问的存储空间为16M
5、80386,80486和Pentium地址总线为32位,可访问的存储空间为4GPentium Pro 和 Pentium II 的地址总线为36位,可访问的存储空间为64G16位二进制数表示的地址:0000,0001,0002,000E,000F0000,0001,0002,000E,000FFFE0,FFE1,FFE2,FFEE,FFEFFFF0,FFF1,FFF2,.FFFE,FFFFn数据线n表示方式:D0,D1,Dmn存储器的容量通常为字节*也可以用字(16位)、4位或1位来进行表示1K*8 表示有1K的存储容量,每个存储单元输出8位数据16K*1 表示有16K的存储容量,每个存储单元
6、输出1位 的数据芯片选择线(片选线)存储器芯片上有一个或一个以上允许存储器芯片工作的控制线n表示方式:片选(CS),片允许(CE),或简写为 Sn读写控制线n存储器芯片上传输读、写控制信号,ROM只有读信号,RAM上有一到两个读写控制信号n表示方式nROM 允许输出信号 OE 或简称 GnRAM 读信号 WE 或简称 W 写信号 OE 或简称 Gn只读存储器n掩膜ROMY 列地址译码01231A5 A6 A7 A8 A9选通输出0131X行地址译码A0A1A2A3A4nPROM行线列线VCC熔丝存0,则烧断熔丝;存1,熔丝不断。只能实现一次编程nEPROMn改写方式n紫外线照射n电气的方法(E
7、EPROM)nFLASH memoryP 基片N+N+SDGSiO2n静态RAM(SRAM)VCCT1T3T2T4T5T6AA位线B位线B地址选择n动态RAM字线数据线TCS利用存储器芯片构造存储系统n利用与非门实现译码例:假设某微处理器有20根地址线 A0,A1,A2,A19 8根数据线D0,D1,D2,D7 20根地址线:CPU可以访问1M个存储单元 8根数据线:CPU和存储器之间每次传送的数 据为8位 存储器使用 2K*8 EPROM:11根地址线,8 根数据线2K*8EPROM数据线D0D7地址线A0A10CEOEVPPVCCRD地址线A12A19地址线A11M/IO2K*8 EPRO
8、M被译为地址 FF000HFF7FFHn利用译码器实现译码Y0Y1Y2Y3Y4Y5Y6Y7ABC G1G2AG2B译码输入输入使能74LS138译码器G2AG2BG1CBAY0Y1Y2Y3Y4Y5Y6Y71 1XXXXX11111111X1 1XXXX11111111XX0 0XXX111111110010000111111100100110111111001010110111110010111110111100110011110111001101111110110011101111110100111011111110例:假设微处理器系统中从0E0000H开始的64K存储区 无存储器,已知某一
9、类RAM是8K*8的存储芯片,如何进行扩充?8K*8CEW/R数据线D0D7地址线A0A12Y0Y1Y2Y3Y4Y5Y6Y7A0A12D0D7A0A12D0D7数据线数据线地址线地址线RDW/RW/RA13A15A16A17A19ABCG1G2AG2BE0000E1FFFE2000E3FFFE4000E5FFFE6000E7FFFE8000E9FFFEA000EBFFFEC000EDFFFEE000EFFFFCECE存储器的扩展n存储器的位扩展位扩展位扩展是指增加存储器的字长,如1K*4的存 储器,可组成1K*8的存储器21142114A0A9D4D7D0D3CSWEn存储器的字扩展字扩展字扩
10、展是指增加存储器的字的数量,如2片 1K*8的存储器,可组成2K*8的存储器,即存储器的容量增加了一倍D0D71K*8 A1K*8 BWEA0A9A10存储器的容量为2K,即 000 0000 0000 100 0000 0000 011 1111 1111 111 1111 11111 K1 KCS0CS1n存储器的字、位扩展字、位扩展字、位扩展是指既增加存储器的字的数量又增 加字长,如4片1K*4的存储器,可 组成2K*8的存储器,即存储器的 容量、字长都增加了一倍。1K*41K*41K*41K*4D0D7WECS0A0A9A10CS1例:假设 8086 系统中从 0E0000H 开始的
11、64K 存储区无 存储器,2764EPROM 是 8k*8 的只读存储器,如何 对其进行扩充?解:解:第一步:将地址范围写成二进制代码,并确定其总容量 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 164K第二步:根据地址范围的容量及该范围在计算机中的应用,选 择存储芯片 要扩充64K的存储容量,给定了只读存储器2764EPROM,共需要 8 片
12、2764EPROM 进行扩充。第四步:片选信号的形成第三步:分配地址线 将CPU的低13位地址线A0A12与2764EPROM相连,剩下 的高位地址线用于产生片选信号。1 译码器的输入端A、B、C,决定了Y0Y7那个端口有输出,从而决定选中哪片芯片,将A15、A14、A13分别与C、B、A相 连,从000111变化,从而可以选择8片芯片。A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 0 1 1 1 1 1 1
13、1 1 1 1 1 1 1 1 1 12 为了使译码器进行工作,G1位高电平,G2A、G2B位低电平,可以将A19、A18、A17连接到一个与非门上,与非门的输出和 G2A、G2B输入端相连。A16可以和一个非门电路相连,输 出和G1的输入端相连。Y0Y1Y2Y3Y4Y5Y6Y7A0A12D0D7A0A12D0D7数据线数据线地址线地址线RDW/RW/RA13A15A16A17A19ABCG1G2AG2BE0000E1FFFE2000E3FFFE4000E5FFFE6000E7FFFE8000E9FFFEA000EBFFFEC000EDFFFEE000EFFFFCECE A19 A18 A17
14、 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1针对译码器的Y0输出,这时CBA=000,即A15=0,A14=0,A13=0地址范围:1110 0000 0000 0000 0000=E0000H 1110 0001 1111 1111 1111=E1FFFH针对译码器的Y1输出,这时CBA=001,即A15=0,A14=0,A13=1地址范围:1110 0010 0
15、000 0000 0000=E2000H 1110 0011 1111 1111 1111=E3FFFH例:例:假设 CPU 有16根地址线,8根数据线,并用 MREQ作 为访存控制信号(低电平有效),用 WR 做读/写控制信号(高电平为读,低电平为写),现有下列存储芯片:1K*4位RAM,4K*8位RAM,8K*8位RAM,2K*8位ROM,4K*8位ROM,8K*8位ROM及74LS138译码器和各种门电路,画出CPU与存储器的连接图,要求:1.主存地址空间分配 6000H 67FFH 为系统程序区 6800H 6BFFH 为用户程序区 2.合理选用上述存储芯片,说明各选几片?3.详细画出
16、存储器芯片的片选逻辑图。解:解:第一步:将地址范围写成二进制代码,并确定其总容量 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 1 0 1 1 1 1 1 1 1 1 1 1系统程序区2K*8用户程序区1K*8第二步:根据地址范围的容量及该范围在计算机中的应用,选 择存储芯片 由 6000H 67FFH 为系统程序区,为2K*8
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储器 存储系统
限制150内