集成电路的基本制造工艺.ppt
《集成电路的基本制造工艺.ppt》由会员分享,可在线阅读,更多相关《集成电路的基本制造工艺.ppt(46页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第一章 集成电路的基本制造工艺半导体制造工艺分类半导体制造工艺分类PMOS型型双极型双极型MOS型型CMOS型型NMOS型型BiMOS饱和型饱和型非饱和型非饱和型TTLI2LECL/CML半导体制造工艺分类一 双极型IC的基本制造工艺:A)在元器件间要做电隔离区(PN结隔离、介质隔离及混合隔离)ECL(发射极耦合逻辑电路)TTL/DTL,STTL B)在元器件间自然隔离 I2L(集成输入逻辑电路)半导体制造工艺分类二 MOSIC的基本制造工艺:根据栅工艺分类 铝栅工艺 硅栅工艺 其他分类(根据沟道)PMOS、NMOS、CMOS(根据负载元件)E/R、E/E、E/D 半导体制造工艺分类三 Bi-
2、CMOS工艺:A 以CMOS工艺为基础 P阱,N阱,双阱 Bi-CMOS工艺 B 以双极型工艺为基础双极型集成电路和MOS集成电路优缺点双极型集成电路速度高、驱动能力强、模拟精度高、功耗比较大CMOS集成电路低的静态功耗、宽的电源电压范围、宽的输出电压幅度(无阈值损失),具有高速度、高密度潜力;电流驱动能力低一.双极集成电路的基本制造工艺双极集成电路的基本制造工艺可分为两类:元器件要做隔离区(隔离的方法有很多种,pn结隔离,全介质隔离,pn结-介质混合隔离等);元器件间自然隔离1、pn结隔离工艺o在早期的标准双极型工艺中,都是采用pn结来隔离各个三极管间的集电极。o采用pn结隔离分为三种结构:
3、o(1)标准下埋集电极三极管(SBC)(2)集电极扩散隔离三极管(CDI)(3)三重扩散三极管(3D)典型的PN结隔离的掺金TTL电路工艺流程一次氧化衬底制备隐埋层扩散外延淀积热氧化隔离光刻隔离扩散再氧化基区扩散再分布及氧化发射区光刻背面掺金发射区扩散反刻铝接触孔光刻铝淀积隐埋层光刻基区光刻再分布及氧化铝合金淀积钝化层中测压焊块光刻NPN晶体管刨面图ALSiO2BPP+P-SUBN+ECN+-BLN-epiP+NPN晶体管刨面图ALSiO2BPP+P-SUBN+ECN+-BLN-epiP+衬底选择P型Si :10.cm 早期工艺选 111晶向,现在的工艺多选100晶向 第一次光刻N+埋层扩散孔
4、o制作埋层的目地:o1。减小集电极串联电阻o2。减小寄生PNP管的影响o埋层杂质选择原则o1。杂质固浓度大o2。高温时在Si中的扩散 系数小,以减小上推o3。与衬底晶格匹配好,以减小应力P-SUBN+-BL涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜-清洗N+扩散(P)外延层淀积VPE(Vaporous phase epitaxy)气相外延生长硅 SiCl4+H2Si+HCl外延层淀积时考虑的设计主要参数是外延层电阻率和外延层厚度 TepiXjc+Xmc+TBL-up+tepi-oxSiO2N+-BLP-SUBN-epiN+-BL第二次光刻P+隔离扩散孔o涂胶烘烤-掩膜(曝光)-显影-坚膜蚀
5、刻清洗o去膜-清洗P+扩散(B)N+-BLP-SUBN-epiN+-BLN-epiP+P+P+在衬底上形成孤立的外延层岛,实现元件的隔离第三次光刻P型基区扩散孔 决定NPN管的基区扩散位置范围SiO2N+-BLP-SUBN-epiN+-BLP+P+P+PP去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜清洗基区扩散(B)第四次光刻N+发射区扩散孔o集电极和N型电阻的接触孔;Al-Si 欧姆接触:ND10e19cm-3SiO2N+-BLP-SUBN-epiN+-BLP+P+P+PPN+去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜清洗扩散第五次光刻引线接触孔oSiO
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 基本 制造 工艺
限制150内