电子技术基础 数字部分第五讲第三章3-1.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《电子技术基础 数字部分第五讲第三章3-1.ppt》由会员分享,可在线阅读,更多相关《电子技术基础 数字部分第五讲第三章3-1.ppt(48页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、3 逻辑门电路逻辑门电路 Logic gate circuit 3.1 MOS逻辑门电路逻辑门电路3.2 TTL逻辑门电路逻辑门电路教学基本要求:教学基本要求:1、了解半导体器件的开关特性。了解半导体器件的开关特性。2、熟熟练练掌掌握握基基本本逻逻辑辑门门(与与、或或、与与非非、或或非非、异异或或门门)、三态门、三态门、OC门门(OD门门)和传输门的逻辑功能。和传输门的逻辑功能。3、掌握掌握逻辑门的主要参数逻辑门的主要参数3.1 逻辑门逻辑门3.1.1 数字集成电路简介数字集成电路简介3.1.2 逻辑门的一般特性逻辑门的一般特性先介绍先介绍TTL逻辑门逻辑门再介绍再介绍MOS逻辑门逻辑门1、逻
2、辑门逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。实现基本逻辑运算和复合逻辑运算的单元电路。2、逻辑门电路的分类逻辑门电路的分类二极管门电路二极管门电路三极管门电路三极管门电路TTL门电路门电路MOS门电路门电路PMOS门门CMOS门门逻辑门电路逻辑门电路分立门电路分立门电路集成门电路集成门电路NMOS门门3.1.1 数字集成电路简介数字集成电路简介逻辑门电路是各种数字电路及数字系统的基本逻辑单元。逻辑门电路是各种数字电路及数字系统的基本逻辑单元。1.CMOS集成电路集成电路:广泛应用于超大规模、甚大规模集成电路广泛应用于超大规模、甚大规模集成电路 4000 4000系列系列74HC74H
3、CT74VHC74VHCT速度慢速度慢与与TTL不不兼容兼容抗干扰抗干扰功耗低功耗低74LVC74VAUC速度加快速度加快与与TTL兼容兼容负载能力强负载能力强抗干扰抗干扰功耗低功耗低速度两倍于速度两倍于74HC与与TTL兼容兼容负载能力强负载能力强抗干扰抗干扰功耗低功耗低低低(超低超低)电压电压速度更加快速度更加快与与TTL兼容兼容负载能力强负载能力强抗干扰功耗低抗干扰功耗低 7474系列系列74LS系列系列74AS系列系列74ALS2.TTL 集成电路集成电路:广泛应用于中大规模集成电路广泛应用于中大规模集成电路3.1.1 数字集成电路简介数字集成电路简介Low-Voltage Logic
4、Ultra-Low-Voltage Logic3.1.2 逻辑门电路的一般特性逻辑门电路的一般特性1.1.输入和输出的高、低电平输入和输出的高、低电平 vO vI 驱动门驱动门G1 负载门负载门G2 1 1 输出高电平的下限值输出高电平的下限值 VOH(min)输入低电平的上限值输入低电平的上限值 VIL(max)输入高电平的下限值输入高电平的下限值 VIH(min)输出低电平的上限值输出低电平的上限值 VOL(max)输出输出高电平高电平+VDD VOH(min)VOL(max)0 G1门门vO范围范围 vO 输出输出低电平低电平 输入输入高电平高电平VIH(min)VIL(max)+VDD
5、 0 G2门门vI范围范围 输入输入低电平低电平 vI VNH 当前级门输出高电平的最小当前级门输出高电平的最小值时值时允许负向噪声电压的最大值允许负向噪声电压的最大值。负载门输入高电平时的噪声容限:负载门输入高电平时的噪声容限:VNL 当前级门输出低电平的最大当前级门输出低电平的最大值时值时允许正向噪声电压的最大值允许正向噪声电压的最大值负载门输入低电平时的噪声容限负载门输入低电平时的噪声容限:2.噪声容限噪声容限VNH=VOH(min)VIH(min)VNL=VIL(max)VOL(max)在保证输出电平不变的条件下,输入电平允许波动的范围。它表在保证输出电平不变的条件下,输入电平允许波动
6、的范围。它表示门电路的抗干扰能力示门电路的抗干扰能力 1 驱动驱动门门 vo 1 负载门负载门 vI 噪声噪声 类类型型参数参数74HCVDD=5V74HCTVDD=5V74LVCVDD=3.3V74AUCVDD=1.8VtPLH或或tPHL(ns)782.10.93.传输延迟时间传输延迟时间传输延迟时间是表征门电路开关速度传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入形的作用下,其输出波形相对于输入波形延迟了多长的时间波形延迟了多长的时间。CMOS电路传输延迟时间电路传输延迟时间 tPHL 输出输出 50%90
7、%50%10%tPLH tf tr 输入输入 50%50%10%90%4.4.功耗功耗静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时电源总电流电源总电流ID与电源电压与电源电压VDD的乘积。的乘积。5.5.延时延时 功耗积功耗积是速度功耗综合性的指标是速度功耗综合性的指标.延时延时 功耗积功耗积,用符号,用符号DP表示表示扇入数:取决于逻辑门的输入端的个数。扇入数:取决于逻辑门的输入端的个数。6.6.扇入与扇出数扇入与扇出数动态功耗:指的是电路在输出状态转换时的功耗,动态功耗:指的是电路在输出状态转换时的功耗,对于对于TTL
8、门电路来说,静态功耗是主要的。门电路来说,静态功耗是主要的。CMOS电路的静态功耗非常低,电路的静态功耗非常低,CMOS门电路有动态功耗门电路有动态功耗扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。(a)a)拉电流负载拉电流负载当负载门的个数增加时,总的拉电流将增加,会引起输出高电压当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了负载门的的降低。但不得低于输出高电平的下限值,这就限制了负载门的个数。个数。高电平高电平扇出数扇出数:IOH:驱动门的输出端为高电平电流值
9、驱动门的输出端为高电平电流值 IIH:负载门的输入电流负载门的输入电流。(b)灌电流负载灌电流负载当负载门的个数增加时,总的灌电流当负载门的个数增加时,总的灌电流IOL将增加,同时也将引起将增加,同时也将引起输出低电压输出低电压VOL的升高。当输出为低电平,并且保证不超过输的升高。当输出为低电平,并且保证不超过输出低电平的上限值。出低电平的上限值。IOL:驱动门的输出端为低电平电流值:驱动门的输出端为低电平电流值IIL:负载门输入端电流:负载门输入端电流电路类型电路类型电源电电源电压压/V传输延传输延迟时间迟时间/ns静态功耗静态功耗/mW功耗延迟积功耗延迟积/mW-ns直流噪声容限直流噪声容
10、限输出逻输出逻辑摆幅辑摆幅/VVNL/VVNH/VTTLCT54/74510151501.22.23.5CT54LS/74LS57.52150.40.53.5ECLCE10K系列系列5.2225500.1550.1250.8CE100K系列系列4.50.7540300.1350.1300.8CMOSVDD=5V5455103225 1032.23.45VDD=15V151215103180 1036.59.015高速高速CMOS5811038 1031.01.55各类数字集成电路主要性能参数的比较各类数字集成电路主要性能参数的比较3.2.1 BJT的开关特性的开关特性Switching cha
11、racteristics of BJT一、一、BJT的开关作用:的开关作用:1.输入输入Vi=0发射结发射结0偏、集电结反偏。偏、集电结反偏。VBE=0,VBC0。只有很小的反向饱和。只有很小的反向饱和漏电流漏电流ICBO、ICEO,所以,所以IB0、IC0、VCEVcc,对应于,对应于A点。点。三极管三极管C、E间近似于开路,三极管间近似于开路,三极管工作在截止状态工作在截止状态2.输入输入Vi=+VB调节调节Rb,使使Ib=Vcc/Rc,三极管工作在,三极管工作在B点。点。Ic接近于接近于Vcc/Rc。当。当IB再增加再增加IcIB,集电极电流达到饱和。,集电极电流达到饱和。对应的基极电流
12、对应的基极电流IBS=Vcc/Rc,基极临界饱和电流,基极临界饱和电流。而而Ic=ICS(Vcc/Rc),集电极饱和电流。),集电极饱和电流。集电极电压集电极电压VCE=Vcc-ICSRc=VCES0.3v,称为三极管的饱和压降。称为三极管的饱和压降。三极管三极管C、E间近似于短路,三极管工作在饱和状态。间近似于短路,三极管工作在饱和状态。对于对于NPN三极管,三极管,VCES0.3v,VBE0.7v,所以,饱和后,集电结正偏,此时,所以,饱和后,集电结正偏,此时,发射结、集电结均正偏。发射结、集电结均正偏。可见,三极管相当于一个受基极控制的无触点开关。可见,三极管相当于一个受基极控制的无触点
13、开关。工作状态工作状态截止截止放大放大饱和饱和条件条件iB00iB ICS/工工作作特特点点偏置偏置情况情况发射结零偏或反偏、发射结零偏或反偏、集电结反偏集电结反偏发射结正偏、发射结正偏、集电结反偏集电结反偏发射结、集电结发射结、集电结均正偏均正偏集电极集电极电流电流iC0iCiBiC=ICS(Vcc/Rc)且不随且不随iB增加而增加增加而增加管压降管压降VCEVccVCE=Vcc-iCRcVCEs0.2-0.3vc、e间间等效电等效电阻阻很大,约为数百千很大,约为数百千欧,相当于开关断欧,相当于开关断开开可变可变很小,约为数百欧,很小,约为数百欧,相当于开关闭合相当于开关闭合NPNNPN型型
14、BJTBJT截止、放大、饱和工作状态的特点截止、放大、饱和工作状态的特点二、二、BJT的开关时间的开关时间 Switching time of BJTBJT的开关过程也是其内部电荷的开关过程也是其内部电荷“建立建立”和和“消散消散”过程。过程。1、开关过程:、开关过程:td(延迟时间延迟时间)从从VIH加入,到集电极电流加入,到集电极电流 Ic上升到上升到0.1ICS 所需时间所需时间.tr(上升时间上升时间)Ic从从 0.1ICS上升到上升到0.9ICS所需时间所需时间.ts(存储时间存储时间)从从VI=0加入,到加入,到Ic下降下降 到到0.9ICS所需时间所需时间.tf(下降时间下降时间
15、)Ic从从 0.9ICS下降到下降到0.1ICS所需时间所需时间.三极管的开通时间:ton=td+tr是建立基区电荷的时间。三极管的关闭时间:toff=ts+tf存储电荷消散的时间。总称BJT的开关时间。晶体二极管、三极管的开关特性:晶体二极管、三极管的开关特性:晶体二极管、三极管的开关特性分为静态开关特性与动晶体二极管、三极管的开关特性分为静态开关特性与动态开关特性。态开关特性。静态开关特性指它们导通与截止时的特点。二极管主要静态开关特性指它们导通与截止时的特点。二极管主要表现为单向导电性。三极管的静态开关特性包括截止与饱和表现为单向导电性。三极管的静态开关特性包括截止与饱和的条件及截止、饱
16、和时的电流电压参数。饱和状态下的参数的条件及截止、饱和时的电流电压参数。饱和状态下的参数典型值有:典型值有:V VCESCES=0.3V=0.3V、V VBESBES=0.7V=0.7V,饱和集电极电流,饱和集电极电流I ICESCES15mA(15mA(随晶体管型号不同而有所不同随晶体管型号不同而有所不同)。动态开关特性是指由截止到导通或导通到截止所需的转动态开关特性是指由截止到导通或导通到截止所需的转换时间。由截止到导通的转换时间叫开启时间换时间。由截止到导通的转换时间叫开启时间t tonon,由导通,由导通到截止的转换时间叫关闭时间到截止的转换时间叫关闭时间t toffoff.VoVcc
17、(+10v)AB5kD1D2 解:图为二极管与门电路解:图为二极管与门电路.对这类电路的求解,最重要的是要判断图中二极管的状态对这类电路的求解,最重要的是要判断图中二极管的状态是导通还是截止。具体分析如下:是导通还是截止。具体分析如下:1.A接接10V,B接接0.3V时,时,D2管导通,输出管导通,输出Vo被箝在被箝在0.3+0.71.0(V),即,即Vo1.0V,此时此时D1截止。截止。2.A,B都接都接10V,D1,D2都截止,都截止,Vo等于等于Vcc,即,即Vo=10V,此时,此时D1,D2两端为零偏置,两端为零偏置,故不通。故不通。3.A接接10V,B悬空时,二极管悬空时,二极管D1
18、,D2都不通,因此都不通,因此Vo=10V.用表测用表测B点电压时,尽管点电压时,尽管表的内阻较大,但由于和表的内阻较大,但由于和B端相接,相当于端相接,相当于B被接通,被接通,Vo经经D2管有电流通过,经管有电流通过,经D2管管减去一个二极管导通压降减去一个二极管导通压降0.7V(在微弱电流下,实际二极管导通压降在微弱电流下,实际二极管导通压降0.7V),故测得,故测得VB=9.3V.4.A接接0.3V,B悬空时,悬空时,D1通,故通,故Vo1.0V。用万用表测。用万用表测B点电压时,点电压时,D2也相当于被也相当于被接通,接通,Vo经经D2应减去应减去0.7V,故,故VB=0.3V。5.A
19、接接5k电阻,电阻,B悬空时,悬空时,D1管应导通,此时管应导通,此时Vo端电压应按下式计算求得,即端电压应按下式计算求得,即Vo5.35(V)测测VB电压时,电压时,D2相当于接通,相当于接通,Vo减去减去0.7V即为即为B点电压,点电压,VB4.65V。例例2.1 2.1 二极管门电路电压测量二极管门电路电压测量:二极管门电路如图所示。已知二极管门电路如图所示。已知二极管二极管D1D1,D2D2导通压降为导通压降为0.7V0.7V,试回答下列问题:,试回答下列问题:1.A1.A接接10V10V,B B接接0.3V0.3V时,输出时,输出VoVo为多少伏为多少伏?2.A,B2.A,B都接都接
20、10V10V,VoVo为多少伏为多少伏?3.A3.A接接10V10V,B B悬空,用万用表测悬空,用万用表测B B端电压,端电压,V VB B为多少伏为多少伏?4.A4.A接接0.3V0.3V,B B悬空,测悬空,测V VB B时应为多少伏时应为多少伏?5.A5.A接接5k5k电阻,电阻,B B悬空,测悬空,测V VB B电压时,应为多少伏电压时,应为多少伏?3.2.2基本逻辑门电路基本逻辑门电路Basic Logic gate circuit一、二极管与门电路 Diode AND Gate circuit二、二极管或门电路 Diode OR Gate circuit三、非门电路BJT反相器:
21、NOT Gate circuit-BJT Inverter一、二极管与门电路一、二极管与门电路 Diode AND Gate circuit1.功功能能:完完成成与与运运算算-与与逻逻辑辑:只只有有输输入入端端都都是是高高电电平平,即即逻逻辑辑1时时输输出出才才是是高高电电平平逻逻辑辑1;否否则则,输输出出就就是逻辑是逻辑0。2.电路电路3.真值表真值表4.逻辑表达式:逻辑表达式:Y=AB缺缺点点:输输出出与与输输入入的的高高低低电电平平不不等等。差差为为二二极极管管的的导导通通压压将将0.7v。如如作作为为下下级级的的输输入入信信号号,将将发发生生信信号号高高低低电电平平的的偏偏移移。其其次
22、次,当当接接入入负负载载时时,负负载载电电阻阻的的改改变变有有时时会会影响输出的高点平。影响输出的高点平。YVccABD1D2RABY&1 0 01 0 0B B A A Y Y0 0 00 0 00 1 00 1 01 1 11 1 1电路的真值表电路的真值表A/vB/vY/v003303030.7 0.7 0.7 3.7电路的逻辑电平电路的逻辑电平二、二极管或门电路二、二极管或门电路DiodeORGatecircuit1.1.功能:完成或运算功能:完成或运算-或逻辑或逻辑2.2.电路电路3.3.真值表真值表4.4.逻辑表达式:逻辑表达式:Y=A+B Y=A+B D1YABD2RABY1 1
23、 0 1 1 0 1 B B A A Y Y 0 0 0 0 0 0 0 1 1 0 1 1 1 1 1 1 1 1电路的真值表电路的真值表A/vB/vY/v0033030302.32.32.3电路的逻辑电平电路的逻辑电平1.电路电路2.真值表真值表3.逻辑表达式:逻辑表达式:Y=AY(Vo)VccA(VI)RcR1R2VEETAY11 0 A Y0 1 电路的真值表电路的真值表三、非门电路三、非门电路BJT反相器反相器NOT Gate circuit-BJT Inverter3.2.3 TTL(Transistor-Transistor Logic)逻辑门电路逻辑门电路TTL Logic g
24、ate circuitTTL逻逻辑辑门门电电路路由由若若干干BJT(三三极极管管 Bipolar Junction Transistor)和和电电阻阻组组成成。这这种种门门电电路路上上世世纪纪60年年即即已已问问世世,随随后后经经过过电电路路结结构构和和工工艺艺方方面面的的改改进进,至至今今仍仍广广泛泛应应用用于于各各种种数数字字电电路路或或系系统统中中。TTL电电路路的的基基本本环环节节是是带带电电阻阻负负载载的的反反相相器器(非非门门),为为了了改改善善它它的的开开关关速速度度和和其其他他性性能能,往往往往还还需需增增加加其其他他若若干干元元气气件件。下下面面首首先先来来讨讨论论一一下下基
25、基本本的的BJT反反相相器器的的开开关关速度不高的原因,再讨论改进的反相器和逻辑门电路。速度不高的原因,再讨论改进的反相器和逻辑门电路。开关速度不高的原因:开关速度不高的原因:BJT的基区存储电荷,存入、消散需要一定时间。的基区存储电荷,存入、消散需要一定时间。考虑负载电容(门电路之间的接线电容、门电路输入电容)的影响时,电路如图。考虑负载电容(门电路之间的接线电容、门电路输入电容)的影响时,电路如图。充充电电时时,即即VO由由低低向向高高变变化化时时,充充电电路路径:径:VCC -RC-CL(=RC CL较大)较大)放放电电时时,即即VO由由高高向向低低变变化化时时,放放电电路路径:径:CL
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术基础 数字部分第五讲第三章3-1 电子技术 基础 数字 部分 第五 第三
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内