南邮版图复习(鲍)教学内容.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《南邮版图复习(鲍)教学内容.ppt》由会员分享,可在线阅读,更多相关《南邮版图复习(鲍)教学内容.ppt(130页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、南邮版图复习南邮版图复习(鲍鲍)模拟设计流程数字设计流程数字设计流程注意数字注意数字电路与模路与模拟电路流程的区路流程的区别,要会,要会简答答电路流程。路流程。第三部分:版图的准备3.DRC文件3.1 DRC:Design Rule Check,设计规则检查。3.2 DRC程序了解有关你工艺的所有必需的东西。它将着手仔细检查你所有布置的一切。5/1000=0.005DRC文件 第三部分:版图的准备4.LVS文件4.1 LVS:layout versus schematic,版图与电路图对照。4.2 LVS工具不仅能检查器件和布线,而且还能确认器件的值和类型是否正确。MOS管管 书194218
2、(包括(包括书后后习题)NMOSNMOSPMOSPMOSMOS管剖面图第二部分:版图设计基础 MOS管 1)NMOS管NMOS管,做在P衬底上,沟道为P型,源漏为N型 2)包括层次:NIMP,N+注入DIFF,有源区Poly,栅M1,金属CONT,过孔 3)MOS管的宽长确定 NMOS NMOS版版图图第二部分:版图设计基础PMOS管以TSMC,CMOS,N单阱工艺为例PMOS管,做在N阱中,沟道为N型,源漏为P型包括层次:NWELL,N阱PIMP,P+注入DIFF,有源区Poly,栅M1,金属CONT,过孔MOS管的宽长确定 PMOS PMOS版版图图MOS管CMOS闩锁效应 源漏区相对于衬
3、底正偏时,会向邻近区域的反偏PN结注入少子,相邻的NMOS和PMOS相互交换少子发生闩锁效应。CMOS器件的寄生双极晶体管被触发导通,在电源和地之间存在一个低阻通路,产生大短路电流,导致无法正常工作,甚至烧毁。芯片闩锁芯片闩锁 测试测试 每个管脚上施加正向或者负向的测试电流脉冲,芯片上电,电流脉冲从小到100mA,最大到250mA,电流施加之前和之后测量电源电流,如果不近似相等,则不能通过测试当N阱或者衬底上的电流足够大,使得R1或R2上的压降超过0.7V,就会使Q1或者Q2开启。例如Q1开启,它会提供足够大的电流给R2,使得R2的压降达到0.7V,R2也会开启,反馈电流给Q1,形成恶性循环,
4、导致大部分的电流从VDD直接通过寄生晶体管到GND,而不是通过MOSFET的沟道。CMOS闩锁效应 CMOS闩锁效应 避免源漏区域的正向偏压;增加Guard ring(保护环):P+ring环绕NMOS并接地;N+ring环绕PMOS并接VDD,可以降低阱和衬底的电阻值,也可阻止载流子到达寄生BJT的基极;衬底接触和阱接触尽量靠近源极,以降低阱和衬底的阻值;使NMOS尽量靠近GND,PMOS尽量靠近VDD,NMOS和PMOS间加大距离 除在I/O处需采取防Latch up的措施外,凡接I/O的内部mos 也应圈guard ring。I/O处尽量不使用pmos(nwell)MOS晶体管结构 并行
5、的叉指不仅使对宽长比的调整更加便利,而且由于相邻的部分共享源、漏叉指,从而节约了面积。相邻源/漏叉指的合并也使寄生结电容的减小达到50。最外面叉指作为源区,可以降低漏区一个叉指,降低寄生电容Cgd3.CMOS 版图使用了合并器件从而节约了面积且减小了电容。一个简单的二输入与非门(NAND)的版图。PMOS阱共用,漏区共用,阱接触共用,NMOS共用MOS晶体管结构可以看出数字标准单元设计的规则:电源线上方,地线下方,所有单元高度相同,便于首尾相连,可以使阱相互交叠,每个单元必须包括阱接触和衬底接触MOS匹配 书213大尺寸比小尺寸晶体管更匹配,大尺寸降低了局部不规则的影响长沟道比短沟道更匹配,因
6、为长沟道降低沟道调制效应。方向一致比方向不一致更匹配,因单晶硅各向异性MOS电压匹配,需要栅源电压匹配,如差分对输入管;MOS电流匹配,如电流镜匹配因素栅极面积阈值电压的失配和栅极面积的平方根成反比匹配因素栅氧化层厚度薄栅氧化层匹配优于厚氧化层晶体管工艺尺寸的缩写,改善了VT的失配,因为氧化层越薄,跨导越大,有效阈值电压降低。匹配因素沟道长度调制效应晶体管系统失配与漏源电压差成正比,与沟道长度成反比,可增加沟道长度若需要进一步降低沟道调制,可以采用共源共栅结构,匹配因素方向晶体管跨导取决于载流子迁移率,在不同方向下,晶体管表现不同的应力敏感性。为避免应力影响,匹配晶体管取一致方向。匹配因素扩散
7、和刻蚀效应多晶硅刻蚀速率不一致,开口越大,速率越快,中等精度的匹配,要求增加虚拟晶体管,虚拟晶体管栅极与源相连有源区上栅极接触孔引起的失配如果在有源区上的栅氧上的多晶栅加接触孔,会引起较大的失配,硅化物可能会穿透多晶硅栅,极大地改变氧化层附近多晶硅栅的功函数应将接触孔置于场氧化层的上方沟道附近的扩散区 深扩散区会影响附近MOS管的匹配,扩散区结的尾部延伸,如BICMOS的深N侧阱和NBL要远离匹配MOS沟道CMOS工艺中N阱应与NMOS间隔一定距离PMOS应距离N阱边缘一定距离,防止横向扩散对阱浓度的影响NMOS比PMOS匹配更好可能由于背栅掺杂的变化,埋层沟道的存在,以及方向的应力效应匹配因
8、素氢化作用在退火过程中,氢渗入氧化层中,到达氧化层-硅界面处,消除硅的悬挂键,深扩散区会影响附近MOS管的匹配,如果其上有金属,则阻碍了氢的分布。如果MOS上方金属图形不同,则会造成电流失配。所以尽量不要在MOS栅上走金属线匹配因素热效应和应力1氧化层的厚度梯度2 应力梯度 影响载流子迁移率,但对阈值电压没有影响,通过共质心版图实现匹配3 热梯度 阈值电压随温度-2mV/,MOS电流匹配与阈值电压关系不大,取决于尺寸MOS的共的共质心布局心布局 书214共质心可以消除梯度的影响实例图9.37二维交叉耦合可以分成两个部分,并对角分布,图8.41 图9.36MOS匹配规则1)一致性 匹配器件质心应
9、近似一致,尽量重合2)对称性 阵列应相对于X轴和Y轴对称,应该是用阵列中各单元的位置对称3)分散性 阵列应具有最大程度的分散性,器件的各组成部分均匀分散在阵列中。4)紧凑性 阵列应尽可能紧凑,接近正方形5)方向性MOS 晶体管的匹配晶体管的匹配规则1)低度匹配漏极电流失配几个百分点,用于实现对精度没有特殊要求的偏置电流网络2)中等匹配典型失调电压为5mV,或者漏极电流失配小于1%。用于非关键运算放大器和比较器的输入级,未经修正的失调值为10%。3)精确匹配典型失调电压为1mV,或者漏极电流失配小于0.1%。需要经过修正,需要对温度变化进行补偿或者只在有限的温度范围内满足要求MOS 晶体管的匹配
10、晶体管的匹配1)采用相同的叉指图形长宽相等2)采用大面积的有源区W*L,失配和面积平方根成反比3)对于电压匹配,保持较小的Vgst 值可通过增加W/L4)对于电流匹配,保持较大的Vgst 值0.3V5)采用薄氧化层器件代替厚氧化层器件6)使用晶体管的方向一致补偿应力7)晶体管应相互靠近降低梯度的影响8)匹配晶体管的版图应尽可能紧凑宽晶体管应分成多个叉指,避免细长结构9)如果可能,应采用共质心版图结构精确匹配的应采用交叉耦合对形式10)避免使用极短或者极窄的晶体管11)在晶体管的末端放置陪衬(虚拟)段12)把晶体管放置在低应力梯度区域中等匹配和精确匹配的应与芯片边缘间隔至少250um13)匹配晶
11、体管应与功率器件距离适当14)有源栅区上方不能放置接触孔15)金属布线不能穿过有源栅区16)使所有深扩散结远离有源栅区17)精确匹配晶体管应放置在芯片的对称轴上18)不要让NBL 阴影与有源栅区相交19)用金属条连接栅叉指20)尽量使用NMOS 晶体管而非PMOS 晶体管。Guard Ring!Guard Ring 必须封闭应该采用后者噪声抑制保护环开关感性负载的器件在正常工作时会产生极大的瞬间能量,这些瞬态不仅会引起闩锁,也会向敏感电路注入噪声,高频MOSFET的栅极驱动会遇到栅导线谐振引起的严重瞬变。所以MOSFET栅极驱动和感性负载驱动的输出电路必须仔细使用电子保护环屏蔽以减小噪声耦合和
12、闩锁敏感度。Coaxial ShieldingM3M2SignalM1M2GND!绕线时,先走Shielding结构,再绕其他线!如果需要shielding结构,请电路设计者事先告知via2via1噪声抑制屏蔽Differential SignalA:B:AB:!差分输入对管的输入信号线要按最小间距走!差分输入对管的输入信号线要按最小间距走差分输入对管要尽量精确匹配差分输入对管要尽量精确匹配噪声抑制差分结构Decoupled Power RailsQuietV+V-Noise大耦合电容大耦合电容 除非特别说明,该电容不必在版图设计开除非特别说明,该电容不必在版图设计开始时即确定大小、位置,通常
13、在版图最终拼始时即确定大小、位置,通常在版图最终拼整图时,利用整图时,利用“边角余料边角余料”空隙画上即可。空隙画上即可。噪声抑制去耦电容Stacked Power RailsM3M2M1GNDGNDVDD小电容 层叠电源线和地线,会形成许多小电容层叠电源线和地线,会形成许多小电容对于高频噪声的泄放很有用对于高频噪声的泄放很有用 在做在做cell ring时,除非工艺方有特定要时,除非工艺方有特定要求,往往都做成电源线与地线层叠的形式:求,往往都做成电源线与地线层叠的形式:方便方便ESD走线走线增大寄生电容。增大寄生电容。噪声抑制去耦第二部分:版图设计基础1)反向器2)NMOS,PMOS3)金
14、属连线4)关于Butting Contact部分器件反相器、与非门、或非门的版图 书223227与非门、或非门可能是二或三输入给版图画电路图、给电路图画版图为何一个晶体管要多个叉指结构?书204电阻电阻 书书132144 薄层导体的电阻薄层导体的电阻R 与与L/W成正比,当成正比,当L=W时,有时,有R=/d。定义比例系数定义比例系数/d 为方块电阻为方块电阻(用用R表示表示),单位,单位为欧姆。为欧姆。2、方块电阻、方块电阻电阻阻值电阻阻值=R 方块数方块数 R表示一个正方形材料的薄层电阻表示一个正方形材料的薄层电阻,它与正方形它与正方形边长的大小无关边长的大小无关,只与半导体的掺杂水平和掺
15、杂区只与半导体的掺杂水平和掺杂区的结深(即材料厚度)有关。的结深(即材料厚度)有关。R=/d R=RL/W3、电阻版图、电阻版图(1)基本电阻版图)基本电阻版图电阻的长度为两引线孔之间的材料长度或电阻器件体区长度电阻的长度为两引线孔之间的材料长度或电阻器件体区长度(2)折弯型电阻版图大电阻)折弯型电阻版图大电阻注意,拐角处方块数只计算注意,拐角处方块数只计算1/2电阻包括电阻包括 多晶电阻(高阻、低阻)多晶电阻(高阻、低阻)扩散电阻(有源区电阻)扩散电阻(有源区电阻)阱电阻阱电阻 金属电阻金属电阻Silicide:淀积在多晶硅或者扩散区的表面,减小形成MOS管的多晶硅和扩散区的寄生阻抗,由硅和
16、金属混合而成,可以降低多晶硅电阻和扩散区电阻的阻值(10倍左右)多晶电阻版图电阻类型PolySiO2M1Poly电阻形成MOS管栅极的多晶硅作电阻,方块电阻较大:200-1000/阱电阻版图电阻类型N阱N+N+SiO2M1阱电阻因为阱是低掺杂,方块电阻大,可以用阱来做大阻值的电阻;方块电阻约为10K/,电阻精度差,温度系数高,电压系数扩散区电阻版图电阻类型N+P-sub扩散区电阻:形成源漏区的扩散层来形成扩散区电阻,特性同双极工艺中的发射极扩散电阻;5、阱电阻和扩散电阻 阱是轻掺杂区,电阻率很高,可作大电阻,但精度不高。阱是轻掺杂区,电阻率很高,可作大电阻,但精度不高。阱电阻两端要重掺杂做接触
17、孔阱电阻两端要重掺杂做接触孔 有源区可以做电阻和沟道电阻有源区可以做电阻和沟道电阻(在两层掺杂区之间的中间掺在两层掺杂区之间的中间掺杂层,例如杂层,例如npn中的中的p型区型区)。有源区电阻(扩散电阻)阱电阻和扩散阱电阻和扩散电阻电阻要考虑衬底的电位,将P型衬底接最低电位,N型衬底接最高电位,使电阻区和衬底形成的PN结反偏。例如,P+电阻做在N阱内,除电阻两端有接触孔外,阱内要增加接最高电位的接触孔。(4)接触)接触电阻阻以多晶硅以多晶硅电阻阻为例,例,电阻材料与外界相阻材料与外界相连的金属的金属接触材料同接触材料同样有有电阻阻n总电阻总电阻=体电阻体电阻+接触电阻(两个端口电阻)接触电阻(两
18、个端口电阻)n应尽量尽量多做引多做引线孔孔电阻版阻版图设计技巧技巧保持体区最小宽度,只改变体区长度而改变电阻值大电阻体区过长,使用多条小值电阻串联一个模块中用于串联、并联成大电阻的小值电阻尺寸相同 掌握掌握单位位电阻串并阻串并联形成所要求的匹形成所要求的匹配配电阻!阻!MOS集成电路中的电容集成电路中的电容 书书147155平板电容器的电容表示式:C=oox/toxWL =C0WL o、ox、tox由材料性质以及绝缘层的厚度决定,绝缘层越薄单位电容越大。式中W和L是平板电容器的宽度和长度,二者的乘积即为电容器的面积。电容容 1)电容值计算 C=L*W*C02)电容分类:poly电容 MIM电容
19、容基于单位面积电容值 MOS电容容源漏接地,基于栅电容,C=W*L*CoxMIM电容版图MOS电容版图1、MIM电容电容下极板下极板上极板上极板MIM(金属(金属-绝缘层绝缘层-金属电容)金属电容)2、PMOS电容容3 PIP电容多晶-绝缘层-多晶电容 4 叠层电容器 MOM利用metal1或第二层多晶硅覆盖在第一层多晶硅之上形成第三层极板,增大电容值。5 金属金属-多晶硅多晶硅-扩散区散区电容容失配的原因失配的原因-随机随机变化化面面变化化增大面增大面积,减小失配,减小失配两个电容匹配两个电容匹配 匹配电容的较小者对失配起主要作用,匹配电容的较小者对失配起主要作用,避免使用大的电容比率避免使
20、用大的电容比率电阻匹配阻匹配工工艺随机随机变化化 面面变化化随机失配和电阻平方根成反比随机失配和电阻平方根成反比随机失配和电阻宽度成反比随机失配和电阻宽度成反比适当增加电阻宽度,使用串并联适当增加电阻宽度,使用串并联100k和和10k的匹配的匹配10k由由20k的电阻并联,失配可降低的电阻并联,失配可降低1/2两个等值等宽度匹配电阻的情况两个等值等宽度匹配电阻的情况2、工艺偏差工艺偏差电阻宽度的选择:电阻宽度的选择:设宽度为2um 和4um的电阻:若多晶硅刻蚀造成W=0.1um,则实际宽度比为(2.1)/(4.1)=0.512,造成2.4%的失配。因此,匹配电阻采用相同宽度消除工艺误差匹配电阻
21、采用相同宽度消除工艺误差 电阻长度的选择:电阻长度的选择:设长度为20um 和40um的电阻若多晶硅刻蚀造成L=0.2um,则实际长度比为(20.2)/(40.2)=0.503,造成0.5%的失配。因此,把匹配电阻分成相同尺寸的电阻段消除工艺误差把匹配电阻分成相同尺寸的电阻段消除工艺误差 2、工艺偏差、工艺偏差分成分成2段段,则实际长度比为(20.2)/(20.2+20.2)=0.54 刻蚀速率的变化多晶电阻由刻蚀多晶形成,刻蚀速率取决于多晶硅开孔的大小,越大刻蚀剂进入多,速度越快,大开孔边缘处刻蚀更严重,使得距离很远 的多晶硅图形比近距离的图形宽度小。增加虚拟增加虚拟dummy电阻电阻,虚拟
22、电阻虚拟电阻 间距相同,可以很窄,间距相同,可以很窄,不连接或者接地(消除电荷积聚)不连接或者接地(消除电荷积聚)4 刻蚀速率的变化-电容多晶硅电容类似,将虚拟电容放置在电容周围,共质心版图 匹配器件分成几个相同的部分,摆放成对称结构,器件的质心位于穿过阵列的对称轴的交叉点共共质心版心版图是是为了克服了克服 扩散、散、长氧、温度、氧、温度、应力等力等的梯度的梯度共质心版图ABA结构2:1:ABAB,因为质心不完全对准,质心间距使得器件易受应力诱发失配的影响。匹配电阻电阻方块不小于5个,10个以上最好;把分段串联或并联;选择合适叉指合适叉指结构构;确定公因子,10k和25k,最大公因子5k,可以
23、分成7个5k的电阻段。各个电阻分成相同的段各个电阻分成相同的段Two in seriesTwo in parallelFour in parallel共质心版图规则一致性:一致性:匹配器件的质心尽量一致对称性阵列的排布应关于X轴Y轴对称分散性:分散性:阵列应具有最大可能的分散性,器件的各段应均匀分布在阵列中紧凑型:凑型:应尽可能紧凑,最好是正方形二维共质心阵列二维对称轴,更好地消除梯度作用二维对称轴,更好地消除梯度作用称之为称之为交叉耦合对交叉耦合对,电阻很少排列成交叉耦合对,电容、电阻很少排列成交叉耦合对,电容、MOS管经常采用管经常采用12 静电影响静电场会引起载流子的耗尽和积累,电阻容易
24、受到电压调制的影响,电容受周围电场耦合会引起电容值变化静电场也能把噪声耦合到匹配电阻和电容阵列的高阻节点。电压调制扩散电阻可能随着隔离岛和电阻体区电压差的变化而变化保持隔离岛-体区的电压差相同,即可消除失配,如果电阻等值,偏压相同,就放置在同一隔离岛内。采用方块电阻较小的电阻,电压调制也较小多晶电阻无隔离岛不连接匹配电阻的走线不能从电阻上穿过,不仅耦合噪声,而导线和电阻间的电场会调制电阻的电导率,电导调制的因素(1)导线和下面电阻的电压差(2)氧化层厚度和交叠面积静电屏蔽屏蔽层插在金属和电阻之间屏蔽层接地,屏蔽层的衰减作用随频率增高而降低,器件匹配规则1低度匹配低度匹配1%的失配,的失配,6到
25、到7位分辨率,一般模位分辨率,一般模拟应用,如用,如电流流镜。2中度匹配中度匹配 0.1%的失配,的失配,9到到10位的分辨率,位的分辨率,带隙基准源,隙基准源,运算放大器比运算放大器比较器的器的输入入级。3精确匹配精确匹配0.01%的失配,的失配,9到到10位的分辨率,精密位的分辨率,精密A/D,D/A转换器,器,电容比容比电阻容易阻容易实现。低匹配比较容易,低匹配比较容易,叉指结构可实现中等匹配叉指结构可实现中等匹配精确匹配很难实现精确匹配很难实现电阻匹配规则 书1411.匹配电阻用同一种材料构成工艺、温度2.匹配电阻宽度相同系统失配,不同宽度可通过串并联实现3.电阻足够大随机失配和面积平
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 版图 复习 教学内容
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内