数字钟电路设计无需积分下载.pptx
《数字钟电路设计无需积分下载.pptx》由会员分享,可在线阅读,更多相关《数字钟电路设计无需积分下载.pptx(52页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、一、数字钟的功能要求一、数字钟的功能要求一、数字钟的功能要求一、数字钟的功能要求u1、基本功能u 准确计时,以数字形式显示时、分、秒的时间;u小时的计时要求为“12翻1”,分和秒的计时要求为60进位;u校正时间。第1页/共52页一、数字钟的功能要求一、数字钟的功能要求一、数字钟的功能要求一、数字钟的功能要求(续续续续)2 2 2 2、扩展功能、扩展功能 定时控制;仿广播电台正点报时;报整点时数;触摸报整点时数;其他。第2页/共52页二、数字钟电路系统的组成框图二、数字钟电路系统的组成框图二、数字钟电路系统的组成框图二、数字钟电路系统的组成框图 该系统的工作原理是:u振荡器产生高稳定的高频脉冲信
2、号,作为数字钟的时间基准,再经分频器输出标准秒脉冲信号。u秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。u计时出现误差时可以用校时电路进行校时、校分、校秒。第3页/共52页三、主体电路的设计三、主体电路的设计三、主体电路的设计三、主体电路的设计主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件与单元电路的设计。第5页/共52页1振荡器的设计振荡器的设计振荡器是数字钟的核心。振荡器的稳定度
3、及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。第6页/共52页振荡器的设计方案一振荡器的设计方案一图2.2为电子手表集成电路(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲。第7页/共52页振荡器的设计方案二振荡器的设计方案二振荡器的设计方案二振荡器的设计方案二如果精度要求不高可以采用由集成电路定时器555与RC组成的多谐振荡器。设振荡频率f0103Hz,电路参数如图2.3所示。图2.3 555多谐振荡器555第9页/共52页2 2 2 2
4、分频器的设计分频器的设计分频器的设计分频器的设计分频器的功能主要有两个:u一是产生标准秒脉冲信号;u 二是提供功能扩展电路所需要的信号。u选用3片中规模集成电路计数器74LS9074LS90可以完成上述功能。第11页/共52页3 3时分秒计数器的设计时分秒计数器的设计时分秒计数器的设计时分秒计数器的设计分和秒计数器都是模M=60的计数器,其计数规律为:00-01-58-59-00选7 74LS92 2作十位计数器,74LS90作个位计数器。再将它们级联组成模数M=60的计数器。时计数器是一个“24进制”的特殊进制计数器。第14页/共52页4 4 4 4译码显示电路设计译码显示电路设计译码显示电
5、路设计译码显示电路设计74LS47、74LS48为BCD7段译码/驱动器。其中,74LS47可用来驱动共阳极的发光二极管显示器示器,而74LS48则用来驱动共阴极的发光二极管显示器。74LS48的功能表如表2.4所示,其中,A3A2AlA0为8421BCD码输入端,ag为 7段译码输出端。第19页/共52页 各使能端功能简介如下:/LT 灯测试输入使能端。当LT0时,译码器各 段输出均为高电平,显示器各段亮,因此,LT 0可用来检查74LS48和显示器的好坏。/RBI 动态灭零输入使能端。在LT1的前提下,当/RBI0且输入A3A2AlA0000时,译码器各 段输出全为低电平,显示器各段全灭,
6、而当输人 数据为非零数码时,译码器和显示器正常译码和 显示。利用此功能可以实现对无意义位的零进行消 隐。74LS48功能表第20页/共52页 各使能端功能简介如下(续):/BI 静态灭零输入使能端。只要BI0,不论输入 A3A2AlA0为何种电平,译码器4段输出全为低电 平,显示器灭灯(此时/BIRBO为输入使能)。/RBO 动态灭零输出端。在不使用/BI功能时,BI RBO为输出使能。该端主要用于多个译码器级联 时,实现对无意义的零进行消隐。实现整数位的 零消隐是将高位的RBO接到相邻低位的RBI,实 现小数位的零消隐是将低位的RBO接到相邻高位的 RBI。74LS48功能表第21页/共52
7、页74LS48构成的1000进制计数、译码显示电路第23页/共52页 5 5校时电路的设计校时电路的设计校时电路的设计校时电路的设计 对校时电路的要求是:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式有“快校时”和“慢校时”两种,“快校时”是,通过开关控制,使计数器对1Hz的校时脉冲计数。“慢校时”是用手动产生单脉冲作校时脉冲。图2.4为校“时”、校“分”电路。其中S1为校“分”用的控制开关,S2为校“时”用的控制开关。校时脉冲采用分频器输出的1Hz脉冲,当S1或S2分别为“0”时可进行“快校时”。第24页/共52页图2.4 校“时”、校“分”电路 接电容C1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电路设计 无需 积分 下载
限制150内