调制解调器电路设计要点doc资料.ppt
《调制解调器电路设计要点doc资料.ppt》由会员分享,可在线阅读,更多相关《调制解调器电路设计要点doc资料.ppt(44页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第4章调制解调器电路设计 调制解调器电路设计要点第4章调制解调器电路设计(3)AD630拥有100dB的动态范围,胜过其它任何集成平衡调制器/解调器,甚至可与昂贵的信号处理器件相媲美。(4)AD630的OP放大器结构使它容易实现高增益和复杂的转换反馈功能。应用电阻可使AD630完成大多数一般应用,而无需增加其它部分。(5)AD630可以高精度地配置乘法器+1、+2、+3、+4增益。(6)AD630有引脚跳频补偿(无需外接电容),可使其稳定工作在统一增益,而不牺牲高增益时的动态范围。第4章调制解调器电路设计 AD630的开环增益为110dB,闭环增益匹配为0.1%;信道输入电压范围为(-VS+4
2、V)(+VS-1V),输入偏置电压为100500V,信道失真为100dB(在10kHz时);比较器输入电压范围为(-VS+3V)(+VS-1.5V),响应时间(-5+5mV)为200ns;增益带宽为2MHz,上升速度为45V/s;电源电压范围为516.5V,电源电流为5mA;输出电压(RL=2k)为10V,输出电流为25mA。第4章调制解调器电路设计 2AD630的引脚功能与内部结构的引脚功能与内部结构AD630采用的封装形式有SOIC20、PDIP20、CLCC20和CERDIP20,其引脚封装形式和内部结构框图分别如图4.1.1和图4.1.2所示,引脚功能如表4.1.1所示。第4章调制解调
3、器电路设计 图4.1.1AD630的引脚封装形式(a)SOIC20、PDIP20、CERDIP20封装;(b)CLCC20封装 第4章调制解调器电路设计 图4.1.2AD630的内部结构框图 第4章调制解调器电路设计 表4.1.1AD630的引脚功能 第4章调制解调器电路设计 图4.1.3AD630构成的增益为1的平衡型调制器电路 第4章调制解调器电路设计 3AD630的应用电路设计的应用电路设计 AD630常用来组成双平衡调制器电路,如图4.1.3和图4.1.4所示,引脚14内部的电阻10k为反馈电阻,引脚12的内部电容为补偿电容,引脚3、4和引脚5、6外接的电位器用于调节零点漂移。AD63
4、0构成的增益为2的平衡型调制器电路的采样波形如图4.1.5所示。第4章调制解调器电路设计 图4.1.4AD630构成的增益为2的平衡型调制器电路 第4章调制解调器电路设计 图4.1.5AD630构成的增益为2的平衡型调制器电路的采样波形 第4章调制解调器电路设计 4.2MAX2450正交调制解调器电路正交调制解调器电路1MAX2450的主要技术特性的主要技术特性MAX2450的工作电压为+3V,电流消耗为5.9mA。解调器能够接收3580MHz频率范围内的中频信号,具有51dB电压转换增益,并且能够将IF信号解调为I/Q基带信号。中频输入端输入电阻为400,能够与外接的中频滤波器相匹配。基带输
5、出信号采用完全差分形式,信号幅度为1.35V(峰峰值)。调制器接收振幅达到1.35V(峰峰值)的差分I和Q基带信号,带宽为15MHz。调制器同时产生一个频率范围为3580MHz的差分IF信号。当ENABLE(使能)引脚端为低电平时,芯片电流消耗小于1A。为了尽量减少寄生反馈,MAX2450的内部振荡器的频率通过外接调谐元件被设置为中频频率的两倍。振荡器和相位移相器产生差分的信号具有较低的振幅和相位不平衡。第4章调制解调器电路设计 2MAX2450的引脚功能与内部结构的引脚功能与内部结构MAX2450采用QSOP20的封装形式。其引脚封装形式和内部结构框图分别如图4.2.1和图4.2.2所示,引
6、脚功能如表4.2.1所示。第4章调制解调器电路设计 图4.2.1MAX2450的引脚封装形式 第4章调制解调器电路设计 图4.2.2MAX2450的内部结构框图 第4章调制解调器电路设计 表表4.2.1MAX2450的引脚功能的引脚功能 第4章调制解调器电路设计 MAX2450芯片内部包含有解调器、本地振荡器、正交相位发生器、前置分频器、调制器和偏置电路。1)解调器解调器包括一个单端差分的转换器、两个吉尔伯特(Gilbertcell)乘法器和两个固定增益的放大级。中频信号是以交流耦合的方式输入到IF-IN,芯片内部IF-IN通过一个400的电阻连接到地,且IF放大器提供一个14dB的增益。为了
7、解调,被放大的中频信号被馈送到了I和Q混频器中,乘法器将中频信号和正交本地振荡信号相乘,产生基带I和Q信号,其转换增益为15dB。该信号被基带放大器进一步放大到21dB。基带I和Q放大器通道采用直流耦合形式。第4章调制解调器电路设计 2)本地振荡器本地振荡器是由一个发射极耦合的差分对组成的。一个外接LC谐振回路决定其振荡频率。谐振回路的Q值影响振荡器的相位噪声。为了便于产生正交信号,振荡频率应该是中频频率的两倍。振荡器可以被一个外接的信号源驱动。这个信号源需要交流耦合到TANK/TANK,并且必须提供200mV(峰峰值)的电平。TANK和TANK之间需要一个2.2H的扼流圈电感。TANK/TA
8、NK的差分输入电阻为10k。对于单端驱动,从TANK到GND连接一个交流旁路电容(1000pF),并且交流耦合TANK到信号源上。第4章调制解调器电路设计 3)正交相位发生器正交相位发生器使用两个锁存的2分频器对本地振荡频率进行分频,同时产生两个精确的正交信号,内部的限幅放大器形成近似于方波的信号去驱动吉尔伯特混频器。同相信号(本地振荡频率的一半)被前置分频器4分频后输出。4)前置分频器 PRE_OUT是前置分频器的输出端,可驱动一个10k和6pF的负载,输出信号的幅度为0.35V(峰峰值)。它能够交流耦合到频率合成器的输入端。第4章调制解调器电路设计 5)调制器 调制器可接收幅度为1.35V
9、(峰峰值)、频率为15MHz的差分I和Q基带信号,并且转换它们为更高频率的IF信号。这些输入端被内部偏置在1.5V附近,采用外部电容耦合信号进入高阻抗端(差动输入阻抗接近44k),以改善载波抑制。对于单端驱动,从I_IN和Q_IN到GND连接一个交流旁路电容(0.1F)。6)主偏置在正常工作中,使能控制端电压必须高于VCC-0.4V,使能控制端的输入信号为低电平状态,可以关闭主偏置电路,并且减少电路的电流消耗到2A。主偏置部分包含了一个能隙基准电压发生器和一个PTAT(与绝对温度成比例)电流发生器。第4章调制解调器电路设计 3MAX2450的应用电路设计的应用电路设计MAX2450的基本应用电
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 调制解调器 电路设计 要点 doc 资料
限制150内