春助理电子工程师论证综合知识试题带答案.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《春助理电子工程师论证综合知识试题带答案.doc》由会员分享,可在线阅读,更多相关《春助理电子工程师论证综合知识试题带答案.doc(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、助理电子工程师论证综合知识试题2009-4-8一、是非题(每题1.5分,共24分)1、( )交流220V市电电网应是电压源,它的内阻愈大愈好。2、( )示波器的输入电阻应愈大愈好,以减轻它对被测电路的影响。3、( )负反馈虽使放大器的增益下降,但可加大放大器的频带宽度,即使fH、fL均增大。4、( )低通滤波电路对信号的相移为正值,即输出信号的相位要落后于输入信号一个相角。5、( )对输入信号而言,场效应管放大器的动态范围要比BJT管放大器的动态范围大许多。6、( )当51单片机被复位后,程序计数器PC中的内容总是被设置成0000H。7、( )逻辑代数中,存在下述关系:A+BC=(A+B)(A
2、+C)。8、( )多输入端或非门中没有用到的输入端口最好接高电平,以免干扰信号窜入电路。9、( )N进制计数器可以实现(N-1)次分频。10、( )74LS47是输出低电平有效的7段字形译码器,与其相配合使用的LED数码管应为共阴接法。11、( )SN54H/74H系列器件均为高速系列数字集成芯片。12、( )在数字电路系统中,信号波形产生毛刺(竞争冒险)的条件是在同一时刻有多个输入信号发生突变。13、( )51单片机中,堆栈存放数据的原则是先进后出,后进先出,数据进栈后,栈顶向下移动,栈指针SP值随之减小。14、( )51单片机的P0P3四个I/O端口,在作输入接口使用时,均需由CPU向其写
3、入“1”,以免误读。15、( )ARM7处理器的字长为32位,所有数据操作均以半字(16位)为单位。16、( )FPGA的显著特点是它的灵活性、高速性及丰富的资源。二、选择题(每题2分,共26分)1、( B )已知电路如图示,输出L与输入A、B 的逻辑关系为: A、L=AB B、L=AB C、L=A+B D、L=A+B2、( C )已知放大电路如图示,若电容Ce值变小,则会造成: A、下限截止频率fL变低 上限截止频率fH变高 B、fL变高,fH变低 C、fL、fH均变高 D、fL、fH圴变低3、( A )已知放大电路如图示,输出V01、V02与输入Vi信号间的幅度关系为: A、|V01|V0
4、2|1 B、|V01|V02|1 C、|V01|V02|1 D、|V01|1,|V02|14、( D )已知倍压整流滤波电路如图示,已知输入的交流电压为10伏,则二极管D1的耐压为: A、大于10V B、大于14.14V C、大于20V D、大于28.28V5、( C )已知音频功率放大电路如图示,输入信号Vi为2伏,则负载RL上的电压大致为(设C的容量足够大) A、大于2伏 B、5伏左右 C、略小于2伏 D、略小于1.4伏6、( D )已知放大电路输入波形是较为理想的方波,其输出信号的波形可能为V01或V02,其主要原因可能与放大器的下限截止频率fL和上限截止频率fH有关: A、产生波形失真
5、的主要原因是fL、fH均过低 B、产生波形失真的主要原因是fL、fH均过高 C、产生V01波形失真的主要原因是fL过低,产生V02波形失真的主要原因是fH过高 D、产生V01波形失真的主要原因是fL过高,产生V02波形失真的主要原因是fH过低7、( D )下列数据中,数值最大的为: A、(10 1001)2 B、(52)10 C、(0010 1001)BCD D、(231)168、( A )基本比较器与滞回比较器相比: A、前者灵敏度高,后者抗干扰能力强 B、前者灵敏度差,后者抗干扰能力强 C、前者灵敏度高,后者抗干扰能力差 D、前者灵敏度差,后来抗干扰能力差9、( B )按照惯例,脉冲上升沿
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 助理 电子工程师 论证 综合 知识 试题 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内