触发器及含触发器的PLD.ppt
《触发器及含触发器的PLD.ppt》由会员分享,可在线阅读,更多相关《触发器及含触发器的PLD.ppt(142页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、组组合合逻逻辑辑电电路路.当时的当时的输入输入.当时的当时的输出输出构成组合逻辑电路构成组合逻辑电路的基本单元是的基本单元是门电路。门电路。在前面所学习的组合逻辑电路中,在前面所学习的组合逻辑电路中,仅仅决定于仅仅决定于2021/9/171而在而在“时序逻辑电路时序逻辑电路”中,中,时时序序逻逻辑辑电电路路.当时的当时的输出输出这就要求时序逻辑电路必须这就要求时序逻辑电路必须具有记忆功能具有记忆功能!不仅与不仅与.当时的当时的输入输入有关有关.过去的过去的输出输出而且与而且与有关有关我们将要学习的我们将要学习的“触发器触发器”就具有记忆功能。就具有记忆功能。2021/9/172第第6 6章章
2、触发器及含触发器的触发器及含触发器的PLDPLD 2021/9/173本章重点1 1、各种、各种电路结构电路结构的触发器所具有的触发器所具有的的动作特点动作特点;2 2、触发器、触发器逻辑功能逻辑功能的的分类分类和触发和触发器逻辑功能的描述方法。器逻辑功能的描述方法。2021/9/174触发器具有什么触发器具有什么功能功能?形象地说,形象地说,它具有它具有“一触即发一触即发”的功能。的功能。在输入信号的作用下,它能够从一种状态在输入信号的作用下,它能够从一种状态(0 或或 1)转变成另一种状态转变成另一种状态(1 或或 0)。触发器具有什么基本触发器具有什么基本特点特点?1)具有两个能自行保持
3、的稳定状态)具有两个能自行保持的稳定状态1和和0。2)根据不同的输入信号可以置成)根据不同的输入信号可以置成1或或0状态。状态。触发器触发器是构成时序逻辑电路的基本单元,是构成时序逻辑电路的基本单元,是能够存储是能够存储1位二值信号的单元电路。位二值信号的单元电路。6.1 概概 述述2021/9/175触发器如何分类触发器如何分类?按按逻辑功能逻辑功能划分划分:R-S 触发器触发器;D 触发器触发器;J-K 触发器触发器;按按触发方式触发方式划分划分:电平触发方式电平触发方式;主从触发方式主从触发方式;边沿触发方式边沿触发方式。T触发器等等。触发器等等。2021/9/176“1”状态:Q=1,
4、Q=0“0”状态:Q=0,Q=12.有两个稳定状态3.在输入信号的作用下,双稳态触发器可以从一个稳定状态转换到另一个稳定状态。逻辑符号RSQQRS双稳态触发器的基本特性1.有两个互补的输出端QQ置0端置1端通常,把在输入信号发生变化前的触发器状态称为现态,用n和n表示;把输入信号发生变化后的触发器状态称为次态,用n+1和n+1表示。用X表示输入信号的集合,则触发器的次态方程为:n+1f(n,X)次态方程又称为状态方程、特征方程。2021/9/1771.基本结构基本结构S:置位(置:置位(置1)端)端R:复位(置:复位(置0)端)端6.2.1 基本基本RS触发器触发器两互补输出端两互补输出端两输
5、入端两输入端反馈线反馈线Q QQ Q.1.2S SR R6.2 RS触发器触发器 2021/9/172021/9/178 8两互补输出端两互补输出端两输入端两输入端 正常情况下,正常情况下,正常情况下,正常情况下,两输出端的状态两输出端的状态两输出端的状态两输出端的状态保持相反。通常保持相反。通常保持相反。通常保持相反。通常以以以以Q Q端的逻辑电端的逻辑电端的逻辑电端的逻辑电平表示触发器的平表示触发器的平表示触发器的平表示触发器的状态,即状态,即状态,即状态,即Q Q=1=1,Q Q=0=0时,称为时,称为时,称为时,称为“1”1”态;反之为态;反之为态;反之为态;反之为“0”0”态。态。态
6、。态。反馈线反馈线 基本基本RS触发器触发器2.逻辑功能逻辑功能Q QQ Q.1.2S SR R2021/9/172021/9/179 910 01 11 10复位复位0 0 结论结论:不论不论 触发器原来触发器原来 为何种状态,为何种状态,当当 S=1,R=0时时,将使将使触发器触发器 置置“0”或称或称 为为复位复位。(1)S=1,R=0Q QQ Q.1.2S SR R2021/9/172021/9/171010 0 1 0 0 0 1 1 0Q n:输入信号到来输入信号到来前前触发器的状态,触发器的状态,简称简称原原状态状态;Q n+1:输入信号到来输入信号到来后后触发器的状态触发器的状
7、态,简称简称次态次态。Q n Q n+1置置02021/9/171101 10 00 01置位置位1 1 结论结论:不论不论 触发器原来触发器原来 为何种状态,为何种状态,当当 S=0,R=1时时,将使将使触发器触发器 置置“1”或称或称 为为置位置位。(2)S=0,R=1Q QQ Q.1.2S SR R2021/9/172021/9/171212 Q n Q n+1 0 1 0 0 0 1 1 0Q n 表示触发器的表示触发器的原原状态状态;Q n+1 表示触发器的表示触发器的次次态态。1 0 0 11 0 1 1称为称为“置置1”!2021/9/1713设原态为设原态为“1”态态11 11
8、 10 00 00 01触发器保持触发器保持“1”态不态不变变1 1 当当 S=1,R=1时时,触发器保持触发器保持 原来的状态,原来的状态,即即触发器具触发器具 有保持、记有保持、记 忆功能忆功能。Q QQ Q.1.2S SR R(3)S=1,R=12021/9/172021/9/171414 Q n Q n+1 0 1 0 0 0 1 1 0Q n 表示触发器的表示触发器的原原状态状态;Q n+1 表示触发器的表示触发器的次次状态状态。1 0 0 11 0 1 11 1 0 01 1 1 1称为称为“保持保持”!2021/9/171501110011111110若若G1先翻转,则触发器为先
9、翻转,则触发器为“0”态态“1”态态(4)S=0,R=0 当信号当信号S=R=0同时变为同时变为1时,由时,由于与非门的翻转于与非门的翻转时间不可能完全时间不可能完全相同,触发器状相同,触发器状态可能是态可能是“1”态,态,也可能是也可能是“0”态,态,不能根据输入信不能根据输入信号确定。号确定。若先翻转若先翻转若先翻转若先翻转Q QQ Q.1.2S SR R2021/9/172021/9/171616R S Q n Q n+1 0 1 0 0 0 1 1 0Q n 表示触发器的表示触发器的原原状态状态;Q n+1 表示触发器的表示触发器的次次状态状态。1 0 0 11 0 1 10 0 0
10、1*0 0 1 1*0状态同时消状态同时消失以后输出失以后输出状态不定状态不定!1 1 0 01 1 1 1称为称为“保持保持”!2021/9/1717基本基本基本基本 R RS S 触发器状态表触发器状态表触发器状态表触发器状态表逻辑符号逻辑符号R R(Reset Direct)-(Reset Direct)-直接置直接置直接置直接置“0”“0”端端端端(复位端复位端复位端复位端)S S(Set Direct)-(Set Direct)-直接置直接置直接置直接置“1”“1”端端端端(置位端置位端置位端置位端)QQSRSRQ1 0 0 置置00 1 1 置置11 1 不变不变 保持保持0 0
11、1*不定不定功能功能低电平有效低电平有效低电平有效低电平有效1*表示不正常状态,表示不正常状态,0信号消失后,触信号消失后,触发器状态不定。发器状态不定。注意:注意:2021/9/172021/9/171818由由或非门或非门组成的基本组成的基本 RS 触发器触发器QQ11SRQQSRSRQQn+10000010110101111010101010100110*0*2021/9/1719基本基本RSRS触发器触发器 2021/9/1720例:例:在左图的基本在左图的基本RS触触发器电路中,已知输入发器电路中,已知输入电压波形,画出输出端电压波形,画出输出端对应的电压波形。对应的电压波形。0 1
12、 X 0 1 0 X 1 1 1 X 保保 持持 0 0 X 禁禁 止止 Qn Q n+1QQQQSR2021/9/17216.2.2 具备时钟控制的具备时钟控制的RS触发器触发器 在实际应用中,为协调数字系统各部分的动作,在实际应用中,为协调数字系统各部分的动作,常常要求某些触发器于同一时刻动作。此时触发器的常常要求某些触发器于同一时刻动作。此时触发器的翻转不但要受翻转不但要受输入端输入端的控制,更重要的是要求各触发的控制,更重要的是要求各触发器能按一定器能按一定时间节拍时间节拍动作。为此动作。为此,必须引入必须引入同步信号同步信号,使这些触发器只有在同步信号到达时才按输入信号改使这些触发器
13、只有在同步信号到达时才按输入信号改变状态。通常把这个同步信号叫做变状态。通常把这个同步信号叫做时钟脉冲时钟脉冲(Clock Clock PulsePulse),简称时钟,用),简称时钟,用CPCP表示。表示。这种受时钟信号控制的触发器统称为这种受时钟信号控制的触发器统称为时钟触发器时钟触发器。最简单的时钟触发器:最简单的时钟触发器:钟控钟控RSRS触发器。触发器。2021/9/172021/9/172424不变不变Q Qn n 0 0说明说明Q Qn+1n+1S SR RCPCP同步(钟控)同步(钟控)RS触发器触发器 同步同步RS触发器特性表触发器特性表011不变不变不变不变 0 1置置0
14、00 00 01 11 10111010101 1 0置置1 11 11 10 01 100111不变不变不变不变不变不变Q Qn n0 00 01 111100 1*1*不定不定 1 11 11 1工作原理工作原理:约束条件:约束条件:SR=01)当CP=0时:触发器保持原来状态不变;2)当CP=1时:触发器的逻辑功能与RS触发器相似,区别在于R、S端信号为高有效。2021/9/172021/9/172525时序波形图:时序波形图:CPSR2tpd3tpd2tpd3tpd同步同步RS触发器符号图:触发器符号图:Q Q2021/9/172021/9/172626例例例例1 1:画出钟控:画出钟
15、控:画出钟控:画出钟控 R RS S 触发器的输出波形触发器的输出波形触发器的输出波形触发器的输出波形R RS SCPCP不定不定不定不定钟控钟控钟控钟控 R RS S状态表状态表状态表状态表CPCP高电平时触发器状高电平时触发器状高电平时触发器状高电平时触发器状态由态由态由态由R R、S S确定确定确定确定QQ0 010 0 SR0 1 01 0 11 1 不定不定Qn+1Qn2021/9/172021/9/172727同步同步R-SR-S触发器的触发器的动作特点动作特点 1.当当CP=0 时时,无论无论R、S 为何种取值组合,为何种取值组合,输出端均输出端均“保持原态保持原态”;2.CP=
16、1的全部时间的全部时间里,里,R、S的变化都将的变化都将引起触发器输出端状态的变化引起触发器输出端状态的变化,即输入信号即输入信号多次发生变化则触发器的状态也会多次翻多次发生变化则触发器的状态也会多次翻转转(空翻现象空翻现象)。2021/9/172021/9/172828存在问题:存在问题:存在问题:存在问题:时钟脉冲不能过宽,否则出现空翻现时钟脉冲不能过宽,否则出现空翻现时钟脉冲不能过宽,否则出现空翻现时钟脉冲不能过宽,否则出现空翻现象,即在一个时钟脉冲期间触发器翻象,即在一个时钟脉冲期间触发器翻象,即在一个时钟脉冲期间触发器翻象,即在一个时钟脉冲期间触发器翻转一次以上。转一次以上。转一次以
17、上。转一次以上。CP克服办法:采用克服办法:采用克服办法:采用克服办法:采用 (主从或边沿)(主从或边沿)(主从或边沿)(主从或边沿)触发器。触发器。触发器。触发器。0 0 SR 0 1 0 1 0 1 1 1 不定不定Qn+1QnQ=SQ=R2021/9/172021/9/172929例例2:画出同步画出同步RS触发器的输出波形触发器的输出波形。假设假设Q的初始状态为的初始状态为 0。QCPRSCP回到低回到低电平后状电平后状态不定态不定“空翻空翻”即输出端随输入信号的多即输出端随输入信号的多次变化将发生次变化将发生多次翻转多次翻转。QQ1R1SC1CPRS2021/9/1730练习:练习:
18、画出同步画出同步RS触发器的输出端触发器的输出端波形图。波形图。CPRSQQ假设假设Q的初始状态为的初始状态为 0。在在CP=0 期间,触发器的状态期间,触发器的状态“保持保持”状态状态不定不定QQ1R1SC1CPRS2021/9/1731QQn n QQn+1n+1S RS R 0 0 0 0 0 1 0 1 1 0 1 0 1 1 1 10 0 1 01 00 10 1 0 0 同步同步RS触发器驱动表触发器驱动表触发器逻辑功能触发器逻辑功能描述方法描述方法同步同步RS触发器特性表触发器特性表S RS RQ Qn nQ Qn+1n+10 00 00 00 00 10 10 10 11 01
19、 01 01 01 11 11 11 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 0 0 1 1 1 1不定不定不定不定2021/9/172021/9/173232 RS触发器的触发器的特性方程特性方程:QnRS 00 01 11 10010 1 X 01 1 X 0Qn+1RS触发器的触发器的状态转换图状态转换图:(约束条件约束条件)QRS010110X00XRS触发器的触发器的卡诺图卡诺图:触发器状态转换条件状态转换方向2021/9/17336.2.3 RS6.2.3 RS触发器应用示例触发器应用示例 b.由由B扳向扳向A端,并且震颤几次,相
20、当于端,并且震颤几次,相当于(或)(或)a.由由A扳向扳向B端,并且震颤几次,相当于端,并且震颤几次,相当于(或)(或)无震颤开关电路无震颤开关电路无震颤开关电路无震颤开关电路机械开关在静止到新的位置之前其机械触头将要机械开关在静止到新的位置之前其机械触头将要震颤几次。图示电路可以解决震颤问题。震颤几次。图示电路可以解决震颤问题。设初始时接端,基本原理如下:设初始时接端,基本原理如下:2021/9/1734 为了适用于单输入信号的场合,把同步为了适用于单输入信号的场合,把同步RS触发器做成触发器做成D触发器触发器形式。形式。基本基本RS 触发器触发器导引门电路导引门电路6.3.1 电平触发型电
21、平触发型D触发器触发器CPD6.3 D 触发器触发器CPQQRDSDD2021/9/1735(2)功能分析功能分析01 1输出端输出端 保持原状态保持原状态CP=0CPQQRDSDD2021/9/1736110110结论:结论:Qn+1=D0110101011CP=1(无约束条件)(无约束条件)CPQQRDSDDCPQQRDSDD2021/9/1737 1 0 0 0 1 0 1 0 1 1 0 1 1 1 1 1 0 X X 保保 持持b.功能表功能表CP D Qn Q n+1 Qn+1=Dc.特性方程特性方程D 锁存器锁存器a.逻辑符号逻辑符号QQ1D C1RDSDD CPRS优点优点:克
22、服了约束条克服了约束条件的限制;件的限制;存在问题存在问题 :在在CP1期间,输出状态随输入期间,输出状态随输入状态的变化而变化。状态的变化而变化。2021/9/1738电平触发型电平触发型D D触发器触发器 2021/9/1739CPDQQ 1 0 0 0 1 0 1 0 1 1 0 1 1 1 1 1 0 X X 保保 持持CP D Qn Q n+1 功能表功能表练习、练习、电路如左上图,电路如左上图,且已知且已知 Qn=0。根据。根据CP及及D的波形画出输出端的波形画出输出端的波形。的波形。2021/9/1740123456714 13 1211 10981D 2D允允许许3D 4D N
23、CVCC1Q 2Q3Q 4QNCGND允允许许74LS77(4位锁存器位锁存器)这一类的这一类的 D 锁存器,有集成组件的产品,锁存器,有集成组件的产品,如如74LS77(4位锁存器位锁存器)、74LS75(4位双稳态锁位双稳态锁存器存器),等等。,等等。即即CP1,2即即CP3,42021/9/1741D 触发器触发器D触发器的触发器的特性方程特性方程:Qn+1=DD触发器的触发器的状态转换图:状态转换图:QD011001D触发器的触发器的状态转换图:状态转换图:QD0CPDQn+1说明01101Qn01不变置0置1 D触发器特性表触发器特性表2021/9/1742边沿触发器的电路结构与动作
24、特点边沿触发器的电路结构与动作特点为了免除为了免除CP=1期间输入控制电平不许改变的期间输入控制电平不许改变的限制,可采用限制,可采用边沿触发器边沿触发器。其特点是:。其特点是:触发器只触发器只在时钟跳转时发生翻转,而在在时钟跳转时发生翻转,而在CP=1或或CP=0期间,期间,输入端的任何变化都不影响输出输入端的任何变化都不影响输出。目前已用于数字集成电路产品中的边沿触发器电目前已用于数字集成电路产品中的边沿触发器电路主要有:路主要有:维持阻塞维持阻塞触发器,触发器,CMOS传输门的边沿触传输门的边沿触发器,利用门电路发器,利用门电路传输延迟传输延迟时间的边沿触发器等。时间的边沿触发器等。20
25、21/9/1743a.功能表功能表DCPQQ6.3.2 边沿触发型边沿触发型D触发器触发器DCPQQ上升沿翻转上升沿翻转下降沿翻转下降沿翻转上升沿触发上升沿触发下降沿触发下降沿触发b.特性方程特性方程Q n+1=Dc.逻辑符号逻辑符号2021/9/1744例:例:例:例:D D 触发器工作波形图触发器工作波形图触发器工作波形图触发器工作波形图CPDQ 上升沿触发翻转上升沿触发翻转上升沿触发翻转上升沿触发翻转2021/9/1745集成的集成的 边沿边沿 D触发器触发器 简介简介:双双D型正边沿触发器型正边沿触发器7474(带预置和清除端带预置和清除端)六六D型触发器型触发器74174 单路输出单
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 PLD
限制150内