MCS51单片机的硬件结构.ppt
《MCS51单片机的硬件结构.ppt》由会员分享,可在线阅读,更多相关《MCS51单片机的硬件结构.ppt(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 本章内容本章内容Single Chip MicrocomputerMCS-51单片机的硬件结构单片机的硬件结构MCS-51的的CPUMCS-51存储器的结构存储器的结构MCS-51的引脚的引脚并行并行I/O端口端口 第第2章章 MCS-51单片机的硬件结构单片机的硬件结构时钟电路与时序时钟电路与时序复位操作和复位电路复位操作和复位电路2.5 并行I/O端口 一、一、P0P0端口端口 字节地址字节地址80H80H,位地址,位地址80H87H80H87H。结构结构:锁存器,输出驱动电路,输入缓冲器:锁存器,输出驱动电路,输入缓冲器 工作过程工作过程:*地址地址/数据线;数据线;*通用通用I/OI
2、/O口(输入时口(输入时,应先向锁存器写入,应先向锁存器写入1 1;输入;输入分分有读引脚、读端口;输出时须外接上拉电阻)有读引脚、读端口;输出时须外接上拉电阻);四个端口四个端口,双向双向,每个口包含一个锁存器、一个输出驱动电路和每个口包含一个锁存器、一个输出驱动电路和二个输入缓冲器。二个输入缓冲器。P0P0口的位结构电路原理图口的位结构电路原理图 二、二、P1P1端口端口 字节地址字节地址90H90H,位地址,位地址90H97H90H97H。作用:只能做通用作用:只能做通用I/OI/O口使用。口使用。与与P0P0口区别口区别:*只传送数据(输入或输出);只传送数据(输入或输出);*输出电路
3、有上拉电阻,在输入数据时,应先向其输出电路有上拉电阻,在输入数据时,应先向其锁存器写入锁存器写入1 1,使输出驱动电路的,使输出驱动电路的FETFET截止。截止。P1P1口的位结构电路原理图口的位结构电路原理图 三、三、P2P2端口端口 字节地址字节地址A0HA0H,位地址,位地址A0HA7HA0HA7H。作用作用:高位地址线;通用:高位地址线;通用I/OI/O口。口。与与P0P0口区别口区别:*做地址线时,口的输出无需三态,为准双向;做地址线时,口的输出无需三态,为准双向;*输出电路有上拉电阻(输出不是三态的,为准双输出电路有上拉电阻(输出不是三态的,为准双向口),在输入数据时,应先向其锁存
4、器写入向口),在输入数据时,应先向其锁存器写入1 1,使输出驱动电,使输出驱动电路的路的FETFET截止。截止。P2P2口的位结构电路原理图口的位结构电路原理图 四、四、P3P3端口端口 字节地址字节地址B0HB0H,位地址,位地址B0HB7HB0HB7H。作用作用:通用:通用I/OI/O口;第二功能口。口;第二功能口。P3P3口的位结构电路原理图口的位结构电路原理图2.6 时钟电路与时序 时钟电路时钟电路产生时钟产生时钟控制信号控制信号 控制单片机严格地按照控制单片机严格地按照时序时序执执行指令行指令。时序时序:单片机内的各种单片机内的各种操作操作都是在一系列脉冲(都是在一系列脉冲(控制信号
5、控制信号)控制)控制下进行的,而各个脉冲(下进行的,而各个脉冲(控制信号控制信号)在时间上是有先后顺序的,这)在时间上是有先后顺序的,这种顺序就称为种顺序就称为时序时序。时序信号种类:时序信号种类:两类,用于片内的时序信号,用于片外的时序两类,用于片内的时序信号,用于片外的时序信号(重点)。信号(重点)。一、时钟电路一、时钟电路 1 1、内部时钟方式、内部时钟方式 单片机内部有一用于构成振荡器的高增益反相放大器,只需在单片机内部有一用于构成振荡器的高增益反相放大器,只需在XTAL2XTAL2、XTAL1XTAL1引脚间接引脚间接石英晶体振荡器石英晶体振荡器和和微调电容微调电容,即可构成一个,即
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- MCS51 单片机 硬件 结构
限制150内