计算机组成原理实验TEC5实验指导书.doc





《计算机组成原理实验TEC5实验指导书.doc》由会员分享,可在线阅读,更多相关《计算机组成原理实验TEC5实验指导书.doc(65页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、TEC-5计算机组成原理实验系统学生实验指导书2010年3月目 录第一章 TEC-5计算机组成和数字逻辑实验系统介绍2第二章 ISPEXPERT编程软件入门132.1 ispEXPERT使用概述132.2 建立由ABEL-HDL源文件组成的设计162.3 建立由原理图源文件组成的设计202.4 混合设计及层次导航282.5 编译、模拟与器件适配292.6 下载32第3章 计算机组成原理实验353.1 运算器组成实验353.2 双端口存储器原理实验383.3 数据通路组成实验403.4 常规型微程序控制器组成实验433.5 CPU组成与机器指令执行周期实验533.6 硬连线控制器的设计与调试(课
2、程设计)55第一章 TEC-5计算机组成和数字逻辑实验系统介绍一、TEC-5实验系统的特点1. 采用单板式结构、计算机模型采用8位,简单、实用。计算机模型分为数据通路、控制器、时序电路、控制台、数字逻辑实验区五部分。各部分之间采用可插、拔的导线连接。2指令系统采用4位操作码,容纳16条指令,已实现了加、减、逻辑与、存数、取数、条件转移、IO输出和停机8条指令,指令功能非常典型。其他8条指令备用。3数据通路采用双端口存储器作为主存,实现了数据总线和指令总线双总线体制,体现了当代CPU的设计思想。4运算器中ALU由2片74181实现。4个通用寄存器由1片ispLSI1016组成,设计新颖。5控制器
3、采用微程序控制器和硬连线控制器两种类型,体现了当代计算机控制器设计技术的完备性。6控制存储器中的微代码可以通过PC机下载,省去插、拔EEPROM芯片。7实验台上提供了一片在系统编程器件ispLSI1032,学生在PC机设计好组合逻辑控制器方案后下载到ispLSI1032中,ispLSI1032就构成了新的控制器。控制器的设计并实现对提高计算机综合设计能力会有很大帮助。ispLSI1032也可用于数字逻辑和数字系统的设计。8控制台包含8个数据开关,用于置数功能;16个双位开关,用于置信号电平;控制台有复位和启动二个单脉冲发生器,有单拍、单步二个开关。控制台有5种操作:写存储器,读存储器,读寄存器
4、,写寄存器,启动程序运行。9微程序控制器中的微代码输出、微地址总线、程序地址总线、数据总线、存储器地址总线、进位、双端口存储器的读、写冲突位BUSYL#和BUSYR#等都有指示灯,便于查看指令的执行过程。10数字逻辑和数字系统实验部分除上述可用的一片ISP1032、16个电平开关和2个单脉冲按钮(复位和启动)外,还有12个指示灯,11个双列直插插座,5个8432编码驱动的数码管,1个直接驱动的数码管,1个喇叭。时钟信号源有500KHz,50KHz,5KHz。11电源部分具有抗电源对地短路能力。二、TEC-5实验系统的组成TEC-5实验系统由以下几个部分组成:控制台数据通路控制器时序电路数字逻辑
5、实验区电源模块下面分别对各组成部分予以介绍。三、电源电源部分由一个电源、一个电源插座、一个电源开关和一个红色电源指示灯组成。电源通过四个螺钉安装在实验箱底部,它输出+5V电压,最大负载电流3A,具有抗+5V对地短路功能。电源插座用于接交流220V,插座内装有保险丝。电源开关接通时,模块电源输出+5V,红色指示灯点亮。四、时序发生器时序发生器产生计算机模型所需的时序和数字逻辑实验所需的时钟。时序电路由一个500KHz晶振、2片GAL22V10(U64、U66)、一片74LS390(U65)组成。根据本机设计,执行一条微指令需要4个节拍脉冲T1、T2、T3、T4,执行一条机器指令需要三个节拍电位W
6、1、W2、W3,因此本机的基本时序如下:图中,MF是晶振产生的500KHz基本时钟,T1、T2、T3、T4是数据通路和控制器中各寄存器的节拍脉冲信号,印制板上已将它们和相关的寄存器相连。T1、T2、T3、T4既供微程序控制器使用,也供硬连线控制器使用。W1、W2、W3只供硬连线控制器做节拍电位信号使用。另外,供数字逻辑实验使用的时钟50KHz和5KHz由MF经一片74LS390分频后产生。五、数据通路TEC-5的数据通路采用了数据总线和指令总线双总线形式。它还使用了大规模在系统编程器件作为寄存器堆,使得设计简单明了,可修改性强。图1.2是数据通路总体图,下面介绍图中各个主要部件的作用。1运算器
7、ALU运算器ALU由两片74LS181(U55和U60)组成,其中U60进行低4位运算,U55进行高4位运算。在选择端M和S0-S3控制下,ALU对数据A、B进行各种算术、逻辑运算。有关74181运算的具体操作,请看74181的资料和教科书。当LDRi=1时,在T3的上升沿寄存器C(U57A)保存运算产生的进位标志信号。2运算操作数寄存器DR1和DR2(U47、U48)DR1(U47)和DR2(U48)是运算操作数寄存器,DR1和ALU的A口相连,DR2和ALU的B口相连。DR1和DR2各由一片74LS273构成。当LDDR1/LDDR21时,在T2上升沿,DR1/DR2接收来自通用寄存器堆A
8、/B端口的数据。3双端口通用寄存器堆RF(U30)双端口通用寄存器堆RF由一片ispLSI1016(U30)构成,其中包含4个8位寄存器(R0、R1、R2、R3),有三个控制端口:两个控制读操作,一个控制写操作,三个端口可以同时操作。由RD1、RD0选中的寄存器的数据从A端口读出,由RS1、RS0选中的寄存器的数据从B端口读出;WR1、WR0选择要写入的寄存器。LDRi控制写操作,当LDRi1时,在T3上升沿将数据总线DBUS上的数据写入由WR1、WR0选中的寄存器。从RF的A端口读出的数据直接送DR1。由B端口读出的数据直接送DR2之外,还可以送数据总线DBUS。当RS_BUS#0时,允许B
9、端口数据送DBUS。4双端口存储器RAM双端口存储器RAM由一片IDT7132(U44)及少量控制电路构成。IDT7132是2048字节的双端口静态随机存储器,本实验系统实际使用256字节。IDT7132的两个端口可以同时进行读、写操作。在本实验系统中,RAM左端口连接数据总线DBUS,可进行读、写操作;右端口连接指令总线IBUS,输出到指令寄存器IR,作为只读端口使用。IDT7132有6个控制引脚,CEL#、LR/W#、OEL#控制左端口读、写操作;CER#、RR/W#、OER#控制右端口的读写操作。CEL#为左端口选择引脚,低电平有效;当CEL#1时,禁止对左端口的读、写操作。LR/W#控
10、制对左端口的读写,当CEL#=0且LR/W#=1时,左端口进行读操作;当CEL#=0且LR/W#0且T2为高时,左端口进行写操作。OEL#的作用等同于三态门,当CEL#=0且OEL#0时,允许左端口读出的数据送到数据总线DBUS上;当OEL#1时,禁止左端口的数据放到DBUS。为便于理解,在以后的实验中,我们将OEL#引脚称为RAM_BUS#。控制右端口的三个引脚与左端口的三个完全类似,不过只使用了读操作,在实验板上已将RR/W#固定接高电平,OER#固定接地。当CER#=0时,右端口读出的数据(更确切的说法是指令)放到指令总线IBUS上,然后当LDIR=1时在T3的上升沿打入指令寄存器IR。
11、所有数据/指令的写入都使用左端口,右端口作为指令端口,不需要进行数据的写入。左端口读出的数据放在数据总线DBUS上,由数据总线指示灯DBUS7-DBUS0显示。右端口读出的指令放在指令总线IBUS上,由指令总线指示灯IBUS7-IBUS0显示。5地址寄存器AR和程序计数器PC存储器左端口的地址寄存器AR(U53、U59)和右端口的地址寄存器PC(U52、U45)都使用2片74LS163,具有地址递增的功能。PC是程序计数器,提供双端口寄存器右端口地址,U52是低4位,U45是高4位,具有加载数据和加1功能。AR是地址寄存器,提供双端口存储器左端口地址,U53是低4位,U59是高4位,具有加载数
12、据和加1功能。AR中的地址用地址AR指示灯AR7-AR0显示,PC中的地址用程序计数器PC指示灯PC7-PC0显示。当LDAR#0时,AR在T2时从DBUS接收来自SW7SW0的地址;当AR11时,在T2的上升沿存储器地址加1。注意:LDAR#和AR1两个控制信号不能同时有效。在下一个时钟周期,令CEL#0,LR/W#0,则在T2节拍进行写操作,将SW7SW0设置的数据经DBUS写入存储器。当LDPC#0时,PC在T2时从DBUS接收来自SW7SW0的地址,作为程序的启动地址;当一条机器指令开始执行时,取指以后,PC11,程序计数器给出下一条指令的地址。注意:LDPC#和PC1两个控制信号不能
13、同时有效。6指令寄存器IR指令寄存器IR是一片74LS273(U46)。当LDIR1时,在T3的上升沿,它从双端口存储器的右端口接收指令。指令的操作码部分IR7IR4送往控制器译码,产生数据通路的控制信号。指令的操作数部分送往寄存器堆RF,选择参与运算的寄存器。IR1、IR0与RD1、RD0连接,选择目标操作数寄存器;IR3、IR2与RS1、RS0连接,选择源操作数寄存器。IR1、IR0也与WR1、WR0连接,以便将运算结果送往目标操作数寄存器。表1 机器指令系统名称助记符功能指令格式IR7 IR6 IR5 IR4IR3 IR2IR1 IR0加法ADD Rd, RsRd + RsRd0 0 0
14、 0Rs1 Rs0Rd1 Rd0减法SUB Rd, RsRd - RsRd0 0 0 1Rs1 Rs0Rd1 Rd0逻辑与AND Rd, RsRd & RsRd0 0 1 0Rs1 Rs0Rd1 Rd0存数STA Rd, RsRdRs0 0 1 1Rs1 Rs0Rd1 Rd0取数LDA Rd, RsRsRd0 1 0 0Rs1 Rs0Rd1 Rd0条件转移JC R3若C1 则R3PC0 1 0 1 1 1 停机STP暂停执行0 1 1 0 输出OUT RsRsDBUS0 1 1 1Rs1 Rs0 本实验系统设计了8条机器指令,均为单字长(8位)指令。指令功能及格式如表1所示。其中的代表随意值;
15、RS1、RS0是寄存器堆B端口读出的源选择信号;RD1、RD0是寄存器堆A端口读出的目标选择信号, WR1、WR0是写入的寄存器的选择信号。在实验中,需要将IR3-IR0这些操作数选择信号与RF对应引脚连接好。六、控制器控制器用来产生数据通路操作所需的控制信号。TEC-5提供了一个微程序控制器,以便能进行计算机组成原理基本实验。在进行课程设计时,学生可设计自己的控制器。图1.2是控制器框图。1控制存储器控制存储器由4片HN58C65(U35、U36、U37、U38)构成。HN58C65是E2PROM,存储容量为8K字节,本实验系统只使用了64字节。微指令格式采用水平型,微指令字长32位,其中顺
16、序控制部分9位:判别字段3位,后继微地址6位。操作控制字段23位,各位进行直接控制。判别标志位P0和控制台操作开关SWC、SWB、SWA一起确定控制台指令微程序的分支,完成不同的控制台操作;P1与指令操作码(IR的高4位)一起确定机器指令微程序的分支,转向各种指令的不同微程序流程。P2与进位标志C一起确定条件转移指令。操作控制字段23位(其中1位备用),采用直接表示法,控制数据通路的操作。信号名带#者为低电平有效。表1.2 控制信号表S3,S2,S1,S0选择运算器的运算类型。M选择运算器的运算模式:M0,算术运算;M1,逻辑运算。Cn#运算器最低位的 +1信号。为0时,运算器最低位有进位。L
17、R/W#当LR/W#1且CEL#0时,对双端口存储器左端口进行读操作;当LR/W#0且CEL#0时,在T2节拍对左端口进行写操作。CEL#双端口存储器左端口使能信号。为0时允许对左端口读、写。CER#双端口存储器右端口使能信号。为0时将指令送往指令总线IBUS。RAM_BUS#存储器数据送数据总线DBUS信号,为0时将双端口存储器左端口数据送DBUS。ALU_BUS#ALU输出三态门使能信号,为0时将ALU运算结果送DBUS。RS_BUS#通用寄存器右端口三态门使能信号,为0时将RF的B端口数据送DBUS。SW_BUS#控制台输出三态门使能信号,为0时将控制台开关SW7-SW0数据送DBUS。
18、LDRi双端口寄存器堆写入信号,为1时将数据总线上的数据在T3的上升沿写入由WR1、WR0指定的个寄存器。LDDR2对操作数寄存器DR2进行加载的控制信号,为1时在T2的上升沿将由RS1、RS0指定的寄存器中的数据打入DR2。LDDR1对操作数寄存器DR1进行加载的控制信号,为1时在T2的上升沿将由RD1、RD0指定的寄存器中的数据打入DR1。LDAR#对地址寄存器AR进行加载的控制信号。为0时在T2的上升沿将数据总线上的数据打入地址寄存器AR。AR+1对AR进行加1操作的电位控制信号。为1时在T2的上升沿使AR的值加1。LDPC#对程序计数器PC进行加载的控制信号。为0时在T2的上升沿将数据
19、总线上的数据打入程序计数器PC。PC+1对PC进行加1操作的电位控制信号。为1时在T2的上升沿使PC的值加1。LDIR对指令寄存器进行加载的控制信号。为1时在T3的上升沿将指令总线IBUS上的数据打入指令寄存器IR。TJ停机指令,暂停微程序运行。2微地址寄存器AR(U32)微地址寄存器AR是1片74LS174,对控制存储器提供微程序地址。当CLR#0时,将异步清零,使微程序从B开始执行。在每一个T1的上升沿,新的微指令地址打入微地址寄存器中。微地址由指示灯uA5-uA0显示。3微地址转移逻辑(U20、U21、U24、U26)微地址转移逻辑产生后继微程序地址,它由两片74LS32和两片74LS0
20、8构成。微地址转移逻辑的信号来源是:控制存储器产生的后继微指令地址A0-A5,判别标志位P0、P1、P2,指令操作码IR4-IR7,进位标志C,还有控制台操作码SWC、SWB、SWA。七、控存EEPROM的改写TEC-5中的4片EEPROM(CM0-CM3,U35-U38)是控存,里面装有TEC-5微程序的微代码。由于它是电可擦除和编程的EEPROM,因此可以实现不用将CM0-CM3从插座上取出就能实现对其编程的目的。为此我们在TEC-5上用1片单片机芯片89S52(U58)和一些附加电路实现了不用拔出CM0-CM3就能对其编程,从而改写这些EEPROM中微代码的目的。89S52中包含一个监控
21、程序,它负责通过串行口和PC机通讯,向PC机发出提示信息、接收命令和数据,并根据接收到的命令(0,1,2,3)决定将随后收到的64个数据写入指定的EEPROM。命令0、1、2、3指定写那个器件,0对应CM0,1对应CM1,2对应CM2,3对应CM3。64个字节的数据将写入指定EEPROM的前64个单元(地址00H-3FH)。1 TEC-5的两种工作方式TEC-5的计算机组成原理实验部分有两种工作方式,一种叫正常工作方式,一种叫编程工作方式。当编程开关(在U58 89S52的下面)拨到正常位置时,TEC-5的计算机部分可以正常做实验,CM0-CM3只受控制器的控制,它里面的微代码正常读出,供数据
22、通路使用。当编程开关拨到编程位置时,CM0-CM3只受单片机89S52的控制,用来对4片EEPROM编程。在编程状态下,不能做计算机组成原理的实验。出厂时编程开关处于正常状态。注意:做计算机组成原理实验时编程开关一定要处于正常位置。2 编程软件串口调试助手2.2简介在PC机上运行的和TEC-5通讯的编程软件是串口调试助手。下面对该软件做一些简单介绍。通过双击出厂时提供的该软件的图标,即出现该软件的界面。图1.3是该软件的界面。此软件很简单,一看就知道怎么用,在这里简单说一下需要注意的地方。首先,串口需要设置。如果你的机器就一个串口,那就不用管了,要是有1个以上的串口,那就看看你此时通讯用的是哪
23、一个了。串口的设置要和PC机上使用的编程下载串口一致。其次,波特率等参数要保证和89S52里的下载软件中的一致。即波特率为1200波特,数据位8位,无校验位,停止位1位。这些参数设置不正确将无法通讯。再次,窗口下部空白区为PC数据发送窗口,其上面较大的空白区为PC数据接收窗口。最后,需要时刻注意按钮关闭串口的状态。图1.3 串口调试助手界面3 CM0-CM3的下载步骤: 在TEC-5关闭电源的情况下,用出厂时提供的RS232串口线将TEC-5实验仪的串口与主机的串口连接起来。TEC-5上的编程开关拨到编程位置,将串口调试助手程序打开,设置好参数,打开电源,按一下复位键RESET。 软件的接收区
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 实验 TEC5 指导书

限制150内