触发器及其应用优秀PPT.ppt
《触发器及其应用优秀PPT.ppt》由会员分享,可在线阅读,更多相关《触发器及其应用优秀PPT.ppt(29页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、触发器及其应用现在学习的是第1页,共29页 触发器是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本的逻辑单元。本章介绍了基本RS触发器,JK触发器,D触发器,移位寄存器,计数器,多谐振荡器的原理应用电路与计算机仿真设计方法。本章的重点是掌握触发器组成的应用电路的仿真设计与分析方法。注意不同结构形式的触发器之间的差别,注意采用不同触发器构成的寄存器,计数器,多谐振荡器的特点。内容提要现在学习的是第2页,共29页9.1 9.1 触发器及其应用触发器及其应用现在学习的是第3页,共29页 触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状
2、态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本的逻辑单元。现在学习的是第4页,共29页9.1.19.1.1基本基本RSRS触发器触发器图9.1.1 基本RS触发器现在学习的是第5页,共29页 图9.1.1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和“保持”三种功能。通常 称为置“1”端,因为 0(1)时触发器,被置“1”;为置“0”端,因为 0(1)时触发器被置“0”,当 1时状态保持;现在学习的是第6页,共29页 0时,触发器状态不定,应避免此种情况发生,9.1.1为基本
3、RS触发器的功能表。基本RS触发器。也可以用两个“或非门”组成,此时为高电平触发。现在学习的是第7页,共29页 输 入 输 出 S R Qn+1 Qn+1 0 1 1 0 1 0 0 1 1 1 Qn Qn 1 1 表9.1.1 基本RS触发器的功能表现在学习的是第8页,共29页9.1.2 JK9.1.2 JK触发器触发器 在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本例采用4027B双JK触发器,在Multisim环境下的引脚功能如图9.1.2所示。JK触发器的状态方程为:Qn+1 JQn kQn 现在学习的是第9页,共29页 J和K是数据输入端,是触发
4、器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。Q与 为两个互补输出端。通常把 Q0、1的状态定为触发器“0”状态;而把Q1,0定为“1”状态。现在学习的是第10页,共29页图9.1.2 双JK触发器引脚排列 现在学习的是第11页,共29页 上升沿触发JK触发器的功能如表9.1.2 输 入 输 出 SD RD CP J k Qn+1 Qn+1 0 1 1 0 1 0 0 1 0 0 1 1 0 0 Qn Qn 1 1 1 0 1 0 1 1 0 1 0 1现在学习的是第12页,共29页 1 1 1 1 Qn Qn 1 1 Qn Qn 注:任意态,高到低电平跳变,低到高电平
5、跳变,Qn(Qn)现态,Qn+1(Qn+1)次态,不定态JK触发器常被用作缓冲存储器,移位寄存器和计数器。现在学习的是第13页,共29页9.1.3 D9.1.3 D触发器触发器 在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Qn+1Dn,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多种型现在学习的是第14页,共29页号可供各种用途的需要而选用。如双D74LS74、四D 74LS175、六D 74LS174、CD4042等。图9.1.3
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 及其 应用 优秀 PPT
限制150内