数字电子技术基础课程设计实验报告.docx
《数字电子技术基础课程设计实验报告.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础课程设计实验报告.docx(22页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术课程设计(数字时钟逻辑电路的设计与实现) 学院:信息学院 班级:学号:姓名:刘柳指导教师:楚岩课设时间:2009年6月21日2009年6月26日一 摘要数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。诸如按时自动打铃,时间程序自动控制,定时启闭路灯,定时开关烘箱,通断动力设备,甚至各种定时电气的的自动启用等。这些都是以数字时钟作为时钟源的。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。经
2、过了数字电路设计这门课程的系统学习,特别经过了关于组合逻辑电路与时序逻辑电路部分的学习,我们已经具备了设计小规模集成电路的能力,借由本次设计的机会,充分将所学的知识运用到实际中去。二 主要技术指标1.设计一个有时、分、秒(23小时59分59秒)显示的电子钟2.该电子钟具有手动校时功能三 方案论证与选择要想构成数字钟,首先应选择一个脉冲源能自动地产生稳定的标准时间脉冲信号。而脉冲源产生的脉冲信号的频率较高,因此,需要进行分频,使高频脉冲信号变成适合于计时的低频脉冲信号,即“秒脉冲信号”(频率为1HZ)。经过分频器输出的秒脉冲信号到计数器中进行计数。将标准秒信号送入“秒计数器”,“秒计数器”采用6
3、0进制计数器,每累计60秒发一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。此时需要分别设计60进制,24进制计数器,各计数器输出信号经译码器到数字显示器,使“时”、“分”、“秒”得以数字显示出来。值得注意的是:任何计时装置都有误差,因此应考虑校准时间电路。校时电路一般采用手动调整。 手动调整可利用手动的节拍调准显示时间。 方案原理图如下:时显示器分显示器秒显示器时译码器分译码器秒译码器时计数器分计数器秒计数器校时电路振 荡
4、器分频器电路的选择和比较:1. 振荡电路及分频电路方案一:(1)采用石英晶体振荡器石英晶体振荡器的特点是电路结构简单,由于石英晶体的品质因数Q值很高,因而具有很好的选频特性。另外它还具有一个极为稳定的串联谐振频率f。而f只由石英晶体的结晶方向和外观尺寸所决定。当f=1000Hz时采用下面的电路。 图1 当f=1000Hz石英晶体振荡电路 当电路中的石英晶振荡频率是4MHz时,则电路的输出频率为4MHz。采用如下的电路。11G2G1R1R21K1KV0C210pFC10.01F 图2 当f=4MHz 石英晶体振荡电路一般情况下,晶振荡频率愈高,准确度愈高,但所用分频级数愈多,耗电量愈大,成本也就
5、愈高。在选择晶振器时,应综合考虑。所以我们采用f=1000Hz的石英晶体振荡电路输出方波的频率 =石英晶体的固有谐振频率(2)用CD4060计数作分频器数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数为14级2进制串行计数器(14级2分频),可以将32768HZ的信号分频为2HZ,其次CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。方案二: 用石英晶体振荡器,用触发
6、器作分频器 我们知道,一个触发器就是一个二分频器,N个触发器就是222分频器,而用计数分频,则按计数进制进行分频,如十进制计算器就是十分频器,M进制计数器为M分频器。若用晶振频率为32768HZ的石英晶体振荡器,要产生1HZ的秒脉冲,就需要触发器(或计数触发器)的个数为2n=32768HZ,n=15。可选用采用多级2进制计数器来实现。图3用触发器做分频器方案三:(1)采用555构成的多偕振荡电路振荡器电路选用555构成的多偕振荡器,由 555 定时器构成的 1KHZ的自激振荡器,其原理是 0.7(2R3+R4+R5)C4=1ms,f=1/t=1KHZ。计时是 1HZ的脉冲才是 1S计一次数,所
7、以需要分频才能得到 1HZ的脉冲,所以用74LS90串联而成的分频器。其中的电位器可以微调振荡器的输出频率。 图4 555多谐振荡电路(2)用74LS90作分频器 通常实现分频器的电路是计数器电路,一般采用多级10进制计数器来实现。分频器的功能有两个:一是产生标准秒脉冲信号;二是提供功能扩展电路所需的信号。选用中规模集成电路74LS90可以完成以上功能。如图所示,将3片74LS90级联,每片为1/10分频,三片级联正好获得1HZ的标准秒脉冲。图 5 分频电路秒信号发生器是数字电子钟的核心部分,它的精度和稳度决定了数字钟的质量,考虑到用石英晶体振荡构成的电路元件容易得,振荡频率准确,电路结构简单
8、且易于实现,且用CD4060计数作分频器电路结构简单,元件个数少。故采用方案一。数码管的比较在Multisim10.1仿真器件中,需要译码器的数码管有共阳极和共阴极之分,图 6所示的共阳极数码管,74LS47 是驱动共阳极数码管的器件,此电路采用的是共阴极数码管(如图 7所示)。74LS48 是驱动共阴极数码管的器件。图 6需译码器的共阳极数码管 图 7需译码器的共阴极数码管四 单元电路设计、元器件选择和电路参数计算(一) 石英晶体振荡器的设计振荡器是数字钟的核心,其作用是产生一个标准振荡器的稳定度及频率的 精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡电路。一般 来说,晶振频率越
9、高,计时精确度就越高 。经过整形、分频获得1Hz的秒脉冲。如晶振为32768 Hz,通过15次二分频后可获得1Hz的脉冲输出,电路图如图7所示。一般情况下,晶振荡频率愈高,准确度愈高,但所用分频级数愈多,耗电量愈大,成本也就愈高。 振荡器由石英晶体、微调电容、反向器构成。图中Rf为反馈电阻,电阻值为lOM左右,其作用是为CMOS反向器提供偏量。R.C为时间元件,改变C的值可调整晶振器的输出频率。电容器 C2是频率微调电容,取值为3 30pF, C 2是温度校正用电容,一般取值为 2050Pf。非门起整形作用。目前,常取石英晶振的频率为 32768Hz, 经15 级分频 可得1Hz 秒脉冲时基信
10、号。图8 石英晶体振荡器(二)分频器的设计 由于石英晶体振荡器产生的信号频率很高,要得到秒脉冲,需要分频电路 进行分频,所以分频器的功能主要是产生标准秒脉冲时基信号。将晶振频率为32768Hz的信号分频为秒脉冲,可选CD4060十四位串行计数器来实现分频和振荡的功能,但由于CD4060只能实现14级分频,所以还必须外加一级2分频,可用74LS74双D触发器来实现,(由于在multisim10.1中找不到CD4060,所以我们可以用4060BD来代替)这样就构成了秒脉冲信号发生器,其电路如图 8 所示 。 图 9 秒脉冲信号发生器电路(三)计数器的选择在设计数字钟电路中,进制是最主要的一部分,它
11、关系着显示的正确与否。关键在于了解各种器件的作用及功能,而且在调试的过程中容不容易出问题,电路会不会变得复杂,器件的选择最好要统一,以便调试成功。1.秒进制与分进制的进制都是六十进制的计数器。所以两者的设计基本是相同的。在这有三种选择电路:(1)用74L161进行分、秒的设计从常理可知,数字钟的分和秒是六十进制的,而六十进制可通过十进制和六进制串联而成,从而完成数码显示。因为同步加法计数器74LS161可构成 16 进制以下的计数器,所以此电路中分和秒的计时都采用 74LS161 来进行设计。是由一个十进制计数器和一个六进制计数器串联而成的,在电路的设计中我采用的是统一的器件74LS161N
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 课程设计 实验 报告
限制150内