数字电路-触发器原理.ppt
《数字电路-触发器原理.ppt》由会员分享,可在线阅读,更多相关《数字电路-触发器原理.ppt(50页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第五章第五章 触发器触发器 5.2 5.2 SR SR 锁存器锁存器5.3 5.3 电平触发的触发器电平触发的触发器5.4 5.4 脉冲触发的触发器脉冲触发的触发器5.1 5.1 概述概述5.5 5.5 边沿触发的触发器边沿触发的触发器5.6 5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法5.1 概概 述述一、概念一、概念:1.触发器:触发器:2.现现 态:态:3.次态:次态:能够存储能够存储1位二值信号的基本单元电路称为。位二值信号的基本单元电路称为。触发器接收输入信号触发器接收输入信号之前之前的状态,用的状态,用 Q或或Qn 表示。表示。(初态初态)触发器接收输入信号触发
2、器接收输入信号之后之后的状态,用的状态,用 Q*或或 Qn+1表示。表示。二、触发器的两个基本特点:二、触发器的两个基本特点:1.具有两个稳定状态具有两个稳定状态0状态和状态和1状态状态2.能够接收、保存和输出信号能够接收、保存和输出信号三、触发器的分类三、触发器的分类基本触发器基本触发器 时钟触发器时钟触发器1.按有无动作的统一时间节拍(时钟脉冲)分按有无动作的统一时间节拍(时钟脉冲)分2.按照电路结构不同,触发方式分按照电路结构不同,触发方式分电平触发器电平触发器脉冲触发器脉冲触发器边沿触发器边沿触发器3.按照控制方式不同,逻辑功能不同,触发器可分按照控制方式不同,逻辑功能不同,触发器可分
3、 SR触发器触发器 JK触发器触发器 D触发器触发器 T触发器触发器 T触发器触发器4.按电路使用开关元件不同,分按电路使用开关元件不同,分TTL触发器触发器CMOS触发器触发器5.根据是否集成,分根据是否集成,分分立元件触发器分立元件触发器集成触发器集成触发器6.根据存储数据的原理不同,分根据存储数据的原理不同,分静态触发器:靠电路状态的自锁存储数据静态触发器:靠电路状态的自锁存储数据动态触发器:通过在动态触发器:通过在MOS管栅极输入电容上存储电荷来存储数据管栅极输入电容上存储电荷来存储数据第五章第五章 触发器触发器5.2 5.2 SR SR 锁存器锁存器5.3 5.3 电平触发的触发器电
4、平触发的触发器5.4 5.4 脉冲触发的触发器脉冲触发的触发器5.1 5.1 概述概述5.5 5.5 边沿触发的触发器边沿触发的触发器5.6 5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法5.2SR锁存器锁存器一、用或非门组成的一、用或非门组成的SR锁存器锁存器(一)电路结构及逻辑符号(一)电路结构及逻辑符号信号输入端,高电平有效。信号输入端,高电平有效。Q、是两个互补的信号输出端,表示触发器的状态是两个互补的信号输出端,表示触发器的状态 0 0 0 00 0 1 11 0 0 11 0 1 10 1 0 00 1 1 01 1 0 01 1 1 0(二)工作原理(二)工作原
5、理特性表:特性表:二、用与非门组成的二、用与非门组成的SR锁存器锁存器(一)电路结构及逻辑符号(一)电路结构及逻辑符号信号输入端,低电平有效。信号输入端,低电平有效。Q、是两个互补的信号输出端,表示触发器的状态是两个互补的信号输出端,表示触发器的状态 小圆圈表示用低电小圆圈表示用低电平作输入信号或叫平作输入信号或叫低电平有效低电平有效(二二)工作原理工作原理1、电路有两个稳定状态电路有两个稳定状态Q端状态表示触发器状态 2、电路接收输入信号过程电路接收输入信号过程 (低电平信号低电平信号)(1)接收置)接收置0信号过程信号过程(2)接收置)接收置1信号过程信号过程信号输出端,信号输出端,Q=0
6、、Q=1的状态称的状态称 0状态状态 Q=1、Q=0的状态称的状态称 1状态状态3、不允许在不允许在 R 端和端和 S 端同时加输入信号端同时加输入信号(1)信号同时存在时,)信号同时存在时,Q Q 1,这是一种未定义的状态。,这是一种未定义的状态。(2)信号同时撤消时状态不定)信号同时撤消时状态不定.(出现竞态现象出现竞态现象,可能是可能是0状态状态,也可能是也可能是1状态状态)6798next电路无输入信号,即电路无输入信号,即 时,有两个稳定状态:时,有两个稳定状态:S RQ10011 00R=0、S=1时:由于时:由于R=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由
7、再由S=1、Q=1可得可得Q0。即不论锁存器原来处于什么状态都。即不论锁存器原来处于什么状态都将变成将变成0状态,这种情况称将锁存器置状态,这种情况称将锁存器置0或复位。或复位。R端称为置端称为置0端或复位端。端或复位端。ok0110S RQ1 00R=1、S=0时:由于时:由于S=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由R=1、Q=1可得可得Q0。即不论锁存器原来处于什么状态都。即不论锁存器原来处于什么状态都将变成将变成1状态,这种情况称将锁存器置状态,这种情况称将锁存器置1或置位。或置位。S端称为置端称为置1端或置位端。端或置位端。0 11ok1110R=1、S
8、=1时:根据与非门的逻辑功能不难推知,锁存器保时:根据与非门的逻辑功能不难推知,锁存器保持原有状态不变,即原来的状态被锁存器存储起来,这体现了持原有状态不变,即原来的状态被锁存器存储起来,这体现了锁存器具有记忆能力。锁存器具有记忆能力。R SQ1 1不变10ok0110R SQ1 000 111 1不变0 0不用?R=0、S=0时:时:Q=Q=1,不符合锁存器的逻辑关系。并且由不符合锁存器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的于与非门延迟时间不可能完全相等,在两输入端的0同时撤除同时撤除后,将不能确定锁存器是处于后,将不能确定锁存器是处于1状态还是状态还是0状态状态。所
9、以锁存器不。所以锁存器不允许出现这种情况,这就是允许出现这种情况,这就是SR锁存器的锁存器的约束条件约束条件。ok(三)逻辑功能表示方法(三)逻辑功能表示方法特性表特性表:反映触发器次态反映触发器次态Q*与现态与现态Q和输入和输入R、S之间对应关系的表格。之间对应关系的表格。特性方程特性方程:(用与非门组成)SR锁存器的特性表:锁存器的特性表:特性方程:特性方程:SR锁存器:电平直接控制着触发器输出端的状态锁存器:电平直接控制着触发器输出端的状态(电路抗干扰能力低电路抗干扰能力低);具有置具有置0、置、置1和保持功能。和保持功能。简化特性表简化特性表 :R S Q*注注 0 0 Q 保持保持
10、0 1 1 置置1 1 0 0 置置0 1 1 不允许不允许 不允许不允许SR锁存器叫做直接置位、复位锁存器锁存器叫做直接置位、复位锁存器。画时序图画时序图(波形图波形图):在在SR锁存器电路中,已知输入电压波形,试画出输出端对应的电压波形。锁存器电路中,已知输入电压波形,试画出输出端对应的电压波形。第五章第五章 触发器触发器5.2 5.2 SR SR 锁存器锁存器5.3 5.3 电平触发的触发器电平触发的触发器5.4 5.4 脉冲触发的触发器脉冲触发的触发器5.1 5.1 概述概述5.5 5.5 边沿触发的触发器边沿触发的触发器5.6 5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其
11、描述方法5.3 电平触发的触发器电平触发的触发器一、一、电平触发电平触发SR触发器(触发器(同步同步SR触发器触发器)(一一)与非门构成的同步与非门构成的同步SR触发器触发器1、电路组成及逻辑符号、电路组成及逻辑符号 R R、S S 是输入信号;是输入信号;CPCP是输入控制信号是输入控制信号(时钟脉冲时钟脉冲)与非门与非门G G1 1、G G2 2构成锁存器,与非门构成锁存器,与非门G G3 3、G G4 4是控制门是控制门CP=0 时时,控制门,控制门G3、G4被封锁,锁存器保持原来状态不变;被封锁,锁存器保持原来状态不变;CP=1 时时,控制门被打开,输入信号被接收,且工作情况同由与非门
12、组成的,控制门被打开,输入信号被接收,且工作情况同由与非门组成的 锁存器。锁存器。CP=1期间有效期间有效2、工作原理、工作原理:特性表、特性方程:特性表、特性方程:Q 保持保持 0 1 保持保持 1 1 置置1 0 0 置置0 不用不用 不允许不允许 3.主要特点:主要特点:(1)(1)时钟电平控制时钟电平控制CP=0CP=0时触发器保持状态不变;时触发器保持状态不变;CP=1CP=1时的全部时间里时的全部时间里S S和和R R的变化都将引起触发器输出端状态的变化,的变化都将引起触发器输出端状态的变化,即同步即同步SRSR触发器存在触发器存在空翻现象空翻现象,不能作计数器。,不能作计数器。空
13、翻空翻:CP=1CP=1期间输入多次变化会引起触发器输出状态发生多次变化的现象。期间输入多次变化会引起触发器输出状态发生多次变化的现象。(2)R(2)R、S S 之间有约束之间有约束CP=1CP=1期间,期间,R=S=1R=S=1,则,则 Q=1(Q=1(高电平高电平);QCP=1CP=1期间,期间,R R、S S同时撤消,出现竞态现象,触发器状态不定;同时撤消,出现竞态现象,触发器状态不定;R RS S1 1时,时,CPCP突然撤消突然撤消(由由1 1到到0)0),出现竞态现象,触发器状态不定。,出现竞态现象,触发器状态不定。(二二)带异步置位、复位端的同步带异步置位、复位端的同步RS触发器
14、触发器电路结构及逻辑符号电路结构及逻辑符号:端:异步置位(置端:异步置位(置1 1)端)端端:异步复位(置端:异步复位(置0 0)端)端 触发器在时钟信号控制下触发器在时钟信号控制下正常工作正常工作时应使时应使异步端异步端处于处于高电平高电平。异步输入端作用:异步输入端作用:预置触发器的初始状态预置触发器的初始状态;在工作过程中在工作过程中强行置位和复位触发器强行置位和复位触发器。当当 0时,时,当当 0时,时,触发器被复位到触发器被复位到0状态状态触发器被置位到触发器被置位到1状态状态画波形图:画波形图:例例:已知电平触发已知电平触发SRSR触发器的触发器的CPCP、R R、S S的波形如图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 触发器 原理
限制150内