半导体器件原理.ppt
《半导体器件原理.ppt》由会员分享,可在线阅读,更多相关《半导体器件原理.ppt(59页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 中国科学技术大学物理系微电子专业2023/3/21Semiconductor Devices第六章:新型半导体器件6.1 现代现代MOS器件器件6.2 CCD器件器件 6.3 存储器件存储器件6.4 纳米器件纳米器件6.5 功率器件功率器件6.6 微波器件微波器件6.7 光电子器件光电子器件6.8 量子器件量子器件 中国科学技术大学物理系微电子专业2023/3/22Semiconductor DevicesSi SubstrateMetal GateHigh-kTri-GateSGDIII-VSCarbon Nanotube FET50 nm35 nm30 nmSiGe S/DStraine
2、d SiliconFuture options subject to research&changeSiGe S/DStrained Silicon90 nm65 nm45 nm32 nm20032005200720092011+Technology GenerationSource:Intel20 nm10 nm5 nmNanowireManufacturing Development ResearchTransistor ResearchResearch Options:High-K&Metal GateNon-planar TrigateIII-V,CNT,NW 中国科学技术大学物理系微
3、电子专业2023/3/23Semiconductor Devices 中国科学技术大学物理系微电子专业2023/3/24Semiconductor Devices6.1 现代现代MOS器件器件ULSI发展的两个主要方向:深亚微米与亚0.1微米集成和系统的芯片集成。因此需要对深亚微米和亚0.1微米工艺、器件和电路技术,器件的结构和相应的物理机理的研究。微小MOSFET中的一些物理效应,如器件尺寸变小,通常的一维器件模型需要修正,出现二维、三维效应,同时还会出现各种强电场效应。中国科学技术大学物理系微电子专业2023/3/25Semiconductor Devices一、MOSFET的按比例缩小近
4、20年来,恒压按比例缩小规则的使用比较成功,但随着工艺的发展,器件性能和集成密度进一步提高,目前逐渐逼近其基本的物理极限。如果要进一步提高集成电路的性能,则需要考虑更多的因素,而不仅仅是简单的按比例缩小器件尺寸。需要同时在降低电源电压、提高器件性能和提高器件可靠性等三个方面之间进行折衷选择。金属栅和高K栅介质的应用 中国科学技术大学物理系微电子专业2023/3/26Semiconductor Devices 中国科学技术大学物理系微电子专业2023/3/27Semiconductor Devices 中国科学技术大学物理系微电子专业2023/3/28Semiconductor Devices
5、中国科学技术大学物理系微电子专业2023/3/29Semiconductor Devices 中国科学技术大学物理系微电子专业2023/3/210Semiconductor Devices实验结果表明,在进行折衷的过程中,源、漏结的参数,尤其是结深、RSD和结的突变性是至关重要的因素。尽管这种经验方法不是很理想,而且难以符合基于基本物理规律的按比例缩小规则,但是这种经验方法更准确、更实用一些。这是由于当器件横向尺寸的变化使器件的纵、横向以及其他各方向上的参数错综复杂地相互作用时,器件的三维特性越加突出;同时由于基本物理极限的限制,对亚0.1m器件的进一步缩小变得非常困难,这主要包括超薄栅氧化层
6、的制作;源、漏超浅结的形成以及小尺寸器件必须在很低的电源电压下工作所带来的问题等。截至目前为止,器件和ULSI CMOS工艺发展的实际情况是器件的各个部分都在缩小。中国科学技术大学物理系微电子专业2023/3/211Semiconductor Devices二、现代MOS器件的一些物理效应 短沟道效应短沟道效应(SCE)微小尺寸效应,狭义的定义,是指随沟道微小尺寸效应,狭义的定义,是指随沟道缩短,阈值电压减小(缩短,阈值电压减小(n沟)或增大(沟)或增大(p沟)沟)的效应(的效应(VT roll off)。)。VT roll off现象包括现象包括VDS很低时测定很低时测定VT随随Lg变化和变
7、化和VDS很高时很高时VT随随Lg的变化。的变化。中国科学技术大学物理系微电子专业2023/3/212Semiconductor DevicesDIBL效应与器件穿通效应与器件穿通 DIBL即漏电压感应源势垒下降效应,是器件二维效应与即漏电压感应源势垒下降效应,是器件二维效应与强电场效应结合的结果。当漏结加较大的电压时,结电场强电场效应结合的结果。当漏结加较大的电压时,结电场向源区发展,因为沟道很窄,使漏结电场与源结相耦合,向源区发展,因为沟道很窄,使漏结电场与源结相耦合,当当VDS高到一定程度,漏的结电场就会影响源高到一定程度,漏的结电场就会影响源pn结的势垒,结的势垒,使之降低,这便是使之
8、降低,这便是DIBL效应。一个明显结果是使效应。一个明显结果是使VT降低,降低,因为源势垒下降,就可用较低栅压使器件开启。因为源势垒下降,就可用较低栅压使器件开启。因为在一定的因为在一定的VDS下,下,Lg越小越小DIBL导致的越大,因此导致的越大,因此DIBL也产生也产生VT roll off,而且,而且VDS越高,越高,VT roll off效应越效应越显著。同时显著。同时DIBL效应会影响效应会影响MOSFET的亚阈区特性,包的亚阈区特性,包括使括使S和和Ioff退化。因此在深亚微米与亚退化。因此在深亚微米与亚0.1微米的设计中微米的设计中要避免或抑制要避免或抑制DIBL效应。效应。中国
9、科学技术大学物理系微电子专业2023/3/213Semiconductor Devices热载流子注入(Injection of Hot Carrier)热载流子退化热载流子退化 在短沟道下,如果电压较大,横向(沟道方向)和纵向(垂直沟道方向)的电场强度会大大增强。在强电场作用下,载流子能量大大提高,使其平均能量远大于kT,或等效载流子温度Te超过环境(晶格)温度T,这时载流子称为热载流子。热载流子效应热载流子效应 热载流子注入引起MOSFET器件性能退化的效应 中国科学技术大学物理系微电子专业2023/3/214Semiconductor Devices 中国科学技术大学物理系微电子专业20
10、23/3/215Semiconductor Devices栅感应漏极漏电(栅感应漏极漏电(GIDL)当增强型器件处于关态(VGS=0)时,在漏与栅交叠处的栅氧化层中存在很强的电场(3106V/cm),对于N型MOSFET,此电场方向由漏指向栅,漏极半导体内部电势远高于界面处电势,即在漏极(交叠部分)靠近界面区的能带发生强烈的向上弯曲,乃至表面反型为p型。因为杂质浓度大,该反型层下的耗尽区极窄,使之导带电子可以直接隧道穿透到反型层的价带区,与衬底流过来的空穴复合。因此,电子由漏极流入,空穴由衬底流入,形成了漏结的漏电流,这就是GIDL。GIDL效应和漏区上的栅SiO2层质量密切相关,因此它随工艺
11、条件而改变。GIDL是关态电流Ioff的主要组成,必须被限制在额定Ioff值之内,这也是栅氧化层厚度下限的一个根源。实验证明,对于优质的栅SiO2层,厚度到1.5nm仍将是安全的。中国科学技术大学物理系微电子专业2023/3/216Semiconductor Devices迁移率的强电场效应和漂移速度饱和迁移率的强电场效应和漂移速度饱和 迁移率的电场效应对于提高深亚微米和0.1m ULSI MOSFET的电流驱动能力,以至对决定其工作速度有决定性意义,因此在器件结构设计中如何保持尽可能高的迁移率是一个关键课题。同时因为漂移速度会饱和,因此光靠高电场来提高电流驱动能力是有限的。中国科学技术大学物
12、理系微电子专业2023/3/217Semiconductor Devices 漂移速度过冲漂移速度过冲 速度过冲是非稳态统计过程的产物,要以非稳态玻尔兹曼方程求解,或用蒙特卡罗方法来处理。在能量平衡之前的弛豫时间内漂移速度超过饱和值,即速度过冲。漂移速度过冲现象在GaAs等高迁移率半导体中为实验所普遍证实。通常的MOSFET模型建立在漂移扩散模型(DD模型 DriftDiffusion Model)的基础上,基本方程是泊松方程、电流连续方程和稳态玻尔兹曼方程。在深亚微米时期,器件二维模型,联解泊松方程、连续性方程和瞬态玻尔兹曼方程,进行数值分析,但计算量很大,并不可取。因此引入水力学模型,使用
13、能量输运方程、载流子输运方程和电流连续方程加以联解,目前已被许多二维数值分析程序采用。中国科学技术大学物理系微电子专业2023/3/218Semiconductor Devices 二维量子化二维量子化 深亚微米器件的沟道掺杂浓度高达31017cm3以上,栅氧化层低达1.55nm,在1几伏电压下,即可使表面反型层的电场强度很强,表面能带强烈弯曲,使载流子被局域在很窄的沟道势阱内,这种局域化导致垂直于界面方向载流子运动的量子化,使传导载流子成为只能在平行界面方向运动的二维电子气。二维量子化使能量呈阶梯型的子带,使电子波函数呈调制的二维平面波,同时也会影响载流子迁移率等参数。所以,对深亚微米、亚0
14、.1m MOS ULSI器件必须考虑量子力学(QM)效应。中国科学技术大学物理系微电子专业2023/3/219Semiconductor Devices沟道杂质起伏沟道杂质起伏 对于沟长度在0.1m量级的MOSFET,沟道中的电离杂质可以小到只有几十个原子,因此杂质原子含量的统计起伏可导致对器件性能的明显影响,这种起伏无论在一个圆片内的各芯片之间或各圆片之间都不可避免,因此会造成产品的一致性问题,对于ULSI的可生产性必须考虑这种效应。杂质起伏主要反映在器件阈值电压的起伏上。中国科学技术大学物理系微电子专业2023/3/220Semiconductor Devices6.2 CCD器件器件CC
15、D电荷耦合器件工作原理 利用栅极下半导体表面形成深耗尽状态进行工作的 基本结构 二相、三相、四相系统,取决于电性能、制造难度以及单元尺寸的考虑CMOS成像传感器工作原理 基本结构 中国科学技术大学物理系微电子专业2023/3/221Semiconductor Devices6.3 存储器件存储器件主要类型主要类型静态存储器静态存储器SRAM 动态存储器动态存储器DRAM 非易失性存储器非易失性存储器NVM结构结构特点特点 中国科学技术大学物理系微电子专业2023/3/222Semiconductor Devices基本问题:1、器件尺寸缩小对工艺技术的挑战2、栅氧化层减薄的限制3、量子效应的影
16、响 4、杂质随机分布的影响5、阈值电压减小的限制6、源、漏区串联电阻的影响6.4 纳米器件纳米器件 中国科学技术大学物理系微电子专业2023/3/223Semiconductor Devices 中国科学技术大学物理系微电子专业2023/3/224Semiconductor DevicesSOI MOS器件 中国科学技术大学物理系微电子专业2023/3/225Semiconductor DevicesCross-sectional view of a self-aligned poly-silicon gate transistor with LOCOS isolation 中国科学技术大学物
17、理系微电子专业2023/3/226Semiconductor Devices围栅MOS器件 中国科学技术大学物理系微电子专业2023/3/227Semiconductor DevicesBuilding Blocks for NanoelectronicsBuilding Blocks for NanoelectronicsCarbon NanotubesNanowiresQuantum DotsAdvantages for one-dimensional nanostructures:Atomic precision available via chemical synthesis;Easy
18、 to wire up(compared to quantum dots);Rich and versatile properties.中国科学技术大学物理系微电子专业2023/3/228Semiconductor DevicesCNT is a tubular form of carbon with diameter as small as 1 nm.Length:few nm to cm.CNT is configurationally equivalent to a two dimensional graphene sheet rolled into a tube.CNT exhibit
19、s:1.Carrier mobility 100,000 cm2/Vs2.Youngs modulus over 1 Tera Pascal,as stiff as diamond;3.Tensile strength 200 GPa.CNT can be metallic or semiconducting,depending on chirality.Carbon Nanotubes 中国科学技术大学物理系微电子专业2023/3/229Semiconductor DevicesCNT FETsGate 8nm HfO2SiO2p+SiPdPdCNTDelft:Tans,et al.,Nat
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 半导体器件 原理
限制150内