关键电路的EMC设计.ppt
《关键电路的EMC设计.ppt》由会员分享,可在线阅读,更多相关《关键电路的EMC设计.ppt(51页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、关键电路关键电路EMC设计技术设计技术目目 录录干扰抑制设计干扰抑制设计时钟电路干扰抑制设计时钟电路干扰抑制设计总线电路干扰抑制设计总线电路干扰抑制设计关键关键IC的电源去耦设计的电源去耦设计接口电路干扰抑制设计接口电路干扰抑制设计抗干扰设计抗干扰设计复位电路抗干扰设计复位电路抗干扰设计面板指示灯抗干扰设计面板指示灯抗干扰设计接口电路抗干扰设计接口电路抗干扰设计关键关键IC的电源抗干扰设计的电源抗干扰设计拨码开关及键盘电路抗干扰设计拨码开关及键盘电路抗干扰设计时钟信号沿的设计时钟信号沿的设计在满足产品功能要求的情况下,沿尽可能缓;如右图所示,使沿变缓的方法是增大电阻R和电容C的值;所以,单板原
2、理图设计时,在时钟信号的输出端串联一个电阻R,此电阻同时可以用来进行匹配(见后续描述);电容C的实现可以采用在PCB设计时预留焊盘或通过信号线的对地分布电容来控制。时钟输出匹配设计时钟输出匹配设计时钟输出不匹配带来的危害:时钟输出不匹配带来的危害:信号不匹配会导致信号来回反射,反射信号会在原来信号上叠加,产生振铃或过冲,导致较为严重的辐射,如下图:时钟输出匹配设计时钟输出匹配设计通用的输出匹配方法:通用的输出匹配方法:一般器件的输出阻抗为十几个欧姆,而PCB板上的走线阻抗Z0范围为5090欧姆,导致非常严重的失配,一般采用串联一个电阻的方式进行匹配,电阻的选择可以在2251欧姆之间。时钟输出匹
3、配设计时钟输出匹配设计时钟输出匹配后的改善:时钟输出匹配后的改善:从下图中的左图可以看出,原先的过冲没有了,所以右图中的频域辐射图得到了很大的改善。时钟输出或驱动器件的电源去耦设计时钟输出或驱动器件的电源去耦设计时钟器件的电源去耦方式一般为:磁珠10uF电容高频电容;高频电容的选择:根据时钟频率选择电容的容值,选择范围为:100pF0.1uF,典型值为1000pF。时钟输出或驱动器件的地设计时钟输出或驱动器件的地设计时钟器件的金属外壳在PCB设计时需要定义为地网络属性。周期性窄带尖蜂噪声抑制方法周期性窄带尖蜂噪声抑制方法确认时钟线是否走内层,并且靠近地平面走线;如果时钟线走内层仍然辐射超标,则
4、需要考虑下次改板时在时钟线两侧包地线。GND平面走线层包地线包地线周期性窄带尖蜂噪声抑制方法周期性窄带尖蜂噪声抑制方法确认是否存在时钟线跨地平面分割走线的现象,跨分割会使得信号回路面积增大,如下图比较。在改板时一定要处理跨分割问题。周期性窄带尖蜂噪声抑制方法周期性窄带尖蜂噪声抑制方法如下图,时钟源靠近负载的目的是使时钟走线即可能短;GND晶振RPCB周期性窄带尖蜂噪声抑制方法周期性窄带尖蜂噪声抑制方法时钟线的粗细跳变会导致时钟信号出现阻抗失配问题,使时钟波形产生畸变,引起EMI问题;GND晶振R强烈的EMI源周期性窄带尖蜂噪声抑制方法周期性窄带尖蜂噪声抑制方法时钟线换层过孔附近是否有地过孔。走
5、线层地层地层走线层时钟线时钟线换层过孔总线电路干扰抑制设计总线电路干扰抑制设计干扰抑制设计干扰抑制设计时钟电路干扰抑制设计时钟电路干扰抑制设计总线电路干扰抑制设计总线电路干扰抑制设计关键关键IC的电源去耦设计的电源去耦设计接口电路干扰抑制设计接口电路干扰抑制设计抗干扰设计抗干扰设计复位电路抗干扰设计复位电路抗干扰设计面板复位电路抗干扰设计面板复位电路抗干扰设计面板指示灯抗干扰设计面板指示灯抗干扰设计接口电路抗干扰设计接口电路抗干扰设计关键关键IC的电源抗干扰设计的电源抗干扰设计面板拨码开关电路抗干扰设计面板拨码开关电路抗干扰设计总线信号沿的设计总线信号沿的设计对于可编程的总线输出芯片,建议使用
6、软件控制其沿的陡度;对于不可编程的芯片,采用的方法同时钟源,但给每根总线都并电容的可能性不大,因为每根总线对地都有分布电容,所以增大右图中的R同样可以减缓信号上升沿。总线信号输出匹配设计总线信号输出匹配设计匹配电阻的选择:22欧姆51欧姆。一般不建议采用阻排,因为阻排容易产生串扰,并且阻排之中如果有一个电阻故障,整个阻排都需要更换,成本大。总线是否有匹配总线是否有匹配总线输出建议采用始端输出匹配电阻进行匹配,可以有效减小总线辐射,注意匹配电阻靠近驱动源放置;非周期、密集型窄带尖蜂噪声抑制方法非周期、密集型窄带尖蜂噪声抑制方法总线驱动和接收芯片的电源必须有良好的滤波电路,具体芯片:CPUFlas
7、hSDRAMVCC电容Bead非周期、密集型窄带尖蜂噪声抑制方法非周期、密集型窄带尖蜂噪声抑制方法上图为信号线换层过孔附近无地过孔(过孔距离较远)的情况,桔黄色虚线为回流面积区,下图为走线换层过孔附近有地过孔,可以看出下图较上图有较小的信号回流面积,所以辐射能大大减小。走线层地层地层走线层总线线时钟线换层过孔走线层地层地层走线层总线线时钟线换层过孔非周期、密集型窄带尖蜂噪声抑制方法非周期、密集型窄带尖蜂噪声抑制方法走线粗细的跳变会导致信号出现阻抗失配问题,使信号波形产生畸变,引起EMI问题;强烈的EMI源总线过孔处的地过孔设置是否合理总线过孔处的地过孔设置是否合理信号过孔附近无地过孔,回路面积
8、变大增加了地过孔,回路面积变小,辐射得到抑制各种各种PCB上总线的处理上总线的处理单层板上,总线簇两侧应加包地线;双层板上,总线簇两侧加包地线或者另外一层(非总线所在层)的总线投影区域内铺接地铜皮;多层板上,总线簇应靠近完整地平面走线,最好走内层。关键关键IC的电源去耦设计的电源去耦设计干扰抑制设计干扰抑制设计时钟电路干扰抑制设计时钟电路干扰抑制设计总线电路干扰抑制设计总线电路干扰抑制设计关键关键IC的电源去耦设计的电源去耦设计接口电路干扰抑制设计接口电路干扰抑制设计抗干扰设计抗干扰设计复位电路抗干扰设计复位电路抗干扰设计面板复位电路抗干扰设计面板复位电路抗干扰设计面板指示灯抗干扰设计面板指示
9、灯抗干扰设计接口电路抗干扰设计接口电路抗干扰设计关键关键IC的电源抗干扰设计的电源抗干扰设计面板拨码开关电路抗干扰设计面板拨码开关电路抗干扰设计关键关键IC的电源去耦设计的电源去耦设计无去耦设计的危害无去耦设计的危害关键关键IC的电源去耦设计的电源去耦设计危害的解决方法危害的解决方法关键关键IC的电源去耦设计的电源去耦设计如何进行去耦设计如何进行去耦设计采用磁珠低频电容高频电容的组合方式,其中:磁珠选择的原则DC阻值越小越好,百兆电阻越大越好;低频电容的一般取值为10uF;高频电容的取值一般为100pF0.1uF,典型值为1000pF。接口电路干扰抑制设计接口电路干扰抑制设计干扰抑制设计干扰抑
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 关键 电路 EMC 设计
限制150内