计算机组成原理期末复习资料汇总11719.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《计算机组成原理期末复习资料汇总11719.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理期末复习资料汇总11719.pdf(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-计算机组成原理?期末复习资料汇总 一、名词解释 微程序:是指能实现一条机器指令功能的微指令序列。微指令:在机器的一个 CPU 周期,一组实现一定操作功能的微命令的组合。微操作:执行部件在微命令的控制下所进展的操作。加减交替法:除法运算处理中对恢复余数法来说,当余数为正时,商“1,余数左移一位,减除数;当余数为负时,商“0,余数左移一位,加除数。有效地址:EA 是一 16 位无符号数,表示操作数所在单元到段首的距离即逻辑地址的偏移地址.形式地址:指令中地址码字段给出的地址,对形式地址的进一步计算可以得到操作数的实际地址。相容性微操作:在同一 CPU 周期中,可以并行执行的微操作。相斥性微操作:
2、在同一 CPU 周期中,不可以并行执行的微操作。PLA:Programmable Logic Arrays,可编程逻辑阵列。PAL:Programmable Array Logic,可编程阵列逻辑。GAL:Generic Array Logic,通用阵列逻辑。CPU:Central Processing Unit,中央处理器。一块超大规模的集成电路,是一台计算机的运算核心和控制核心。RISC:Reduced Instruction Set puter,精简指令系统计算机。CISC:ple*Instruction Set puter,复杂指令系统计算机。ALU:Arithmetic Logic
3、Unit,算术逻辑单元。CPU 执行单元,用来完成算术逻辑运算。二、选择题 1.没有外存储器的计算机监控程序可以存放在(B)。ARAMBROMCRAM 和 ROMDCPU 2.完整的计算机系统应包括 D。A运算器存储器控制器 B外部设备和主机 C主机和使用程序 D配套的硬件设备和软件系统 3.在机器数 BC 中,零的表示形式是唯一的。A原码 B补码 C移码 D反码-4.在定点二进制运算器中,减法运算一般通过D 来实现。A原码运算的二进制减法器 B补码运算的二进制减法器 C原码运算的十进制加法器 D补码运算的二进制加法器 5.*存放器中的值有时是地址,因此只有计算机的C才能识别它。A 译码器 B
4、 判断程序 C 指令 D 时序信号 6.以下数中最小的数为 C。A1010012B528C101001BCDD23316 7.假设浮点数用补码表示,则判断运算结果是否为规格化数的方法是 C。A阶符与数符一样为规格化数 B阶符与数符相异为规格化数 C数符与尾数小数点后第一位数字相异为规格化数 D数符与尾数小数点后第一位数字一样为规格化数 8.补码加减法是指C。A操作数用补码表示,两数尾数相加减,符号位单独处理,减法用加法代替 B操作数用补码表示,符号位与尾数一起参与运算,结果的符号与加减一样 C操作数用补码表示,连同符号位直接相加减,减*数用加*数的补码代替,结果的符号在运算中形成 D操作数用补
5、码表示,由数符决定两尾数的操作,符号位单独处理 9.运算器虽然由许多部件组成,但核心部件是B。A数据总线 B算术逻辑运算单元 C多路开关 D累加存放器 10.指令系统中采用不同寻址方式的目的主要是 B。A实现存储程序和程序控制 B缩短指令长度,扩大寻址空间,提高编程灵活性 C可以直接外存 D提供扩展操作码的可能并降低指令译码难度 11.指令的寻址方式有顺序和跳转两种方式,采用跳转寻址方式,可以实现D。A 堆栈寻址 B 程序的条件转移 C 程序的无条件转移 D 程序的条件转移或无条件转移 12.微程序控制器中,机器指令与微指令的关系是 B。A每一条机器指令由一条微指令来执行 B每一条机器指令由一
6、段由微指令编程的微程序来解释执行 C一段机器指令组成的程序可由一条微指令来执行 D一条微指令由假设干个机器指令组成 13.用以指定将要执行的指令所在地址的是B。A 指令存放器 B程序计数器 C数据存放器 D累加器 14.常用的虚拟存储系统由 B 两级存储器组成,其中辅存是大容量的磁外表存储器。-Acache-主存 B主存-辅存 Ccache-辅存 D通用存放器-cache 15.RISC 访指令中,操作数的物理位置一般安排在D。A栈顶和次栈顶 B两个主存单元 C一个主存单元和一个通用存放器 D两个通用存放器 16.CPU 中跟踪指令后继地址的存放器是C 。A地址存放器 B指令计数器 C程序计数
7、器 D指令存放器 17.单级中断系统中,CPU 一旦响应中断,立即关闭 C 标志,以防止本次中断效劳完毕前同级的其他中断源产生另一次中断进展干扰。A中断允许 B中断请求 C中断屏蔽 DDMA 请求 18.下面操作中应该由特权指令完成的是 B 。A设置定时器的初值 B从用户模式切换到管理员模式 C开定时器中断 D关中断 19.主存贮器和 CPU 之间增加 cache 的目的是A。A解决 CPU 和主存之间的速度匹配问题 B扩大主存贮器容量 C扩大 CPU 用存放器的数量 D既扩大主存贮器容量,又扩大 CPU 用存放器的数量 20.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,
8、另一个常需采用C。A堆栈寻址方式 B立即寻址方式 C隐含寻址方式 D间接寻址方式 21.为了便于实现多级中断,保存现场信息最有效的方法是采用B。A通用存放器 B堆栈 C存储器 D外存 22.*DRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线的数目是 D 。A8,512 B512,8 C18,8 D19,8 解析:存的地址线跟存的容量有关,类似于有 1 万个人有,就至少得 5 位一样,只不过区别是电脑部用二进制而不是十进制。存的容量有多少,是用多少个二进制数表示,则地址线的条数就是多少个,比方容量是 4 位的,用两个 2 进制数表述,则地址线就是 2 条,8位的,用三个 2 进制数
9、表示,地址线就应该是 3 条,这样推下来,容容量是能用多少个二进制数表示,相当于 1 个二进制数的 2 的多少次,则地址条数就是多少。512k 应该指的是 512KB,相当于 4Mb按照 1 比 8 换算,需要用 22 位二进制数表示,相当于 2的 22 次,所以用 22 条地址线。数据线指一次传输的数据的宽度,8 位的宽度应该用 8根数据线。23.定点运算器用来进展B。A十进制加法运算 B定点数运算 C浮点数运算 D既进展定点数运算也进展浮点数运算 24.直接间接立即 3 种寻址方式指令的执行速度,由快至慢的排序是C。A直接立即间接 B直接间接立即-C立即直接间接 D立即间接直接 25.存放
10、器间接寻址方式中,操作数处在B。A通用存放器 B主存单元 C程序计数器 D堆栈 26.微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题。通常采用的一种方法是断定方式,其根本思想是C。A用程序计数器 PC 来产生后继微指令地址 B用微程序计数器 PC 来产生后继微指令地址 C 通过微指令顺序控制地段由设计者指定或者由设计者指定的判断字段控制产生后继微指令地址 D通过指令中指定一个专门字段来控制产生后继微指令地址 27.两补码相加,采用 1 位符号位,当 D 时,表示结果溢出。A.符号位有进位 B.符号位进位和最高数位进位异或结果为 0 C.符号位为 1D.符号位进位和最高数位进位
11、异或结果为 1 28.*单片机字长 32 位,其存储容量为 4MB。假设按字编址,它的寻址围是 A 。A1M B4MB C4M D1MB 解析问题:1*计算机字长为 32 位,其存储容量为 16MB,假设按双字编址,它的寻址围是多少 2*机字长为 32 位,存储容量为 64MB,假设按字节编址.它的寻址围是多少?解答:我的方法是全部换算成 1 位 2 进制的根本单元来算。先计算总容量,如第一题中是 16mb 中,一 B 为 8 位,也就是 8 个一位根本单元组成,16M=224 位=224 个一位根本单元。所以总的根本单元是 224*8。一个字长是 n 位,就是说一个字是由 n 个一位根本单元
12、组成。按照字来编址就是说由一个字所包含的一位根本单元的个数作为一个地址单元,它对应一个地址。同理,双字编址就是两个字所包含的的根本单元数作为一个地址单元。由于一个字节1B永远是 8 位,所以按字节编址永远是 8 个一位根本单元作为一个地址单元。寻址围就是说总共有多少个这样的地址。第一题中一个字长是 32 位,对于按字编址来说一个地址单元有 32 个根本单元,按双字编址则是一个地址单元有 64 个,按字节是 8 个,总容量是 224*8 个。所以按字编址的地址数是 224*8/32 个,按双字是 224*8/64 个,按字节是 224*8/8 个。因此,第一题答案是 221=2M。同理,第二题答
13、案是 226*8/8=226=64M。29.*SRAM 芯片,其容量为 1M8 位,除电源和接地端外,控制端有 E 和 R/W*,该芯片的管脚引出线数目是D。A20 B28 C30 D32 这个题目其实就是要计算地址总线和数据总线的引脚数。既然是 8 位宽带,那数据线引脚就要 8 个,1M 个存储单元需要 20 根地址线,因为 2 的 20 次方等于 1M,所以这个芯片的引脚数目至少为 1+1+1+1+8+20=32电源+地+E+R/W+数据线+地址线 30.存储单元是指 B。-A存放 1 个二进制信息位的存储元 B存放 1 个机器字的所有存储元集合 C存放 1 个字节的所有存储元集合 D存放
14、 2 个字节的所有存储元集合 31.指令周期是指C。ACPU 从主存取出一条指令的时间 BCPU 执行一条指令的时间 CCPU 从主存取出一条指令加上执行一条指令的时间 D时钟周期时间 32.中断向量地址是 C。A子程序入口地址 B中断效劳程序入口地址 C中断效劳程序入口地址指示器 D例行程序入口地址 33.从信息流的传输速度来看,A 系统工作效率最低。A单总线 B双总线 C三总线 D多总线 34.同步控制是 C。A只适用于 CPU 控制的方式 B只适用于外围设备控制的方式 C由统一时序信号控制的方式 D所有指令执行时间都一样的方式 35.采用 DMA 方式传送数据时,每传送一个数据,就要占用
15、一个 C 的时间。A指令周期 B机器周期 C存储周期 D总线周期 36.计算机硬件能直接执行的是 C。A符号语言 B汇编语言 C机器语言 D机器语言和汇编语言 37.运算器的核心部件是 C 。A数据总线 B数据选择器 C算术逻辑运算部件 D累加存放器 38.对于存储器主要作用,下面说法是正确C。A存放程序 B存放数据 C存放程序和数据 D存放微程序 39.至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是C 。A节约元件 B运算速度快 C物理器件性能决定 D信息处理方便 40.CPU 中有假设干存放器,其中存放存储器中数据的存放器是 A 。A地址存放器 B程序计数器 C数据存放器 D指
16、令存放器 41.CPU 中有假设干存放器,其中存放机器指令的存放器是 D 。A地址存放器 B程序计数器 C指令存放器 D数据存放器 42.CPU中有假设干存放器,存放CPU将要执行的下一条指令地址的存放器是 C 。A地址存放器 B数据存放器 C程序计数器 D指令存放器 43.CPU 中程序状态存放器中的各个状态标志位是依据 C 来置位的。ACPU 已执行的指令 BCPU 将要执行的指令 C算术逻辑部件上次的运算结果 D累加器中的数据-44.为协调计算机各部件的工作,需要 B 来提供统一的时钟。A总线缓冲器 B时钟发生器 C总线控制器 D操作命令发生器 45.能发现两位错误并能纠正一位错的编码是
17、(A )。A海明码 BCRC 码 C偶校验码 D奇校验码 46.以下存储器中,速度最慢的是C 。A半导体存储器 B光盘存储器 C磁带存储器 D硬盘存储器 47.以下部件设备中,存取速度最快的是(B )。A光盘存储器 BCPU 的存放器 C软盘存储器 D硬盘存储器 48.*一 SRAM 芯片,容量为 16K1 位,则其地址线条数下面哪项正确(C )。A18 根 B16K 根 C14 根 D22 根 49.计算机的存储器采用分级存储体系的目的是D 。A便于读写数据 B减小机箱的体积 C便于系统升级 D解决存储容量价格与存取速度间的矛盾 50.在 Cache 的地址映射中,假设主存中的任意一块均可映
18、射到 Cache 的任意一快的位置上,下面哪项符合这种特点 B 。A直接映射 B全相联映射 C组相联映射 D混合映射 51.指令系统中采用不同寻址方式的目的主要是 B 。A.实现程序控制和快速查找存储器地址 B.缩短指令长度,扩大寻址空间,提高编程灵活性 C.可以直接主存和外存 D.降低指令译码难度 52.CPU 组成中不包括 D 。A指令存放器 B地址存放器 C指令译码器 D地址译码器 53.程序计数器 PC 在下面C 部件中。A运算器 B存储器 C控制器 DI/O 接口 54.CPU 通用存放器的位数取决于B 。A存储器容量 B机器字长 C指令的长度 DCPU 的管脚数 55.以硬件逻辑电
19、路方式构成的控制器又称为 B 。A存储逻辑型控制器 B组合逻辑型控制器 C微程序控制器 D运算器-56.直接转移指令的功能是将指令中的地址代码送入 C 部件中。A累加器 B地址存放器 CPC 存放器 D存储器 57.状态存放器用来存放 B。A算术运算结果 B算术逻辑运算及测试指令的结果状态 C运算类型 D逻辑运算结果 58.微程序放在D 。A指令存放器 BRAM C存 D控制存储器 59.主机,外设不能并行工作的方式是B 。A中断方式 B程序查询方式 C通道方式 DDMA 方式 60.制止中断的功能可由 D 来完成。A中断触发器 B中断制止触发器 C中断屏蔽触发器 D中断允许触发器 61.在微
20、机系统中,主机与高速硬盘进展数据交换一般用 C。A程序中断控制 B程序直接控制 CDMA 方式 D通道方式 62.DMA 方式数据的传送是以(C )为单位进展的。A字节 B字 C数据块 D位 63.DMA 方式在(A )之间建立的直接数据通路。A主存与外设 BCPU 与外设 C外设与外设 DCPU 与主存 64.诺依曼机工作方式的根本特点是 B 。A多指令流单数据流 B按地址并顺序执行指令 C堆栈操作 D存储器按部选择地址 65.针对 8 位二进制数,以下说法中正确的选项是(B )。A127 的补码为 10000000 B127 的反码等于 0 的移码 C1 的移码等于127 的反码 D0 的
21、补码等于1 的反码 66.计算机系统中采用补码运算的目的是为了C 。A与手工运算方式保持一致 B提高运算速度 C简化计算机的设计 D提高运算的精度 67.长度一样但格式不同的 2 种浮点数,假设前者阶码长尾数短,后者阶码短尾数长,其他规定均一样,则它们可表示的数的围和精度为 B 。A两者可表示的数的围和精度一样-B前者可表示的数的围大但精度低 C后者可表示的数的围大且精度高 D前者可表示的数的围大且精度高 68.在浮点数原码运算时,判定结果为规格化数的条件是 D 。A阶的符号位与尾数的符号位不同 B尾数的符号位与最高数值位一样 C尾数的符号位与最高数值位不同 D尾数的最高数值位为 1 69.假
22、设浮点数用补码表示,则判断运算结果是否为规格化数的方法是C 。A阶符与数符一样 B阶符与数符相异 C数符与尾数小数点后第 1 位数字相异 D数符与尾数小数点后第 1 位数字一样 70.在定点运算器中,无论采用双符号位还是单符号位,必须有 C ,它一般用来实现。A译码电路,与非门 B编码电路,或非门 C溢出判断电路,异或门 D移位电路,与或非门 71.在定点数运算中产生溢出的原因是 C 。A运算过程中最高位产生了进位或借位 B参加运算的操作数超出了机器的表示围 C运算的结果超出了机器的表示围 D存放器的位数太少,不得不舍弃最低有效位 72.存储周期是指 C。A存储器的读出时间 B存储器的写入时间
23、 C存储器进展连续读和写操作所允许的最短时间间隔 D存储器进展连续写操作所允许的最短时间间隔 73.和外存储器相比,存储器的特点是C 。A容量大,速度快,本钱低 B容量大,速度慢,本钱高 C容量小,速度快,本钱高 D容量小,速度快,本钱低 74.*计算机字长 16 位,它的存储容量 64KB,假设按字编址,则它的寻址围是B 。A064K B032K C064KB D032KB 75.*SRAM 芯片,其存储容量为 64K16 位,该芯片的地址线和数据线数目为 D 。A64,16 B16,64 C64,8 D16,16-76.*DRAM 芯片,其存储容量为 512K8 位,该芯片的地址线和数据线
24、数目为D。A8,512 B512,8 C18,8 D19,8 77.*机字长 32 位,存储容量 1MB,假设按字编址,它的寻址围是C 。A01M B0512KB C0256K D0256KB 78.*计算机字长 32 位,其存储容量为 4MB,假设按字编址,它的寻址围是 A 。A01M B04MB C04M D01MB 79.*计算机字长 32 位,其存储容量为 4MB,假设按半字编址,它的寻址围是 C 。A04MB B02MB C02M D01MB 80.*计算机字长为为 32 位,其存储容量为 16MB,假设按双字编址,它的寻址围是 B 。A016MB B08M C08MB D016MB
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 期末 复习资料 汇总 11719
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内