数字电子技术基础 第11章.pptx
《数字电子技术基础 第11章.pptx》由会员分享,可在线阅读,更多相关《数字电子技术基础 第11章.pptx(59页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、11.1 数字系统设计的描述方法 方框图 提高了系统结构的可读性和清晰度。容易进行结构化系统设计。便于对系统进行修改和补充。为设计者和用户之间提供了交流的手段和基础第1页/共59页 方框图描述法是在矩形框内用文字、表达式、符号或图形来表示系统的各个子系统或模块的名称和主要功能。矩形框之间用带箭头的线段相连接,表示各子系统或模块之间数据流或控制流的信息通道。图上的一条连线可表示实际电路间的一条或多条连接线,连线旁的文字或符号可以表示主要信息通道的名称、功能或信息类型。箭头指示了信息的传输方向。方框图是系统设计的初步,其设计是一个自顶向下、逐步细化的过程。第2页/共59页 【例 11-1】设计一个
2、数据采集系统方框图。解:根据题意先画出系统的粗框图如图11-1(a)所示。该框图定义和描述了系统从输入到输出的基本功能模块和实现的一般过程。在对系统的数据和控制信息进行分析和定义后将系统框图作进一步的分解和细化。图 11-1(b)为第一步的分解图。系统框图中的输入、输出只是一般意义的输入和输出,输入信号在A/D转换前一般要进行放大或衰减处理,输出的方式根据要求可以是显示或进一步的后处理等。图11-1(c)为输入、输出进一步明确后的方框图。第3页/共59页图 11-1 数据采集系统框图 第4页/共59页时序图 【例11-2】用时序图描述数据采集系统控制数据写入、读出存储器的时间关系。解:该系统存
3、储器的数据写入、读出的时序主要由控制功能模块产生,写入存储器的数据由A/D转换器提供,其时间顺序如下:首先给A/D发出启动命令START。START为高电平有效,当START下降沿来到时开始进行A/D转换。EOC为A/D转换器的转换结束信号,输出高电平有效。在START上升沿后18 个时钟周期内,EOC变为低电平时,标志A/D正在进行转换,当A/D转换结束时,EOC由低变为高,控制电路向A/D发出输出允许信号后,A/D转换的数据便可以送出。第5页/共59页 存储器的写命令WR为低电平有效,当控制电路向存储器发出写命令WR后,便可以将A/D送出的数据写入存储器。存储器写完数据后,控制电路再向存储
4、器发RD读出命令。当RD为低电平有效时,便可以从存储器读出数据。图 11-2 例11-2工作时序图 第6页/共59页11.2 数字系统设计实例 定时电路的设计【例 11-3】设计定时电路,要求该电路实现以下功能:(1)可任意设置定时的小时、分。(2)数码管显示减计数过程的时间,可显示小时、分、秒。(3)定时结束报警。第7页/共59页 解:定时电路的方框图描述。根据定时电路的设计要求,我们把该电路的工作过程分为三步进行:首先设置需要定时的时间;然后启动定时计数器开始计时,计时采用倒计时的方式工作,同时显示倒计时的时间;最后当定时结束时产生报警信号,用发光二极管指示定时结束。图 11-3 定时电路
5、框图 第8页/共59页 系统组成及基本原理。定时电路原理图如图11-4 所示,该电路由振荡器、计数器、时间显示、定时控制、定时时间设置几个部分组成。定时时间设置。时间设置电路可实现小时和分的设置。由于采用减计数方式,设置的时间就是需要的定时时间。小时的设置通过直接置A7、A8两计数器的数据置数端D12D7。因为一天只有24小时,小时的最高位只为 2,因此A7计数器的C、D端接地。如需要更长的定时时间,对C、D端置数即可。第9页/共59页图 11-4 定时电路原理图第10页/共59页 分的设置有两个过程:计数开始前为人工预置定时时间的分,此时S1=0,A13导通,A14断开,人工预置的时间分钟通
6、过A13数据总线驱动器的D6D0送入A9、A10计数器的数据端。计数开始时,S1=1,A13断开,人工预置的分钟数据就不能通过A13送入A9、A10分计数器的数据端。在减计数的过程中,如果小时计数器A7、A8不为0,每当A7、A8减 1 计数,分计数器就要从 59 减到 0。由于A14的使能端接A9的借位端,当A9、A10分计数器减到 0 时,A14导通使A9、A10自动设置到 59。第11页/共59页 计数、显示、分频。计数器是整个定时系统的主要部分。由 6 块十进制加减计数器 74LS168构成减法计数器。小时计数器的模值为 24,分和秒计数器的模值都是 60。计数器的输出通过数码管驱动译
7、码器 A1A6去驱动共阴极数码管显示时间,显示的时间值为时、分、秒。计数器的计数时钟频率为 1 Hz,由晶体振荡器产生的 32 768 Hz时钟,经过A17、A18 两片计数器 215分频得到。第12页/共59页 定时启动和定时控制。设置好定时时间的时、分值后,拨动开关S1接地(S1=0),D触发器(A15)的Q=1,设置的时间值送入计数器并显示。S1再拨到UCC时(S1=1),减计数定时开始。当时间值减到全 0 时,A15的CLK端产生上升沿,使Q=0,显示器全灭,发光二极管V1亮。该电路的定时结束指示电路也可以根据需要改成不同形式的控制方式,如控制继电器的通断、定时发声报警、定时产生启动信
8、号等等。该电路也可改成加法计数定时系统,读者可根据要求设计出相应的定时电路。第13页/共59页数字频率计的设计 1.频率测量的工作原理 数字频率计是用于测量信号频率的电路。测量信号的频率参数是最常用的测量方法之一。实现频率测量的方法比较多,在此我们主要介绍三种常用的方法:时间门限测量法、标准频率比较测量法、等精度测量法。1)时间门限测量法 在一定的时间门限T内,如果测得输入信号的脉冲数为N,设待测信号的频率为fx,则该信号的频率为 第14页/共59页 改变时间T,则可改变测量频率范围。例如,当T=1s,则fx=N(Hz);T=1ms,则fx=N(kHz)。此方法的原理框图如图 11-5 所示,
9、时序波形图如图 11-6 所示。图 11-5 测频原理框图 第15页/共59页图 11-6 测频时序波形图 第16页/共59页 2)标准频率比较测量法 用两组计数器在相同的时间门限内同时计数,测得待测信号的脉冲个数为N1、已知的标准频率信号的脉冲个数为N2,设待测信号的频率为fx,已知的标准频率信号的频率为f0;由于测量时间相同,则可得到如下等式:从上式可得出待测信号的频率公式为 第17页/共59页 标准频率比较测量法对测量时产生的时间门限的精度要求不高,对标准频率信号的频率准确度和频率的稳定度要求较高,标准信号的频率越高,测量的精度就比较高。该方法的测量时间误差与时间门限测量法的相同,可能的
10、最大误差为正负一个待测信号周期,即t=1/fx。测量时可能产生的误差时序波形如图 11-7 所示。第18页/共59页图 11-7 一般测量时可能产生的误差时序波形图 第19页/共59页 3)等精度测量法 等精度测量法的机理是在标准频率比较测量法的基础上改变计数器的计数开始和结束与闸门门限的上升沿和下降沿的严格关系。当闸门门限的上升沿到来时,如果待测量信号的上升沿未到时两组计数器也不计数,只有在待测量信号的上升沿到来时,两组计数器才开始计数;当闸门门限的下降沿到来时,如果待测量信号的一个周期未结束时两组计数器也不停止计数,只有在待测量信号的一个周期结束时两组计数器才停止计数。这样就克服了待测量信
11、号的脉冲周期不完整的问题,其误差只由标准频率信号产生,与待测量信号的频率无关。最大误差为正负一个标准频率周期,即t=1/f0。由于一般标准信号频率都在几十兆赫兹以上,因此误差小于 10-6。第20页/共59页图 11-8 等精度测量法的时序波形图 第21页/共59页2.频率计电路设计 【例 11-4】设计一频率计,要求:(1)测频的频率范围为 1Hz10 kHz。(2)显示位数用四位数码显示。解:时间门限测量频率的原理框图如图 11-5 所示,晶体振荡电路产生较高的标准频率,经分频电路可获得各种时间基准脉冲(T=1s,0.1 s,10 ms,1 ms,),由开关S控制选择时基脉冲。被测信号经放
12、大整形后变成脉冲信号送到主控门的输入端,只有在闸门信号的闸门时间T内输入信号才能通过主控门进行计数。测频电路的时序波形如图 11-6 所示。第22页/共59页 3.实现电路及说明 时间门限测量频率电路图如图 11-9 所示。电路中的振荡电路产生 1MHz的频率标准,经分频器10分频、102分频、103 分频、104分频、105分频、106 分频,产生 6 种时基信号 10 s、0.1 ms、1 ms、10 ms、0.1 s、1 s,分频电路由十进制计数器 74LS90 实现(图中的D1D6)。时基信号由八选一数据选择器(74LS151(D15)实现选择。当S2S1S0=000 时选择 1 s,
13、S2S1S0=001 时选择 0.1 s,S2S1S0=101 时选择 10s。选择的时基信号经D触发器构成对应时间宽度的时基门限。第23页/共59页图 11-9 测量频率电路图 第24页/共59页 计数显示:计数器由四片74LS90十进制计数器D7D10实现,计数完成后数据锁存由74LS374完成,锁存后的数据经 74LS48 数码管驱动器和共阴极数码管进行显示。显示数值到下一次计数完成后刷新。可用发光管或其它方法提示频率单位Hz或kHz。第25页/共59页任意波形发生器的设计 1.波形发生器工作原理 图 11-10 任意波形发生器原理框图 第26页/共59页 1)直接地址计数器产生方法 工
14、作过程是,如果计数器的位数为N位(模值=2N),则把波形的一个周期分为 2N个等间隔数据点(抽样点)存入数据存储器,地址计数器不断地循环计数,就产生出每一周期为2N个固定点的波形。该方法的特点是每一个波形周期的点数是固定的,每一周期内点与点之间的相位间隔相同。但是,两个相邻周期波形之间的相邻两个点的相位间隔与其它点之间的相位间隔有可能不同。当计数器的位数N增加时,这种相位间隔的误差就可以忽略。第27页/共59页 如果产生的波形是循环读出的周期波形,则波形的频率由两方面来决定:一方面,波形的频率由地址计数器的计数时钟决定,当波形存储的点数一定时,计数器的计数时钟频率越快,读出一周期波形数据的时间
15、就越短,生产输出波形的频率就越高,反之,则波形频率低;另一方面,波形的频率也由组成一周波形的点数来确定,当计数时钟频率一定时,一周波形的点数越多,读完一周波形所需的时间就越长,波形频率就低,反之则高。第28页/共59页 如果设地址计数器的标准时钟频率为fr,计数器的位数为N位,一周波形的点数有M个,输出波形的频率为fo,则输出波形的频率fo与fr、M的关系式为 从上式可以得出,当fr为一固定值时,波形的最小频率为 波形的最高频率受到奈奎斯特抽样定理的限制,至少每一周期抽样两个点,所以有 第29页/共59页 2)相位累加器产生方法(或DDS方法)DDS方法是根据正弦波形的产生,从相位出发,用等间
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术基础 第11章 数字 电子技术 基础 11
限制150内