数字电子技术课件.pptx
《数字电子技术课件.pptx》由会员分享,可在线阅读,更多相关《数字电子技术课件.pptx(69页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第一节第一节 计数器计数器按进位方式,分为同步和异步计数器。按进位制,分为模2、模10和任意模计数器。按逻辑功能,分为加法、减法和可逆计数器。按集成度,分为小规模与中规模集成计数器。用来计算输入脉冲数目计数器的分类动画计数器第1页/共69页部分常用集成计数器 第一节第一节 计数器计数器第2页/共69页 四位二进制同步计数器第一节第一节 计数器计数器 四位二进制可逆计数器 中规模异步计数器第3页/共69页一、四位二进制同步计数器一、四位二进制同步计数器(二)四位二进制同步计数器74163(一)四位二进制同步计数器74161(三)74161/74163功能扩展第4页/共69页(一)四位二进制同步计
2、数器(一)四位二进制同步计数器74161 内部由四个主从JK触发器和控制电路构成。逻辑符号 符号输入中R端有效,在此输入为低电平时,输出为0,称之为异步清零。端子输入端用R说明。CORLDCTTCTPCPQ0Q1Q2Q3D0D1D2D3 符号中LD端为有效时,此端引入线为低时,且时钟CP上升沿时,将输入端数字送到输出端。同步预置。D0D1D2D3此端输入信号用LD表示。时钟输入信号用CP表示。当CP上升沿,并且CTT和CTP 有效时,计数器加1计数。CTP、CTT:可作为使能端和多片级联使用。当Q3 Q2 Q1 Q0=1111 时,且CTT等于1时,控制输出端CO输出有效高电平。CO74161
3、RLDCTTCTPCPQ0Q1Q2Q3D0D1D2D3CO第5页/共69页74161外引线功能端排列图(一)四位二进制同步计数器(一)四位二进制同步计数器74161 741611R2CP3D04D15D26D37CTT8GNDUCC 16CO 15Q0 14Q1 13Q2 12Q3 11CTP 10LD 974161功能表功能表 Q3 Q2 Q1 Q0输 入输 出CPRLDCTPCTTD3 D2 D1 D0 0 0 0 0 0 D3 D2 D1 D0 10 D3 D2 D1 D0 保持 11 0 保持 11 0 计数 11 1 1 1)1)异步清除:当R=0=0,输出“00000000”状态,
4、与CP无关。2)2)同步预置:当C=1=1,LD=0=0,在CP上升沿时,输出端反映输入数据的状态。3)3)保持:当R=LD=1=1时,CTP或CTT有一个无效,各触发器均处于保持状态。4)计数:当LD=R=CPT=CTT=1时,按二进制自然码计数。若初态为0000,15个CP后,输出为“1111”,进位CO=CTTQ3Q2Q1Q0=1。第16个CP作用后,输出恢复到0000状态,CO=0。第6页/共69页用VHDL实现74161 LIBRARY IEEEENTITY v74LS161 IS PORT(CP,CR_L,LD_L,CTP,CTT:IN STD_LOGIC;D:IN UNSIGNE
5、D(3 DOWNTO 0);Q:OUT UNSIGNED(3 DOWNTO 0);CO:OUT STD_LOGIC);END v74LS161;ARCHITECTURE v74LS161_arch OF v74LS161 IS SIGNAL IQ:UNSIGNED(3 DOWNTO 0);BEGIN PROCESS(CP,CTT,CR_L)中间信号IQ是为了交换中间数据。如果直接用输出Q,那么定义的输出必须为缓冲而不是输出。(一)四位二进制同步计数器(一)四位二进制同步计数器74161 BEGIN IF CR_L=0 THEN IQ 0);END IF;IF(CPEVENT AND CP=1)
6、THEN IF LD_L=0 THEN IQ=D;ELSIF(CTT AND CTP)=1 THEN IQ=IQ+1 END IF;IF(IQ=15)AND(CTT=1)THEN CO=1;ELSE CO=0;END IF;END IF;Q=IQ;END PROCESS;END v74LS161_arch;CR_L表示清零信号且为低电平有效。CP上升沿有效。第7页/共69页(二)四位二进制同步计数器(二)四位二进制同步计数器74163 74163功能表功能表74161功能表Q3 Q2 Q1 Q0输 入输 出CPRLDCTPCTTD3 D2 D1 D0 0 0 0 0 0 D3 D2 D1 D0
7、 10 D3 D2 D1 D0 保持 11 0 保持 11 0 计数 11 1 1 (1)(1)外引线排列和 74161相同。(2)(2)置数,计数,保持功能与74161相同。(3)(3)清零功能与74161不同。特点:74163采用同步清零方式:当R=0=0时,且当 CP 的上升沿来到时,输出Q0Q1Q2Q3 才全被清零。第8页/共69页CORLDCTTCTPCPQ0Q1Q2Q3D0D1D2D3CO74163RLDCTTCTPCPQ0Q1Q2Q3D0D1D2D3CO比较比较四位二进制同步计数器四位二进制同步计数器同步预置保持计数7416374161同步预置保持计数异步清零 同步清零第9页/共
8、69页连接成任意模M 的计数器(1)同步预置法同步预置法(2)反馈清零法反馈清零法(3)多次预置法多次预置法(三)三)74161/7416374161/74163功能扩展功能扩展第10页/共69页Q0Q1Q2Q301101 态序表态序表 计数 输 出 N Q3 Q2 Q1 Q0 0 0 1 1 0 1 0 1 1 1 2 1 0 0 0 3 1 0 0 1 4 1 0 1 0 5 1 0 1 1 6 1 1 0 0 7 1 1 0 1 8 1 1 1 0 9 1 1 1 1例1:1:设计一个M=10的计数器。方法一:采用后十种状态CO=10(1)(1)同步预置法同步预置法1CO74163RLD
9、CTTCTPCPQ0Q1Q2Q3D0D1D2D3COCORLDCTTCTPCPf1101100110f/10第11页/共69页例2:2:同步预置法设计 M=24 计数器。00011000010000000(24)10=(11000)2需 两 片初态为:0000 0001终态:0001100000001000第12页/共69页连接成任意模M 的计数器(1)同步预置法同步预置法(2)反馈清零法反馈清零法(3)多次预置法多次预置法(三)三)74161/7416374161/74163功能扩展功能扩展第13页/共69页例3:3:分析图示电路的功能。0 0 0 0 01 0 0 0 12 0 0 1 0
10、3 0 0 1 14 0 1 0 05 0 1 0 16 0 1 1 07 0 1 1 18 1 0 0 09 1 0 0 110 1 0 1 011 1 0 1 112 1 1 0 0 采用741610000011(2 2)反馈清零法)反馈清零法 态序表态序表 N Q3 Q2 Q1 Q0第14页/共69页连接成任意模M 的计数器(1)同步预置法)同步预置法(2)反馈清零法)反馈清零法(3)多次预置法)多次预置法(三)(三)74161/7416374161/74163功能扩展功能扩展 第15页/共69页M=10 计数器 态序表态序表 N Q3 Q2 Q1 Q00 0 0 0 0(3)(3)多次
11、预置法多次预置法例4:分析电路功能。2 0 1 0 13 0 1 1 04 0 1 1 15 1 0 0 07 1 1 0 18 1 1 1 09 1 1 1 11 0 1 0 06 1 1 0 000100011第16页/共69页例5:用VHDL语言设计多次预置的十进制电路。LIBRARY IEEE;USEUSEENTITY COUNT10 IS;PORT(CLK:IN STD_LOGIC;DATE_OUT:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);END COUNT10;DATE_OUTCOUNT10CLK第17页/共69页ARCHITECTURE COUNT10_
12、ARC OF COUNT10 IS;BEGIN PROCESS VARIABLE TEMP:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGIN END PROCESS;END COUNT10_ARC;主程序中间变量中间变量TEMP(3)到到TEMP(0)对应输出对应输出Q Q3 3Q Q2 2Q Q1 1Q Q0 0例5:用VHDL语言设计多次预置的十进制电路。WAIT UNTIL CLKEVENT AND CLK=1;IF TEMP=“1111”THEN TEMP=“0000”ELSIF TEMP(2)=0 THEN TEMP(2 DOWNTO 0):=“100”;ELSE
13、 TEMP:=TEMP+1;END IF;DATE_OUT=TEMP;计数到计数到Q Q2 2=0 0状态时,则呈置状态时,则呈置数状态,下一个脉冲到来后,置数状态,下一个脉冲到来后,置Q Q2 2Q Q1 1Q Q0 0=“100100”,Q Q3 3维持不变。维持不变。其它情况按照其它情况按照84218421码计数。码计数。计数到1111状态时,下一个脉冲回到0000状态。第18页/共69页 若干片同步计数器组成同步计数链时,就要利用计数控制端CTT、CTP传递进位信号。(4 4)同步计数器的级联)同步计数器的级联 高位片计数的条件是:只有等低位片输出为全1,其进位输出CO=1时才能使高位
14、片在输入下一个计数脉冲后接收进位信号开始计数,否则只能为保持状态。第19页/共69页三、中规模异步计数器三、中规模异步计数器二、四位二进制可逆计数器二、四位二进制可逆计数器一、四位二进制同步计数器一、四位二进制同步计数器第二节第二节 计数器计数器第20页/共69页3和G3相关联。D A:数据输入,从高位低位。QD QA:数据输出,从高位低位。1.逻辑符号二、四位二进制可逆计数器二、四位二进制可逆计数器74193 R=1时,高电平有效,输出清零。只要DN为高电平有效,UP上升沿到时,加1计数。反之,只要UP 高电平有效,DN上升沿到时,减1计数。即双时钟输入。LD当低电平时,数据从输入到输出,且
15、异步预置。减到最小值时产生借位信号QCB=0 加到最大值时产生进位信号QCC=0CO=0BO=074LS193RCPUQCCLDABCDCORLDUPDNQAQBQCQDABCDCPDBOQCBQAQBQCQD第21页/共69页74193功能表功能表二、四位二进制可逆计数器二、四位二进制可逆计数器74193 0 0 0 0 1 A B C D 0 0A B C D 加法计数1 0 1 减法计数1 0 1 保持11 0 1 QA QB QC QD输 入UPDN RLDA B C D输 出第22页/共69页 连接成任意模M 的计数器(1)接成接成M16的计数器的计数器2.74193功能扩展二、四位
16、二进制可逆计数器二、四位二进制可逆计数器74193 第23页/共69页74LS193RCPUQCCLDABCDCORLDUPDNQAQBQCQDABCDCPDBOQCBQAQBQCQD0 0 1 1 01 0 1 1 12 1 0 0 03 1 0 0 14 1 0 1 05 1 0 1 16 1 1 0 07 1 1 0 18 1 1 1 09 1 1 1 1例6:用74193设计M=9 计数器。方法一方法一:采用采用异步预置、异步预置、加法计数加法计数(1)接成)接成M16的计数器的计数器 态序表态序表 N QD QC QB QA0110CO=001f0110第24页/共69页74LS19
17、3RCPUQCCLDABCDCORLDUPDNQAQBQCQDABCDCPDBOQCBQAQBQCQD方法二方法二:采用采用异步预置、异步预置、减减法计数法计数01 0 0 111 0 0 020 1 1 130 1 1 040 1 0 150 1 0 060 0 1 170 0 1 080 0 0 190 0 0 0例7 7:用7419374193设计M=9 计数器。态序表态序表N QD QC QB QA(1)接成)接成M16的计数器的计数器1001BO=00f 11001第25页/共69页 连接成任意模M 的计数器(1)接成接成M16的计数器的计数器2.741932.74193功能扩展二、
18、四位二进制可逆计数器二、四位二进制可逆计数器74193 第26页/共69页例8:8:用74193设计M=147 计数器。方法一方法一:采用采用异步清零、异步清零、加加法计数。法计数。M=(147)10=(10010011)2需要两片74193(2)接成)接成M16的计数器的计数器1100100100000000第27页/共69页M=(147)10=(10010011)21001110011001001例9:9:用7419374193设计M=147 计数器(2)接成)接成M16的计数器的计数器方法二方法二:采用采用减法减法计数、计数、异步预置、异步预置、利用利用BO端。端。第28页/共69页三、
19、中规模异步计数器三、中规模异步计数器二、四位二进制可逆计数器二、四位二进制可逆计数器一、四位二进制同步计数器一、四位二进制同步计数器第二节第二节 计数器计数器第29页/共69页(1)触发器A:模2 CPA入QA出(2)触发器B、C、D:模5异步计数器。CPB 入QD QB出1.逻辑符号三、异步计数器三、异步计数器74290QD74LS290R0(1)CPAR0(1)QAQBQCR0(2)S9(1)S9(2)CPBR0(2)S9(1)S9(2)QDQAQBQCCPACPB S9(1)、S9(2)有效。不管R0(1)、R0(2)是否有效,数据输出端为1001。S9(1)、S9(2)有一个无效。R0
20、(1)、R0(2)输入高电平,数据输出端清零。0000(3(3)计数:当R0(1)、R0(2)及S9(1)、S9(2)有低电平时,且当有CP下降沿时,即可以实现计数。在外部将QA和CPB连接构成8421BCD码计数。f 从CPA入,输出从QD QA出。f 在外部将QD和CPA连接构成5421BCD码计数。f 从CPB入,输出从QAQD QC QB出。f第30页/共69页 0 0 计 数 0 0 0 0 0 0 三、异步计数器三、异步计数器74290输 入 输 出CP R0(1)R0(2)S9(1)S9(2)QA QB QC QD 1 1 0 0 0 0 0 1 1 0 0 0 0 0 1 1
21、1 0 0 1第31页/共69页QD74LS290R0(1)CPAR0(1)QAQBQCR0(2)S9(1)S9(2)CPBR0(2)S9(1)S9(2)QDQAQBQCCPACPB例例 1:采用:采用74290 设计M=6计数器。方法一:利用R端00 0 0 011 0 0 020 1 0 031 1 0 040 0 1 051 0 1 060 1 1 001100000 M=6=6 态序表态序表N QA QB QC QD第32页/共69页QD74LS290R0(1)CPAR0(1)QAQBQCR0(2)S9(1)S9(2)CPBR0(2)S9(1)S9(2)QDQAQBQC例例 2:采用:
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 课件
限制150内