武汉创维特ARM教学系统嵌入式硬件平台设计.pptx
《武汉创维特ARM教学系统嵌入式硬件平台设计.pptx》由会员分享,可在线阅读,更多相关《武汉创维特ARM教学系统嵌入式硬件平台设计.pptx(65页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1提纲1 13 32 24 45 5硬件系统的调试硬件系统的调试6 67 7第五章 嵌入式硬件平台设计系统的硬件选型及电路设计系统的硬件选型及电路设计嵌入式系统体系结构设计嵌入式系统体系结构设计S3C44B0XS3C44B0X概述概述印刷电路板的设计印刷电路板的设计第1页/共65页2嵌入式系统的软硬件框架嵌入式系统体系结构设计串口、并口、USB、以太网等LED、LCD、触摸屏、鼠标、键盘等Linux、uCLinux、uC/OS-II等第2页/共65页3嵌入式系统的开发步骤嵌入式系统体系结构设计第3页/共65页4嵌入式系统的开发步骤q系统需求分析:确定设计任务和目标,并提炼出设计系统需求分析:确
2、定设计任务和目标,并提炼出设计规格说明书,作为正式设计指导和验收的标准。系统的规格说明书,作为正式设计指导和验收的标准。系统的需求一般分功能性需求和非功能性需求两方面。功能性需求一般分功能性需求和非功能性需求两方面。功能性需求是系统的基本功能,如输入输出信号、操作方式等;需求是系统的基本功能,如输入输出信号、操作方式等;非功能需求包括系统性能、成本、功耗、体积、重量等非功能需求包括系统性能、成本、功耗、体积、重量等因素。因素。嵌入式系统体系结构设计q体系结构设计:描述系统如何实现所述的功能和非功体系结构设计:描述系统如何实现所述的功能和非功能需求,包括对硬件、软件和执行装置的功能划分以及能需求
3、,包括对硬件、软件和执行装置的功能划分以及系统的软件、硬件选型等。一个好的体系结构是设计成系统的软件、硬件选型等。一个好的体系结构是设计成功与否的关键。功与否的关键。第4页/共65页5嵌入式系统的开发步骤嵌入式系统体系结构设计q硬件硬件/软件协同设计:基于体系结构,对系统的软件、软件协同设计:基于体系结构,对系统的软件、硬件进行详细设计。为了缩短产品开发周期,设计往往硬件进行详细设计。为了缩短产品开发周期,设计往往是并行的。是并行的。q系统集成:把系统的软件、硬件和执行装置集成在一系统集成:把系统的软件、硬件和执行装置集成在一起,进行调试,发现并改进单元设计过程中的错误。起,进行调试,发现并改
4、进单元设计过程中的错误。q系统测试:对设计好的系统进行测试,看其是否满足系统测试:对设计好的系统进行测试,看其是否满足规格说明书中给定的功能要求。规格说明书中给定的功能要求。第5页/共65页6JX44B0JX44B0教学系统的硬件组成嵌入式系统体系结构设计q本章将以武汉创维特公司生产的本章将以武汉创维特公司生产的JX44B0JX44B0教学系统为原教学系统为原型,详细分析系统的硬件设计步骤、实现细节以及调试型,详细分析系统的硬件设计步骤、实现细节以及调试技巧等。技巧等。第6页/共65页7S3C44B0XS3C44B0X内部结构图S3C44B0X概述第7页/共65页8S3C44B0XS3C44B
5、0X片上资源S3C44B0X概述qARM7TDMIARM7TDMI核、工作频率核、工作频率66MHz66MHz;q8KB Cache8KB Cache,外部存储器控制器;,外部存储器控制器;qLCDLCD控制器;控制器;q4 4个个DMADMA通道;通道;q2 2通道通道UARTUART、1 1个多主个多主I2CI2C总线控制器、总线控制器、1 1个个IISIIS总线控制器;总线控制器;q5 5通道通道PWMPWM定时器及一个内部定时器;定时器及一个内部定时器;q7171个通用个通用I/OI/O口;口;q8 8个外部中断源;个外部中断源;q8 8通道通道1010位位ADCADC;q实时时钟等。
6、实时时钟等。第8页/共65页9S3C44B0XS3C44B0X特性S3C44B0X概述q内核内核:2.5V I/O:3.0 V:2.5V I/O:3.0 V 到到 3.6 V3.6 Vq最高为最高为66MHz66MHzq160 LQFP/160 FBGA160 LQFP/160 FBGA第9页/共65页10S3C44B0XS3C44B0X的引脚分布图S3C44B0X概述第10页/共65页11S3C44B0XS3C44B0X的引脚信号描述 总线控制信号S3C44B0X概述第11页/共65页12S3C44B0XS3C44B0X的引脚信号描述 DRAM/SDRAM/SRAMDRAM/SDRAM/SR
7、AMS3C44B0X概述第12页/共65页13S3C44B0XS3C44B0X的引脚信号描述 LCDLCD控制信号S3C44B0X概述第13页/共65页14S3C44B0XS3C44B0X的引脚信号描述 TIMER/PWMTIMER/PWM控制信号S3C44B0X概述第14页/共65页15S3C44B0XS3C44B0X的引脚信号描述 中断控制信号S3C44B0X概述第15页/共65页16S3C44B0XS3C44B0X的引脚信号描述 DMADMA控制信号S3C44B0X概述第16页/共65页17S3C44B0XS3C44B0X的引脚信号描述 UARTUART控制信号S3C44B0X概述第17
8、页/共65页18S3C44B0XS3C44B0X的引脚信号描述 IIC-BUSIIC-BUS控制信号S3C44B0X概述第18页/共65页19S3C44B0XS3C44B0X的引脚信号描述 IIS-BUSIIS-BUS控制信号S3C44B0X概述第19页/共65页20S3C44B0XS3C44B0X的引脚信号描述 SIOSIO控制信号S3C44B0X概述第20页/共65页21S3C44B0XS3C44B0X的引脚信号描述 ADCADCS3C44B0X概述第21页/共65页22S3C44B0XS3C44B0X的引脚信号描述 GPIOGPIOS3C44B0X概述第22页/共65页23S3C44B0
9、XS3C44B0X的引脚信号描述 复位和时钟信号S3C44B0X概述第23页/共65页24S3C44B0XS3C44B0X的引脚信号描述 JTAGJTAG测试逻辑S3C44B0X概述第24页/共65页25S3C44B0XS3C44B0X的引脚信号描述 电源S3C44B0X概述第25页/共65页26S3C44B0XS3C44B0X的存储器映射S3C44B0X概述SROM为ROM或SRAM特殊功能寄存器第26页/共65页27S3C44B0XS3C44B0X芯片及引脚分析系统的硬件选型及电路设计qS3C44B0XS3C44B0X共有共有160160只引脚,采用只引脚,采用QFPQFP封装封装q具有大
10、量的电源和接地引脚,以及地址总线、数据总线和具有大量的电源和接地引脚,以及地址总线、数据总线和通用通用I/OI/O口,以及其他的专用模块如口,以及其他的专用模块如UARTUART、IICIIC等接口等接口q在硬件系统的设计中,应当注意芯片引脚的类型,在硬件系统的设计中,应当注意芯片引脚的类型,S3C44B0XS3C44B0X的引脚主要分为三类,即:输入(的引脚主要分为三类,即:输入(I I)、输出()、输出(O O)、)、输入输入/输出(输出(I/OI/O)q输出类型的引脚主要用于输出类型的引脚主要用于S3C44B0XS3C44B0X对外设的控制或通信,对外设的控制或通信,由由S3C44B0X
11、S3C44B0X主动发出,这些引脚的连接不会对主动发出,这些引脚的连接不会对S3C44B0XS3C44B0X自身自身的运行有太大的影响的运行有太大的影响q输入输入/输出类型的引脚主要是输出类型的引脚主要是S3C44B0XS3C44B0X与外设的双向数据与外设的双向数据传输通道传输通道第27页/共65页28电源电路设计DC-DCDC-DC转换芯片系统的硬件选型及电路设计q有很多有很多DC-DCDC-DC转换器可完成到转换器可完成到3.3V3.3V的转换,如的转换,如Linear Linear TechnologyTechnology的的LT108XLT108X系列。常见的型号和对应的电流输出如下
12、:系列。常见的型号和对应的电流输出如下:LT1083 LT1083 7.5A7.5ALT1084 LT1084 5A5ALT1085 LT1085 3A3ALT1086 LT1086 1.5A1.5Aq有很多有很多DC-DCDC-DC转换器可完成到转换器可完成到2.5V2.5V的转换,常用的如的转换,常用的如Linear Linear TechnologyTechnology的的LT1761LT1761。第28页/共65页29电源电路设计3.3V3.3V系统的硬件选型及电路设计q需要使用需要使用3.3V3.3V的直流稳压电源,系统电源电路如下图所示:的直流稳压电源,系统电源电路如下图所示:DC
13、 7.5V 2A直流电源整流、定向拨动开关DC-DC转换芯片LT1086滤波电路第29页/共65页30电源电路设计2.5V2.5V系统的硬件选型及电路设计q需要使用需要使用2.5V2.5V的直流稳压电源,系统电源电路如下图所示:的直流稳压电源,系统电源电路如下图所示:滤波电路DC3.3V第30页/共65页31晶振电路设计系统的硬件选型及电路设计q晶振电路用于向晶振电路用于向CPUCPU及其他电路提供工作时钟。在该系统中,及其他电路提供工作时钟。在该系统中,S3C44B0XS3C44B0X使用无源晶振,晶振的接法如下图所示:使用无源晶振,晶振的接法如下图所示:系统时钟PLL的滤波电容(700pF
14、左右)系统时钟晶体电路的输入信号系统时钟晶体电路的输出信号第31页/共65页32晶振电路设计系统的硬件选型及电路设计q根据根据S3C44B0XS3C44B0X的最高工作频率以及的最高工作频率以及PLLPLL电路的工作方式,选电路的工作方式,选择择10MHz10MHz的无源晶振,的无源晶振,10MHz10MHz的晶振频率经过的晶振频率经过S3C44B0XS3C44B0X片内的片内的PLLPLL电路倍频后,最高可以达到电路倍频后,最高可以达到66MHz66MHz。q片内的片内的PLLPLL电路兼有频率放大和信号提纯的功能,因此,系电路兼有频率放大和信号提纯的功能,因此,系统可以以较低的外部时钟信号
15、获得较高的工作频率,以降低因统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。高速开关时钟所造成的高频噪声。第32页/共65页33复位电路设计系统的硬件选型及电路设计q采用采用IMP706IMP706看门狗芯片看门狗芯片低电平复位JP2短接后,必须定时(1.6S)喂狗,否则将引起系统复位在规定时间内没有喂狗,将输出低电平复位及看门狗功能是否有效,如果短接则有效复位按键,JP2短接时才有效第33页/共65页34JTAGJTAG接口电路设计接口简介系统的硬件选型及电路设计qJTAG(Joint Test Action GroupJTAG(Joint Test Ac
16、tion Group,联合测试行动小组,联合测试行动小组)是一种国际标准测试协议,是一种国际标准测试协议,主要用于芯片内部测试及对系统进行仿真、调试。主要用于芯片内部测试及对系统进行仿真、调试。qJTAGJTAG技术是一种嵌入式调试技术,它在芯片内部封装了专门的测试电路技术是一种嵌入式调试技术,它在芯片内部封装了专门的测试电路TAPTAP(Test Access PortTest Access Port,测试访问口),通过专用的,测试访问口),通过专用的JTAGJTAG测试工具对内部节点进行测试工具对内部节点进行测试。测试。q目前大多数比较复杂的器件都支持目前大多数比较复杂的器件都支持JTAG
17、JTAG协议,如协议,如ARMARM、DSPDSP、FPGAFPGA器件等。器件等。q标准的标准的JTAGJTAG接口是接口是4 4线:线:TMSTMS、TCKTCK、TDITDI、TDOTDO,分别为测试模式选择、测试时钟、,分别为测试模式选择、测试时钟、测试数据输入和测试数据输出。测试数据输入和测试数据输出。qJTAGJTAG测试允许多个器件通过测试允许多个器件通过JTAGJTAG接口串联在一起,形成一个接口串联在一起,形成一个JTAGJTAG链,能实现对链,能实现对各个器件分别测试。各个器件分别测试。JTAGJTAG接口还常用于实现接口还常用于实现ISPISP(In-System Pro
18、grammableIn-System Programmable在系统编在系统编程)功能,如对程)功能,如对FLASHFLASH器件进行编程等。器件进行编程等。q通过通过JTAGJTAG接口,可对芯片内部的所有部件进行访问,因而是开发调试嵌入式系接口,可对芯片内部的所有部件进行访问,因而是开发调试嵌入式系统的一种简洁高效的手段。目前统的一种简洁高效的手段。目前JTAGJTAG接口的连接有两种标准,即接口的连接有两种标准,即1414针接口和针接口和2020针接口。针接口。第34页/共65页35JTAGJTAG接口电路设计1414针接口及定义系统的硬件选型及电路设计第35页/共65页36JTAGJT
19、AG接口电路设计2020针接口及定义系统的硬件选型及电路设计第36页/共65页37JTAGJTAG接口电路设计接口电路系统的硬件选型及电路设计必须接上拉14针接口第37页/共65页38S3C44B0XS3C44B0X最小系统系统的硬件选型及电路设计qS3C44B0X+S3C44B0X+电源电路电源电路 +晶振电路晶振电路 +复位电路复位电路 +JTAG+JTAG接口接口电路可构成真正意义上的最小系统电路可构成真正意义上的最小系统q程序可运行于程序可运行于S3C44B0XS3C44B0X内部的内部的8KB RAM8KB RAM中中q程序大小有限,掉电后无法保存,只能通过程序大小有限,掉电后无法保
20、存,只能通过JTAGJTAG接口调试程接口调试程序序第38页/共65页39SDRAMSDRAM接口电路设计SDRAMSDRAM简介系统的硬件选型及电路设计q与与FlashFlash存储器相比较,存储器相比较,SDRAMSDRAM不具有掉电保持数据的特性,不具有掉电保持数据的特性,但其存取速度大大高于但其存取速度大大高于FlashFlash存储器,且具有读存储器,且具有读/写的属性,因写的属性,因此,此,SDRAMSDRAM在系统中主要用作程序的运行空间,数据及堆栈区。在系统中主要用作程序的运行空间,数据及堆栈区。q当系统启动时,当系统启动时,CPUCPU首先从复位地址首先从复位地址0 x00
21、x0处读取启动代码,在处读取启动代码,在完成系统的初始化后,程序代码一般应调入完成系统的初始化后,程序代码一般应调入SDRAMSDRAM中运行,以提中运行,以提高系统的运行速度,同时,系统及用户堆栈、运行数据也都放高系统的运行速度,同时,系统及用户堆栈、运行数据也都放在在SDRAMSDRAM中。中。qSDRAMSDRAM具有单位空间存储容量大和价格便宜的优点,已广泛具有单位空间存储容量大和价格便宜的优点,已广泛应用在各种嵌入式系统中。应用在各种嵌入式系统中。SDRAMSDRAM的存储单元可以理解为一个电的存储单元可以理解为一个电容,总是倾向于放电,为避免数据丢失,必须定时刷新(充电)容,总是倾
22、向于放电,为避免数据丢失,必须定时刷新(充电)。因此,要在系统中使用。因此,要在系统中使用SDRAMSDRAM,就要求微处理器具有刷新控制,就要求微处理器具有刷新控制逻辑,或在系统中另外加入刷新控制逻辑电路。逻辑,或在系统中另外加入刷新控制逻辑电路。S3C44B0XS3C44B0X在片在片内具有独立的内具有独立的SDRAMSDRAM刷新控制逻辑,可方便地与刷新控制逻辑,可方便地与SDRAMSDRAM接口。接口。第39页/共65页40SDRAMSDRAM接口电路设计SDRAMSDRAM选型系统的硬件选型及电路设计q目前常用的目前常用的SDRAMSDRAM为为8 8位位/16/16位的数据宽度,工
23、作电压一般为位的数据宽度,工作电压一般为3.3V3.3V。主要的生产厂商为。主要的生产厂商为HYUNDAIHYUNDAI、WinbondWinbond等。他们生产的同等。他们生产的同型器件一般具有相同的电气特性和封装形式,可通用。型器件一般具有相同的电气特性和封装形式,可通用。q本系统中使用本系统中使用WinbondWinbond的的W986416DHW986416DH。qW986416DHW986416DH存储容量为存储容量为4 4组组16M16M位(位(8M8M字节),工作电压为字节),工作电压为3.3V3.3V,常见封装为,常见封装为5454脚脚TSOPTSOP,兼容,兼容LVTTLLV
24、TTL接口,支持自动刷新接口,支持自动刷新(Auto-RefreshAuto-Refresh)和自刷新()和自刷新(Self-RefreshSelf-Refresh),),1616位数据宽度。位数据宽度。第40页/共65页41SDRAMSDRAM接口电路设计W986416DHW986416DH引脚分布系统的硬件选型及电路设计第41页/共65页42SDRAMSDRAM接口电路设计W986416DHW986416DH引脚信号描述系统的硬件选型及电路设计第42页/共65页43SDRAMSDRAM接口电路设计SDRAMSDRAM接口电路系统的硬件选型及电路设计第43页/共65页44SDRAMSDRAM
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 武汉 创维特 ARM 教学 系统 嵌入式 硬件 平台 设计
限制150内