课程IC原理集成电路中的晶体管及其寄生效应.pptx
《课程IC原理集成电路中的晶体管及其寄生效应.pptx》由会员分享,可在线阅读,更多相关《课程IC原理集成电路中的晶体管及其寄生效应.pptx(109页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、12.1 BJT的模型器件模型把器件的物理参数与器件的端特性相联系数学描述设计器件设计电路BJT模型分类模型的精度和复杂度直流模型(大信号)交流模型(小信号)瞬态模型(突变信号)EM模型(Ebers-Moll model)GP模型 (CummelPoon model)电荷控制模型第1页/共109页2 p-n结二极管的分析和模拟是双极结型晶体管(BJT)原理和模拟的基础。BJT是由两个背靠背的p-n结,并由一个半导体簿区串联而成的。虽然分立的二极管没有放大作用,但是当它们由一个纯的单晶,结构完整的半导体簿区耦合起来时,这种器件就变成了有源器件,并具有好的功率增益。在发射结处于正向偏压(低阻抗),
2、而集电极处于反向偏压(高阻抗)下,由发射结注入的少子电流几乎全部输运到集电结,使器件具有放大作用。当器件状态处于有源区时,就有功率增益。NPN双极型晶体管示意图第2页/共109页3 NPN BJT是两个半导体晶体的n型区由中间的p型区耦合起来的;而PNP BJT是两个p型区由中间的n型区耦合起来的。实际上,所有三个区域都是半导体单晶的一部分。在这种器件中,电流的描述涉及空穴和电子的运动,所以称作为双极型晶体管。第3页/共109页4Ebers and Moll 晶体管方程 为了更容易地分析含有BJT的电子电路,通常将BJT模拟为二端电路元件。用二个电流和二个电压足以能分析BJT的工作原理,这里将
3、BJT模拟为黑匣子(black box)。NPN晶体管的共基极连接如图所示,图中表示输入电流IE和电压VBE,以及输出电流IC和电压VBC。BJT可以看作二个耦合的二极管,其电流-电压方程与二极管的电流-电压方程相类似。事实上,这些方程可为:NPN晶体管的共基极连接,晶体管表示黑匣子式中Aij为晶体管内部设计系数(耦合系数)。这里输入电流IE和输出电流IC用输入电压VBE和输出电压VBC表征。第4页/共109页5 加上Kirchoff定律规定的二个方程:构成四个方程。假如Aij确定的话,四个方程中还有6个未知的电流和电压参数。如果给出二个电流或电压值,其它四个电流与电压值就可确定。这四个公式对
4、于晶体管模拟是非常有用的,尤其是在计算机辅助电路分析中,而且并不仅仅限制在低水平注入条件。这些方程通常称为Ebers-Moll方程。第5页/共109页6 EM模型(Ebers and Moll,1954)最简单的模型1、基本模型由两个背靠背的二极管和两个电流源组成假设正反向电流相互独立,在大注入时不适用模型参数:IFO,IRO四个参数中只有三个是独立变量第6页/共109页72、改进的EM模型计入了串联电阻、耗尽电容、并用电流源描述early效应第7页/共109页8第8页/共109页9第9页/共109页102.2 集成双极晶体管的有源寄生效应 双极型逻辑IC中,广泛使用的有源器件是NPN管,二极
5、管可利用不同的晶体管或单独的pn结制得,设计时要考虑:芯片利用率和寄生效应。有源寄生效应影响集成电路的直流特性和瞬态特性,是极其有害的;而无源寄生仅影响电路的瞬态特性。第10页/共109页11分离双极型NPN晶体管(BJT)的结构低阻衬底N+外延层(集电区)EBBC基区发射区CPn+Nepi双极晶体管包括NPN管和PNP管,而集成双极晶体管是以NPN管为主。第11页/共109页12 集成电路中的元件都做在同一衬底上,因此,其结构与分离器件有很大的不同。所谓理想本征集成双极型晶体管,是指在对其进行分析时,不考虑寄生效应。实际IC中的晶体管结构,具有系列多维效应。但在近似分析其直流特性时,可简化为
6、一维结构。第12页/共109页13集成NPN的结构与寄生效应 为了在一个基片上制造出多个器件,必须采用隔离措施,pn结隔离是一种常用的工艺。在pn结隔离工艺中,典型NPN集成晶体管的结构是四层三结构,即NPN管的高浓度n型扩散发射区-NPN管的p型扩散基区-n型外延层(NPN管的集电区)-p型衬底四层,以及四层之间的三个pn结这样的工艺结构。第13页/共109页14 图2.1 NPN晶体管的结构示意图IEIBICI1I2I3IS第14页/共109页15 由于存在寄生PNP晶体管,因此与分立晶体管有很大的差别。实际的集成电路中,衬底始终结最负电位,以保证各隔离岛之间的电绝缘,所以寄生PNP不会严
7、重影响集成电路的正常工作。模拟IC中,NPN:截止区和正向工作区寄生PNP发射结是反偏的;数字IC中,NPN:饱和或反向工作状态寄生PNP处于正向工作区。所以对数字集成电路来说,减小寄生PNP管的影响显得特别重要。第15页/共109页16 集成NPN管的寄生效应Ccsrcs寄生PNP管BC结rcsCcs寄生PNP管EB结第16页/共109页17 pn结隔离 pn结隔离是利用反向pn结的大电阻特性实现集成电路中各元器件间电性隔离方法。常规pn结隔离在工艺上是通过隔离扩散扩穿外延层而与p衬底连通上实现的,(或称各隔离墙均有效);应该强调的是,采用常规pn结隔离工艺制造的集成电路在使用时必须在电性能
8、给予保证,即p衬底连接电路最低电位(保证隔离pn结二极管处于反向偏置)。第17页/共109页18集成NPN管的有源寄生效应 四层三结结构:典型集成晶体管的四层三结结构-指NPN管的高浓度n型扩散发射区N+-NPN管的p型扩散基区-n型外延层(NPN管的集电区)nepi(epitaxial 外延的)-p型衬底四层p-Si,以及四层之间的三个pn结这样的工艺结构EB(EmitterBase)结、BC(Base-Collector)结、CS结(Collector-Substrate)。寄生PNP管处于放大区的三个条件:(1)EB结正偏(即NPN管的BC 结正偏)(2)BC结反偏(即NPN管的CS 结
9、反偏)(3)具有一定的电流放大能力(一般 pnp=13)其中,条件(2)永远成立,因为pn结隔离就是要求衬底P+隔离环接到最低电位。条件(3)一般也很容易达到。条件(1)能否满足则取决于NPN管的工作状态。第18页/共109页19NPN管工作于截止区VBC(npn)0 VEB(pnp)0VBE(npn)0 VBC(pnp)0寄生PNP 管截止NPN管工作于放大区VBE(npn)0VBC(npn)0 VEB(pnp)0 VBC(pnp)0寄生PNP管截止第19页/共109页20NPN管工作于饱和区VBE(npn)0VBC(npn)0 VEB(pnp)0VCS(npn)0 VBC(pnp)0寄生P
10、NP管处于 放大区NPN管工作于反向工作区VBE(npn)0 VEB(pnp)0VCS(npn)0 VBC(pnp)0寄生PNP管处于放大区第20页/共109页21 抑制有源寄生效应的措施:(1)在NPN集电区下加设n+埋层,埋层的作用有两个,其一,埋层的下反扩散导致增加寄生PNP管的基区宽度,使非平衡少数载流子在基区的复合电流增加,降低基区电流放大系数pnp;其二,埋层的n+上反扩散导致寄生 PNP管基区掺杂浓度增大,基区方块电阻减小,由晶体管原理可知,这将导致发射效率下降从而使寄生 PNP管电流放大系数降低,还可降低rcs。综上所述,各作用的结果使寄生PNP管的电流放大系数降至0.01以下
11、,则有源寄生转变为无源寄生,仅体现为势垒电容的性质。第21页/共109页22(2)可采用外延层掺金工艺,引入深能级杂质,降低少子寿命,从而降低 。掺金工艺是在NPN管集电区掺金(相当于在PNP管基区掺金)。掺金的作用,使PNP管基区中高复合中心数增加,少数载流子在基区复合加剧,由于非平衡少数载流子不可能到达集电区从而使寄生PNP管电流放大系数大大降低。(3)还应注意,NPN管基区侧壁到P+隔离环之间也会形成横向PNP管,必须使NPN管基区外侧和隔离框保持足够距离。第22页/共109页23由图2-3可归纳出集成NPN管的无源寄生效应包括寄生电阻 res(13),rcs(加埋层,磷穿透工艺),rb
12、和寄生电容:CD 扩散电容,CJ 势垒电容(CBE,CBC,CCS),Cpad 焊盘电容 2.3 集成双极晶体管的无源寄生效应CCS2CCS1CCS2CBE2-3第23页/共109页24集成双极晶体管的无源寄生效应电荷存储效应无源寄生效应 欧姆体电阻CjcCjc第24页/共109页25 集成电路中的无源寄生将影响集成电路的瞬态特性,而无源寄生元件主要是寄生结电容。pn结电容的大小与结的结构和所处的状态有关,即与pn结上所加的偏压有关;与pn结的面积有关,在pn结的面积计算时,注意其侧面积为四分之一圆柱面积,这是由于扩散形成电性区时存在横向扩散所致;且与pn结面是侧面还是底面有关。因此,在考虑计
13、算寄生结电容时,必须和pn 结的实际结构结合起来,还必须和pn 结在某个瞬态过程中实际电性状态变化结合起来。第25页/共109页26 杂质横向扩散示意图柱面平面球面xJxJScSc横向扩展宽度=0.8xj立体图剖面图第26页/共109页27采用磷穿透工艺可进一步降低 rcs2-6第27页/共109页28 介质隔离-使用绝缘介质取代反向pn结,实现集成电路中各元器件间电性隔离方法。等平面隔离工艺是一种混合隔离工艺,在实现集成电路中各元器件间电性隔离时,既使用了反向pn结的大电阻特性,又使用了绝缘介质电性绝缘性质的方法。SiO2第28页/共109页29采用等平面隔离技术的NPN晶体管的截面图第29
14、页/共109页30U型槽隔离第30页/共109页31 2.4 集成电路中的PNP管 横向PNP管、纵向PNP管的结构与特点 由于模拟集成电路中要应用NPN-PNP互补设计以及某些偏置电路极性的要求,需要引入PNP结构的晶体管。图A 示出集成电路中的两种PNP型管。其中,横向PNP管广泛应用于有源负载、电平位移等电路中。它的制作可与普通的 NPN管同时进行,不需附加工序。采用等平面隔离工艺的横向 PNP管的基本图形和结构如图6-1所示,其中心 p型发射区和外围 p型区是与普通NPN管基区淡硼扩散同时完成的,而基区即为外延层。在横向PNP管中,发射区注入的少子(空穴)在基区中流动的方向与衬底平行,
15、故称为横向 PNP管。第31页/共109页32图A 集成电路中的PNP型晶体管第32页/共109页33横向PNP管 Lateral PNP transistor小 BVEBO高频率响应差临界电流小第33页/共109页3474第34页/共109页35+-第35页/共109页36第36页/共109页37公共的公共的集电极C CC C公共的公共的发射极E EC C公共的公共的基极B BC C第37页/共109页38横向PNP晶体管的主要特点:BVEBO高,主要是由于xjc深,epi高之故。电流放大系数小,主要原因:由于工艺限制,基区宽度不可能太小;纵向寄生PNP管将分掉部分的发射区注入电流,只有侧壁
16、注入的载流子才对横向PNP管的 有贡献。基区均匀掺杂,无内建加速电场,主要是扩散运动。表面迁移率低于体内迁移率。基区的表面复合作用。第38页/共109页39 频率响应差 平均有效基区宽度大,基区渡越时间长。空穴的扩散系数仅为电子的1/3。发生大注入时的临界电流小 横向PNP的基区宽度大,外延层Nepi低,空穴扩散系数低。击穿电压主要取决于CE之间的穿通。提高击穿电压与增大电流增益是矛盾的。第39页/共109页40第40页/共109页41公共的基极BC第41页/共109页42复合管电路ebcibic 1 2becibic复合NPN型复合PNP型cbeT1T2ibiccbeT1T2ibic第42页
17、/共109页43 复合管电路cbeT1T2ibic 1 2晶体管的类型由复合管中的第一支管子决定。ecbT1T2ibic复合NPN型复合PNP型ebcibicbecibic第43页/共109页44复合管电路 (1)图(a)(d)中T1 管的IC1 均为1IB1,方向:图(a)、(b)电路自上而下,(c)、(d)电路自下而上。图(a)(d)中T2 管的电流IC2为12 IB1,方向:(a)、(b)电路由上向下,(c)、(d)电路从下向上。(2)复合管类型由第一管决定,(a)、(b)为NPN 型,(c)、(d)为PNP 型。(3)值均为12,几个晶体管复合能增大电流放大系数,用在电压放大级能增大电
18、压放大倍数,用在输出级能增大电路的负载能力。第44页/共109页45 衬底PNP管Substrate PNP transistor (纵向PNP管)纵向PNP管其结构如图2.18所示。它以P型衬底作集电区,集电极从浓硼隔离槽引出。N型外延层作基区,用硼扩散作发射区。由于其集电极与衬底相通,在电路中总是接在最低电位处,这使它的使用场合受到了限制,在运放中通常只能作为输出级或输出缓冲级使用。第45页/共109页46图2.18 纵向PNP管(衬底PNP晶体管)第46页/共109页47衬底 PNP此图有误,不应有埋层第47页/共109页48 纵向PNP管主要特点:纵向PNP管的C区为整个电路的公共衬底
19、,直接最负电位,交流接地。使用范围有限,只能用作集电极接最负电位的射极跟随器。晶体管作用发生在纵向,各结面较平坦,发射区面积可以做得较大,工作电流比横向PNP大。因为衬底作集电区,所以不存在有源寄生效应,故可以不用埋层。第48页/共109页49外延层作基区,基区宽度较大,且硼扩散p型发射区的方块电阻较大,因此基区输运系数和发射效率较低,电流增益较低。由于一般外延层电阻率epi较大,使基区串联电阻较大。可采取E、B短接的方式,使外基区电阻=0,同时减小了自偏置效应,抑制趋边效应,改善电流特性;E、B短接还有助于减少表面复合的影响,提高电流增益。第49页/共109页50 提高衬底PNP管电流增益的
20、措施 降低基区材料的缺陷,减少复合中心数目,提高基区少子 寿命。适当减薄基区宽度,采用薄外延材料。但同时应注意注意,一 般衬底PNP管与普通的NPN管做在同一芯片上,PNP基区对应NPN管的集电区,外延过薄,将导致NPN管集电区在较低反向集电结偏压下完全耗尽而穿通。适当提高外延层电阻率,降低发射区硼扩散薄层电阻,以 提高发射结注入效率。在衬底和外延层之间加p+埋层,形成少子加速场,增加 值。注意在纵向PNP管中不能加n+埋层,这样将形成少子 减速场,降低值。第50页/共109页51自由集电极纵向PNP管 第51页/共109页52 2.5 集成二极管 在IC中,集成二极管的结构除单独的BC结外,
21、通常由晶体管的不同连接方式而构成多种形式,并不增加IC工序,而且可以使二极管的特性多样化,以满足不同电路的需要。集成二极管可采用的几种常见版图结构,即基极集电极短路二极管结构、集电极发射极短路二极管结构、基极发射极短路二极管结构、集电极悬空二极管结构、发射极悬空二极管结构和单独二极管结构 第52页/共109页53 表2.2 六种集成二极管的特性比较第53页/共109页54集成齐纳二极管和次表面齐纳管 第54页/共109页55第55页/共109页56 2.6 肖特基势垒二极管(SBD Schottky-Barrier-Diode)和肖特基箝位晶体管(SCT Schottky clamp tran
22、sistor)第56页/共109页57 肖特基势垒 Schottkybarrier 金属和半导体接触,也和PN结一样在接触处的半导体表面层内,自然地形成了由半导体中的杂质离子组成的空间电荷层或耗尽层。其中存在的电子或空穴的势垒,叫做肖特基势垒。以金属与N型硅接触为例。N型硅的功函数一般比金属的功函数小。金属与N型硅接触时,电子由硅流入金属,在硅表面层内出现由带正电的杂质离子组成的空间电荷层。其中存在由硅指向金属的电场及电子势垒。在平衡时,势垒高度大到足以阻止电子进一步流向金属,也就是说,越过势垒流入金属的电子流与由金属流入半导体的电子流相等。这个势垒就是肖特基势垒。第57页/共109页58 肖
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课程 IC 原理 集成电路 中的 晶体管 及其 寄生 效应
限制150内