半导体存储器的工作原理.ppt
《半导体存储器的工作原理.ppt》由会员分享,可在线阅读,更多相关《半导体存储器的工作原理.ppt(37页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、4.2.1 ROM存储器存储器01110110010101000011001000010000+5V01010 1 0 14.2.2 RAM的结构及工作原理的结构及工作原理1.芯片的结构及实例芯片的结构及实例存储器芯片集成了存储体及其外围电路的一块硅片(包括地址译码与驱动电路、读写放大电路及时序控制电路等)芯片形状:双列直插由若干引脚引出地址线、数据线、控制线 及电源与地线等。半导体存储器芯片一般有两种结构:字片式结构和位片式结构。存储器芯片An10Dm10R/WCS电源电源地线地线内部存储结构:字片式、位片式字片式结构的存储器(64字8位)单译码方式(一维译码):访存地址仅进行一个方向译码的
2、方式。每个存储单元电路接出一根字线和两根位线。存储阵列的每一行组成一个存储单元,存放一个8位的二进制字。一行中所有单元电路的字线联在一起,接到地址译码器的对应输出端。6位访存地址经地址译码器译码选中某一输出端有效时,与该输出端相联的一行中的每个单元电路同时进行读写操作,实现一个字的同时读/写。存储体中共有64个字,每个字为8位,排成648的阵列。存储芯片共需6根地址线,8根数据线,一次可读出一个字节。存储体中所有存储单元的相同位组成一列,一列中所有单元电路的两根位线分别连在一起,并使用一个读/写放大电路。读/写放大电路与双向数据线相连。读/写控制线 R/W:控制存储芯片的读/写操作。片选控制线
3、 CS:CS 为低电平时,选中芯片工作;CS 为高电平时,芯片不被选中。操作00写01读1未选中字片式结构存储器芯片,由于采用单译码方案,有多少个存储字,就有多少个译码驱动电路,所需译码驱动电路多。双译码方式(二维译码):采用行列译码的方式,位于选中的行和列的交叉处的存储单元被唯一选中。采用双译码方式的存储芯片即位片式结构存储器芯片位片式结构的存储器芯片(4K1位)4096个存储电路,排列成6464的阵列。问:需12位地址。分为6位行地址和6位列地址。给地址 行、列译码 选中对应单元分别选中一根行地址线和一根列地址选择线行地址线:选中一行中的64个存储电路进 行读写操作。列地址线:选择64个多
4、路转接开关,控制 各列是否能与读/写电路的接通。当选中存储芯片工作时,首先给定访存地址,并给出片选信号 CS 和读写信号 R/W 6行列地址,被选的行、列选择线的交叉处的存储电路被唯一地选中,读出或写入一位二进制信息。思考:对于4096个字采用单译码方案,需4096个译码驱动电路。若采用双译码方案,只需128个译码驱动电路。?2.存储器芯片举例1)Intel 2114芯片Intel 2114 是1K4位的静态MOS存储器芯片。采用NMOS工艺制作,双列直插式封装。共18个引脚。A9A0:10根地址线,用于寻址1024个存储单元I/O4I/O1:4根双向数据线CS:片选信号线WE:读/写控制线+
5、5V:5V电源线GND:地线三态门三态门X0X63Y0Y152114芯片由存储体、地址缓冲器、地址译码器、读/写控制电路及三态输入输出缓冲器组成。存储体中共有4096个六管存储单元电路,排列成6464阵列。地址译码采用二维译码结构,10位地址码分成两组A8A3作为6位行地址,经行地址译码器驱动64根行选择线。A2A0及A9作为4位列地址,经列地址译码器驱动16根列选择线,每根列选择线同时选中64列中的4列,控制4个转接电路。控制被选中的4列存储电路的位线与I/O电路的接通。被选的行选择线与列选择线的交叉处的4个存储电路,就是所要访问的存储字。4个存储电路对应一个字的4位。在存储体内部的阵列结构
6、中,存储器的读/写操作由片选信号 CS 与读/写控制信号 WE 控制。CS 为高电平时,输入与输出的三态门均关闭,不能与外部的数据总线交换信息。CS 为低电平时,芯片被选中工作,若 WE 为低电平,则打开4个输入三态门,数据总线上的信息被写入被选的存储单元;若 WE 为高电平,打开4个输出三态门,从被选的存储单元中读出信息并送到数据总线上。2)TMS4116芯片TMS4116是由单管动态MOS存储单元电路构成的随机存取存储器芯片。容量为16k1位。16k的存储器应有14根地址线,为了节省引脚,该芯片只使用7根地址线A6A0,采用分时复用技术,分两次把14位地址送入芯片。行地址选通信号 RAS:
7、用于将低7位地址A6A0打入行地址缓冲器锁存。列地址选通信号 CAS:用于将高7位地址A13A7,打入列地址缓冲器锁存。时序与控制时序与控制 行时钟行时钟列时钟列时钟写时钟写时钟 WERASCAS A6A0存储单元阵列存储单元阵列基准单元基准单元行行译译码码列译码器列译码器再生放大器再生放大器列译码器列译码器读读出出放放大大基准单元基准单元存储单元阵列存储单元阵列行行译译码码 I/O缓存器缓存器数据输出数据输出驱动驱动数据输入数据输入寄存器寄存器 DINDOUT行地址行地址缓存器缓存器列地址列地址缓存器缓存器 单管动态单管动态 RAM 4116(16K 1 1位位)外特性外特性4.2DINDO
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 半导体 存储器 工作 原理
限制150内