【教学课件】第1章数字电路基础知识.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《【教学课件】第1章数字电路基础知识.ppt》由会员分享,可在线阅读,更多相关《【教学课件】第1章数字电路基础知识.ppt(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第4章章 触发器触发器v概述概述v基本触发器基本触发器v同步触发器同步触发器v边沿触发器边沿触发器v触发器的电器特性触发器的电器特性概概 述述v对触发器的基本要求对触发器的基本要求(1)具有两个稳定的状态)具有两个稳定的状态 0状态状态和和1状态状态 (0状态和状态和1状态表征触发器的存储内容)状态表征触发器的存储内容)(2)能够)能够接收接收、保存保存和和输出输出信号信号v触发器的现态和次态触发器的现态和次态现态现态Qn触发器接收输入信号之前的状态触发器接收输入信号之前的状态 次态次态Qn+1触发器接收输入信号之后的状态触发器接收输入信号之后的状态 (现态(现态 Qn 和次态和次态 Qn+
2、1 的逻辑关系是研究触发器的逻辑关系是研究触发器工作原理的基本问题工作原理的基本问题)v触发器的分类触发器的分类触发器触发器基本触发器基本触发器同步触发器同步触发器边沿触发器边沿触发器输入信号直接加到输入端,是触发器的输入信号直接加到输入端,是触发器的基本电路结构基本电路结构输入信号经过控制门输入,受时钟信号输入信号经过控制门输入,受时钟信号CP控制控制只在时钟信号只在时钟信号CP的上升沿或下降沿时刻的上升沿或下降沿时刻才有输入信号才有输入信号4.1 基本触发器基本触发器v用与非门组成的基本触发器用与非门组成的基本触发器信信号号输输入入端端低低电平有效电平有效1状态:状态:Q1、Q 0 0状态
3、:状态:Q0、Q 1工作原理工作原理R SQ10011 00R=0、S=1时:由于时:由于R=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由S=1、Q=1可得可得Q0。即不论触发器原来处于什么状态都。即不论触发器原来处于什么状态都将变成将变成0状态状态,这种情况称将触发器,这种情况称将触发器置置0或或复位复位。R端称为触发端称为触发器的置器的置0端或复位端。端或复位端。0110R SQ1 00R=1、S=0时:由于时:由于S=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由R=1、Q=1可得可得Q0。即不论触发器原来处于什么状态都。即不论触发器原来处于
4、什么状态都将变成将变成1状态状态,这种情况称将触发器,这种情况称将触发器置置1或或置位置位。S端称为触发端称为触发器的置器的置1端或置位端。端或置位端。0 111110R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。触发器具有记忆能力。R SQ1 000 111 1不变100011R SQ1 000 111 1不变0 0不定?R=0、S=0时:时:Q=Q=1,不符合触发器的逻辑关系。并且由,不符合触发器的逻辑关系。并且
5、由于与非门延迟时间不可能完全相等,在两输入端的于与非门延迟时间不可能完全相等,在两输入端的0同时撤除同时撤除后,将不能确定触发器是处于后,将不能确定触发器是处于1状态还是状态还是0状态。所以触发器不状态。所以触发器不允许出现这种情况,这就是允许出现这种情况,这就是基本基本RS触发器的约束条件触发器的约束条件。特性表(真值表)特性表(真值表)次态次态Qn+1的卡诺图的卡诺图特性方程特性方程触发器的特性方程就是触发器次态触发器的特性方程就是触发器次态Qn+1与输入及现态与输入及现态Qn之间的逻辑关系式之间的逻辑关系式状态图状态图描述触发器的状态转换关系及转换条件的图形称为状态图描述触发器的状态转换
6、关系及转换条件的图形称为状态图011/1/10/01/当触发器处在当触发器处在0状态,即状态,即Qn=0时,若输入信号时,若输入信号 01或或11,触发器仍为,触发器仍为0状态;状态;RS当触发器处在当触发器处在1状态,即状态,即Qn=1时,若输入信号时,若输入信号 10或或11,触发器仍为,触发器仍为1状态;状态;RS若若R S 10,触发器就会翻转成为,触发器就会翻转成为1状态。状态。若若R S 01,触发器就会翻转成为,触发器就会翻转成为0状态。状态。波形图波形图反映触发器输入信号取值和状态之间对应关系的图反映触发器输入信号取值和状态之间对应关系的图形称为波形图形称为波形图RSQQ置置1
7、置置0置置1置置1置置1保持保持不允许不允许v用或非门组成的基本触发器用或非门组成的基本触发器输入信号输入信号R、S为为高电平有效高电平有效高电平有效高电平有效或非门组成的基本或非门组成的基本RS触发器的状态转换表触发器的状态转换表 R R高电平高电平高电平高电平有效置有效置有效置有效置0 0S S高电平有高电平有高电平有高电平有效置效置效置效置1 1基本基本RS触发器的特点:触发器的特点:主要优点主要优点(1)结构简单,仅由两个与非门或者或非门交叉连接构成。)结构简单,仅由两个与非门或者或非门交叉连接构成。(2)具有置)具有置0、置、置1和保持功能,其特性方程为和保持功能,其特性方程为存在问
8、题存在问题(1)电电平平直直接接控控制制,即即由由输输入入信信号号直直接接控控制制触触发发器器的的输输出出,电路抗干扰能力下降电路抗干扰能力下降(2)R、S之间存在约束,即两个输入不能同时为高电平。之间存在约束,即两个输入不能同时为高电平。v集成基本触发器集成基本触发器EN1时工作时工作 EN0时禁止时禁止1S2S同步触发器同步触发器具有时钟脉冲具有时钟脉冲CP控制的触发器,触发器控制的触发器,触发器状态的改变与时钟脉冲同步。状态的改变与时钟脉冲同步。CP控制时序电路工作节奏的固定频率的脉冲信号,控制时序电路工作节奏的固定频率的脉冲信号,一般是矩形波。一般是矩形波。同步触发器的状态更新时刻:受
9、同步触发器的状态更新时刻:受CP输入控制输入控制 触发器更新为何种状态:由触发输入信号决定触发器更新为何种状态:由触发输入信号决定v同步同步RS触发器触发器v同步同步D触发器触发器4.2 同步触发器同步触发器v电路组成及其工作原理电路组成及其工作原理4.2.1 同步同步RS触发器触发器控制门控制门只有只有CP=1时,时,G3、G4导通导通时钟信号时钟信号在在CP=0期间,期间,G3、G4被封锁,触发器状态不变。被封锁,触发器状态不变。在在CP=1期间,由期间,由R和和S端信号决定触发器的输出状态。端信号决定触发器的输出状态。结论:触发器的动作时间是由时钟脉冲结论:触发器的动作时间是由时钟脉冲C
10、P控制的。控制的。R为高电平为高电平有效触发有效触发 S为为 高高 电电 平平有效触发有效触发 R、S不允许同时有效不允许同时有效工作原理工作原理v同步同步RS触发器触发器主要特点主要特点(1)时钟电平控制)时钟电平控制在在CP1期期间间接接收收输输入入信信号号,CP0时时状状态态保保持持不不变变,与与基基本本RS触触发发器器相相比比,对对触触发发器器状状态态的的转转变变增增加加了了时时间间控控制。制。(2)R、S之间有约束之间有约束不不能能允允许许出出现现R和和S同同时时为为1的的情情况况,否否则则会会使使触触发发器处于不确定的状态。器处于不确定的状态。置置置置1 1保持保持保持保持置置置置
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 教学课件 教学 课件 数字电路 基础知识
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内