常用数字电路的设计方法.ppt
《常用数字电路的设计方法.ppt》由会员分享,可在线阅读,更多相关《常用数字电路的设计方法.ppt(34页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 第第2章章 常用数字电路的设计方法常用数字电路的设计方法 2.1 组合逻辑电路设计的一般方法组合逻辑电路设计的一般方法 2.2 时序逻辑电路的设计时序逻辑电路的设计 第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 2.1 组合逻辑电路设计的一般方法组合逻辑电路设计的一般方法 所谓逻辑设计,就是根据命题提出的功能来设计逻辑电路。组合逻辑设计应按下列步骤进行综合:(1)将命题的文字描述抽象为真值表;(2)根据真值表写出逻辑函数表达式,且化简为最简的“与或”式;第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 (
2、3)根据选定的门电路的类型,将函数转换为所需要的表达式,并画出逻辑电路图;(4)按照工程实际要求,对所设计的电路进行综合评估。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 【例2.1】设计要求:试用“与非”门来设计一个三变量表决器。(1)将命题描述变成真值表。对任何命题的逻辑功能的描述,可以有文字描述、真值表描述、卡诺图描述、表达式描述、电路描述等方式。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 在“三变量表决器”这个逻辑问题中,设字母A、B、C分别代表参加表决的逻辑变量,设F表示表决结果,分别对它们赋值如下:A=1表示A赞成,A=0表示A反对;B=1表示B赞
3、成,B=0表示B反对;C=1表示C赞成,C=0表示C反对;F=1表示决议通过,F=0表示决议被否决。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 通过上述变量设置和赋值,把一个命题抽象成逻辑语言,剩下的问题是弄清楚它所实现的逻辑功能,填写出正确的真值表。对于本例来讲,它执行的是表决功能,少数服从多数,多数赞成决议就算通过。例如:ABC=011时F=1(B、C赞成,A反对);ABC=101时F=1(A、C赞成,B反对);ABC=111时F=1(A、B、C赞成)。由此分析可得到表决器的真值表,如表2.1所示。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 表2.1 表
4、决器真值表序号A B CF10 0 0020 0 1030 1 0040 1 1151 0 0061 0 1171 1 0181 1 11第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 图2.1 例2.1的逻辑图第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 (2)由真值表写出逻辑函数表达式,并化简为与或式。根据表2.1写出规范的“与或”式,然后化简;也可以直接作出卡诺图,然后再写出最简与或式。表决器的规范与或式为 用卡诺图化简(此处从略),其结果为第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 (3)函数转换并画出逻辑图。根据给定的命题,用“与非门”
5、来设计表决函数,先将函数二次求反,转换成下式:直接画出逻辑图,如图2.1所示。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 2.2 时序逻辑电路的设计时序逻辑电路的设计 按记忆电路的工作特点分类,时序电路可分为同步时序电路和异步时序电路。时序电路中的记忆部分通常由若干个触发器组成,每个触发器工作时都需要有一个时钟脉冲来控制触发器状态翻转的时刻。如果所有触发器都在统一的时钟脉冲下工作,那么这种时序电路就称为同步时序电路;如果触发器不在统一的时钟脉冲下工作,则称为异步时序电路。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 异步时序电路在工作时,各个触发器并不都按同一
6、时钟脉冲在工作,有的触发器以时钟脉冲作为触发信号进行状态的翻转,有的以其它触发器的状态输出作为触发信号进行状态的翻转。这样,异步时序电路的分析和设计相对于同步时序电路来说难度大一些。和同步时序电路的分析、设计相同,异步时序电路在分析和设计的时候,要进行组合电路部分和时序电路部分的分析、设计。其不同之处是在分析和设计时序电路时,要进行各个触发器触发脉冲的分析和设计。第第2 2章章 常用数字电路的设计方法常用数字电路的设计方法 1.建立原始状态图建立原始状态图 建立原始状态图是时序电路设计中最关键的一步,它将设计命题中的文字描述变成状态图或状态表。建立原始状态图的过程就是对原始命题的分析过程,只有
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 常用 数字电路 设计 方法
限制150内