半导体物理与器件MOS场效应晶体管.pptx
《半导体物理与器件MOS场效应晶体管.pptx》由会员分享,可在线阅读,更多相关《半导体物理与器件MOS场效应晶体管.pptx(129页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、4.1 MOS管的结构、工作原理和输出特性场效应晶体管的结构基本工作原理和输出特性场效应晶体管的分类4.2 MOS场效应晶体管的阈值电压管阈值电压的定义管阈值电压的表示式非理想条件下的阈值电压影响阈值电压的其他因素阈值电压的调整技术4.3 MOS管的直流电流-电压特性管线性区的电流-电压特性管饱和区的电流-电压特性亚阈值区的电流-电压特性管击穿区特性及击穿电压4.4 MOS电容及MOS管瞬态电路模型理想MOS结构的电容-电压特性管瞬态电路模型-SPICE模型4.5 MOS管的交流小信号参数和频率特性场效应管的交流小信号参数场效应晶体管的频率特性4.6 MOS场效应晶体管的开关特性场效应晶体管瞬
2、态开关过程开关时间的计算4.7 MOS场效应晶体管的二级效应非常数表面迁移率效应体电荷效应对电流-电压特性的影响场效应晶体管的短沟道效应场效应晶体管的窄沟道效应4.8 MOS场效应晶体管温度特性热电子效应迁移率随温度的变化阈值电压与温度关系管几个主要参数的温度关系第1页/共129页场效应管:利用输入回路的电场效应来控制输出回路电流 的三极管;一种载流子参与导电,又称单极型 (Unipolar)晶体管。原理:利用改变垂直于导电沟道的电场强度来控制沟道 的导电能力而实现放大作用;第四章 MOS场效应晶体管双极晶体管:参加工作的不仅有少数载流子,也有多数载流子,故统称为双极晶体管第2页/共129页特
3、 点单极型器件(靠多数载流子导电);输入电阻高:可达1010(有资料介绍可达1014)以上、抗辐射能力强;制作工艺简单、易集成、热稳定性好、功耗小、体积小、成本低。OUTLINE第3页/共129页4.1 MOS场效应晶体管结构结构、工作原理工作原理和和输出特性输出特性 栅极Al(Gate)源极(Source)漏极(Drain)绝缘层SiO2(Insulator)保护层表面沟道(Channel)衬底电极(Substrate)Ohmic contactMOS管结构结构两边扩散两个高浓度的N区形成两个PN结以P型半导体作衬底第4页/共129页通常,MOS管以金属Al(Metal)SiO2(Oxide
4、)Si(Semicond -uctor)作为代表结构 基质:硅、锗、砷化镓和磷化铟等栅材:二氧化硅、氮化硅、和三氧化二铝等制备工艺:MOSFET基本上是一种左右对称的拓扑结构,它 是在P型半导体上生成一层SiO2 薄膜绝缘层,然 后用光刻工艺扩散两个高掺杂的N型区,从N型区 引出电极。结构:环形结构、条状结构和梳状结构第5页/共129页基本结构参数-电容结构 沟道长度 沟道宽度 栅绝缘层厚度tOX 扩散结深 衬底掺杂浓度NA+表面电场 MOS FET FundamentalsD-S 间总有一个反接的PN结产生垂直向下的电场第6页/共129页MOS管工作原理工作原理 栅压从零增加,表面将由耗尽逐
5、步进入反型状态,产生电子积累。当栅压增加到使表面积累的电子浓度等于或超过衬底内部的空穴平衡浓度时,表面达到强反型,此时所对应的栅压称为阈值电压UT。感应表面电荷 吸引电子电场排斥空穴正常工作时的偏置 第7页/共129页强反型时,表面附近出现的与体内极性相反的电子导电层称为反型层沟道,以电子导电的反型层称做N沟道。感应表面电荷 一种典型的电压控制型器件 电流通路从漏极经过沟道到源极第8页/共129页UGS=0,UDS0,漏端PN结反偏,反偏电流很小器件截止 UGS0,UDS0,表面形成沟道,漏区与源区连通,电流明显;器件导通 zero applied bias源极和漏极之间始终有一个PN结反偏,
6、IDS=0分析:第9页/共129页漏-源输出特性 下面分区讨论各区的特点曲线与虚线的交点为“夹断点”夹断区(截止区)恒流区(放大区或饱和区)预夹断轨迹可变电阻区击穿区第10页/共129页(1)截止区特性(UGS 0耗尽型UT 0P沟增强型NP+空穴负UT 0第22页/共129页4.2 决定阈值电压的因素决定阈值电压的因素 阈值电压的定义阈值电压的定义 阈值电压在漏-源之间半导体表面处感应出导电沟道所需加在栅电极上的电压UGS。表示MOS管是否导通的临界栅-源电压。工作在饱和区时,将栅压与沟道电流关系曲线外推到零时所对应的栅电压;使半导体表面势US=2 ,为衬底半导体材料的费米势,US的大小相当
7、于为使表面强反型所需加的栅电压。外推UDS0第23页/共129页阈值电压的相关因素 阈值电压表面出现强反型时所加的栅-源电压;强反型表面积累的少子浓度等于甚至超过衬底 多子浓度的状态;US P型衬底 N沟强反型时能带图 金属栅板上的面电荷密度 表面态电荷密度 导电电子电荷面密度 表面耗尽层空间电荷面密度 衬底掺杂浓度NB EF+-电荷分布 Charge DistributionStrong Inversionband bendingsurface potential第24页/共129页Inversion regionDepletion regionNeutrals regionBand dia
8、gram(p-type substrate)Ideal MOS CurvesOxideSemiconductor surfaceP-type silicon第25页/共129页表面强反型时,表面耗尽层(surface depletion-layer)宽度达到最大 电荷密度也达到最大值 电中性条件要求 反型层(inversion layer)电子只存在于极表面的一层,简化为 理想条件下的阈值电压 忽略氧化层中的表面态电荷密度 理想情况下,表面势完全产生于外加栅极电压 外加栅压 栅氧化层上的电压降(向衬底方向的厚度)第26页/共129页栅氧化层的单位面积电容 达到强反型的条件US=2F 可得 理想
9、阈值电压为实际阈值电压 栅压为零时,表面能带已经发生弯曲,平带电压 表面态电荷影响的栅源电压 栅电压为 Flat band condition第27页/共129页阈值电压为 N沟的平衡状态时的阈值电压 衬底掺杂浓度越高,阈值电压也越高;金属半导体功函数差越大,阈值电压越高;N沟,P型衬底中Ei EF,因而F为正;漏-源电压UDS=0时,表面反型层中的费米能级和体内费米能级处在同一水平,NMOS管 第28页/共129页非理想条件下的非理想条件下的阈值电压阈值电压 在MOS结构中,当半导体表面形成反型层时,反型层与衬底半导体间同样形成PN结,这种结是由半导体表面的电场引起的,称为感应结。当漏-源电
10、压UDS=0时,感应PN结处于平衡状态,表面反型层和体内费米能级处于同一水平。第29页/共129页UBS=0,UDS 0时非平衡状态下的阈值电压 反型沟道 U(y)UBS=0,UDS 0时沟道压降直接加到反型层与衬底所构成的场感应结上,使场感应结处于非平衡状态。沟道反型层中少子的费米能级EFn与体内费米能级EFP将不再处于同一水平;Non-equilibrium Condition第30页/共129页结两边的费米能级之差 EFP EFn=qU(y)表面势则增大 US=2 F+U(y)表面耗尽层宽度也随着外加电压的增大而展宽 耗尽层的最大电荷密度 非平衡状态下的阈值电压 NMOS管 UBS=0
11、第31页/共129页UBS 0时的阈值电压 假定外加UGS已使表面反型,加在衬-源之间的UBS使场感应结承受反偏,系统进入非平衡状态,引起以下两种变化:场感应结过渡区两种载流子的准费米能级不重合。表面耗尽层的厚度及电荷面密度随UBS的改变而变化。对照其他PN结反偏电压,假定:衬底多子的准费米能级不随体内到表面的距离变化,保持为常数。场感应结过渡区少子准费米能级与衬底多子准费米能级隔开一段距离,在P型衬底中是(N 沟道)(P 沟道)第32页/共129页此时:阈值电压的增量 NMOS管的增量 N沟道MOS有:PMOS管的增量 第33页/共129页由此可以看出:|UT|正比于tOX 及 ,NB为衬底
12、掺杂浓度。NMOS场效应晶体管的QBm0,PMOS场 效应晶体管的QBm0,UTn0UT 0第39页/共129页4衬底杂质浓度的影响 UBS=0 衬底杂质浓度愈低,表面耗尽层的空间电荷对阈值电压的影响愈小。在结构已选定、工艺稳定条件下,能够通过调整衬底掺杂浓度及二氧化硅层厚度来控制阈值电压。阈值电压的增量 第40页/共129页阈值电压的调整技术阈值电压的调整技术 现代MOS器件工艺中,已大量采用离子注入技术通过沟道注入来调整沟道杂质浓度,以满足阈值电压的要求。改变沟道掺杂注入剂量,就能控制和调整器件的阈值电压。离子注入调整阈值电压选用低掺杂材料作为衬底,采用适当步骤向PMOS或NMOS管沟道区
13、注入一定数量的与衬底导电类型相同或相反的杂质,从而将阈值电压调整到期望的数值上。向沟道区注入杂质离子,既可做成表面沟器件(常用),也可以形成隐埋沟道。注入离子实际上是在足够大的衬底面积上进行扫描。离子注入后的热退火以及后续工艺步骤中的热处理都会使注入杂质扩散。第41页/共129页1用离子注入掺杂技术调整阈值电压 注入剂量 原始衬底掺杂浓度 离子注入浓度平均值 注入浓度分布 深度(1)浅注入 注入深度远小于表面最大耗尽层厚度(2)深注入 深度大于强反型下的表面最大耗尽区厚度,表面反型层及表面耗尽区全都分布于杂质浓度均匀的区域 第42页/共129页(3)中等深度注入 dS小于表面最大耗尽区厚度,但
14、二者大小可以比拟的情形 衬偏调制系数:浅注入浅深注入第43页/共129页中等深度注入 实际工艺中多半采用较容易实现的中等深度注入,当UBS 2.6 V时,最大表面耗尽层厚度小于注入深度,属于深注入情形,只有UBS 2.6 V时,最大表面耗尽层厚度才会大于注入深度。为了获得良好的特性,采用这种方式注入时,应适当地减小注入深度dS。第44页/共129页2用埋沟技术调整MOS管的阈值电压(1)埋沟MOS管的特性 注入较浅,Xj(注入结深度)较小的器件,外加UGS的数值足够大,半导体表面随UGS在耗尽和弱反型区变化时沟道开始夹断,夹断以后再增加UGS的数值,器件一直是截止的 UBS 较小时,UGS增大
15、到表面强反型时沟道尚未夹断,从此继续增加UGS,由于表面耗尽区不再扩展,沟道不可能夹断,任意UGS之下MOS场效应晶体管始终是导通的 开始夹断ID0UDS 0UDS 0耗尽型第45页/共129页(2)采用埋沟技术控制MOS管阈值电压的大小 漏端附近纵向沟道区体积元 衬底 表面耗尽区厚度 沟道厚度 PN结空间电荷 沟道夹断条件 XS+Xn=Xj PN结空间电荷区宽度与外加电压的关系 沟道厚度为0 埋沟预先深度控制导电沟道;第46页/共129页 对于结构已定的器件,用埋沟技术就能够控制器件沟道是夹断或是夹不断的情况,从而得到不同的转移特性;用埋沟技术,可以削弱UBS对阈值电压的影响。第47页/共1
16、29页4.3 MOS管的直流电流管的直流电流-电压特性电压特性 定量分析电流-电压特性,一级效应的6个假定:漏区和源区的电压降可以忽略不计;在沟道区不存在复合-产生电流;沿沟道的扩散电流比由电场产生的漂移电流小得多;在沟道内载流子的迁移率为常数;沟道与衬底间的反向饱和电流为零;缓变沟道近似成立,即跨过氧化层的垂直于沟道方向的电场分量EX与沟道中沿载流子运动方向的电场分量EY无关。沿沟道方向电场变化很慢。第48页/共129页线性区的电流线性区的电流-电压特性电压特性 沟道从源区连续地延伸到漏区 电子流动方向为y方向 U(y)沟道的三个参数:长度L、宽度W和厚度d在沟道中的垂直方向切出一个厚度为d
17、y的薄片来,阻值为:在该电阻上产生的压降为:第49页/共129页根据:因此第50页/共129页引进 增益因子 当UDS比较小时 线性关系 管的导通电阻 线性工作区的直流特性方程 当UDS很小时,IDS与UDS成线性关系。UDS稍大时,IDS上升变慢,特性曲线弯曲。(电压除电流)第51页/共129页饱和区的电流饱和区的电流-电压特性电压特性漏-源电压增加,沟道夹断时(临界)IDS不在变化,进入饱和工作区 漏-源饱和电压 漏-源饱和电流 继续增加UDS,则沟道夹断点向源端方向移动,在漏端将出现耗尽区,耗尽区的宽度Xd 随着UDS的增大而不断变大(耗尽区向左扩展);沟道漏端已夹断的nMOSFET第5
18、2页/共129页当UDS增大时,将随之增加。这时实际的有效导电沟道长度已从L变为L,实际上工作区的电流不是不变的,对应的漏-源饱和电流 在N型沟道中运动的电子到达沟道夹断处时,被漏端耗尽区的电场扫进漏区形成电流;沟道调制系数 沟道长度调变效应:漏-源饱和电流随着沟道长度的减小而增大的效应。第53页/共129页当栅压UGS稍微低于阈值电压UT时,沟道处于弱反型状态,流过漏极的电流并不等于零,这时的工作状态处于亚阈值区,流过沟道的电流称为亚阈值电流。此时漏-源电流主要是扩散电流:电流流过的截面积A 亚阈值电流亚阈值区的电流亚阈值区的电流-电压特性电压特性n(x)为电子的浓度第54页/共129页 根
19、据电流连续性的变化,电子的浓度在沟道中的线性分布为:亚阈值电流是:第55页/共129页近似方法 有效沟道厚度 指数变化 当栅极电压低于阈值电压时,电流随栅极电压呈指数变化。在亚阈值区,当漏极电压分别为0.1 V及10 V时,电流变化趋势无明显差别。栅压(向下纵深)第56页/共129页用栅极电压摆幅S来标志亚阈值特性,它代表亚阈值电流IDS减小一个数量级对应的栅-源电压UGS下降量;当管的栅氧化层厚度为570,衬底掺杂浓度为5.61016 cm3时,使电流减小一个数量级所需的栅极电压摆幅S为83 mV(UBS=0 V)、67 mV(UBS=3 V)及63 mV(UBS=10 V)。Subthre
20、shold swings 显然,影响S的因素很多,二氧化硅的厚度,栅电容和衬底的杂质浓度等。第57页/共129页击穿区特性及击穿电压击穿区特性及击穿电压两种不同的击穿机理解释:1、漏区与衬底之间PN结的雪崩击穿;2、漏和源之间的穿通。击穿原因:BUDS 漏-源击穿电压第58页/共129页1、漏-源击穿机理(1)栅调制击穿主要发生在长沟道管MOS管中,有以下 几个特点 对实际器件测量,发现有以下特点:源-漏PN结的结深为l.37 m的管,一般 BUDS=2540 V,低于不带栅电极的孤立漏PN结的雪崩击穿电压。器件去除栅金属后,BUDS可上升到70 V。衬底电阻率高于10 cm时,BUDS与衬底
21、掺杂浓度无关,而 是决定于漏-源结深、栅氧化层厚度及UGS。栅调制击穿最重要的特征是 BUDS受UGS控制,当 UGSUT,器件导通时,BUDS随UGS增大而上升,而在截止区UGSUT 的导通区,BUDS随UGS增加而下降,并且呈现软击穿,不同与栅调制击穿。在UGSU T的截止区,随UGS 增加BUDS下降,并且呈现硬击穿,与栅调制击穿相同。第61页/共129页(3)“NPN管”击穿衬底电阻率高的短沟道NMOS管 发射区 基区 集电区 寄生NPN管的共发射极击穿:原因是沟道夹断区强场下的载流子倍增和转角区载流子倍增,衬底电流产生的压降经衬底极加到源极上;假定UBS=0,这一压降使源PN结正偏(
22、发射结正偏),漏PN结(集电结)出现载流子倍增,进入“倍增-放大”的往复循环过程,导致电压下降(热击穿),电流上升。发射结集电结第62页/共129页主要特征:呈现 负阻特性 导通状态下UGS愈高,则漏-源击穿电压BUDS愈低;该情况只发生在,高电阻率的短沟道的NMOS场效应管负阻特性能引发二次击穿 UDSID第63页/共129页(4)漏-源穿通机构及漏-源穿通电压 BUDSP 输出端沟道表面漏结耗尽区的宽度 漏极电压UDS增大时,漏结耗尽区扩展,使沟道有效长度缩短;当Xdm扩展到等于沟道长度L时,漏结耗尽区扩展到源极,便发生漏-源之间的直接穿通。穿通电压 第64页/共129页当MOS管的沟道很
23、短时,漏-源穿通电压才可能起主要作用。当UGS UT=0时,简化 NB为衬底掺杂浓度。穿通电压与沟道长度L的平方成正比。沟道长度越长,穿通电压越高,即:不易穿通。第65页/共129页2、最大栅-源耐压BUGS(输入端)破坏性击穿是由栅极下面SiO2层的击穿电压决定的;SiO2发生击穿的临界电场强度:EOX(max)=8106 Vcm,厚度为tOX 的SiO2层的击穿电压如,tOX=1500,则BUGS=120 V。实际栅-源之间的击穿电压,比计算的值低。第66页/共129页4.4 MOS电容及瞬态电路模型电容及瞬态电路模型(简述简述)电容包括:MOS电容;极间电容;CGS、CGD、CGB、CB
24、D、CBS 等瞬态电路模型:由MOS电容、MOS场效应晶体管沟道电流源和MOS场效应晶体管寄生二极管构建的瞬态电路模型。是SPICE模型中最基本的模型,也是电路分析模拟、开关特性的研究中最基本模型。第67页/共129页理想理想MOS结构的电容结构的电容电压特性电压特性 1、MOS结构的电容构成 假设理想MOS结构没有金属和半导体之间的功函数差,氧化层是良好的绝缘体,几乎没有空间电荷存在,Si-SiO2界面没有界面陷阱,外加栅压UG 一部分降落在氧化层(UOX)上,另一部分降落在硅表面层(US),所以UG=UOX+US。第68页/共129页电容等效电路 结构电容 氧化层电容 表面空间电荷层电容
25、其中单位面积电容 Xdm 表面空间电荷层厚度第69页/共129页2、低频信号不同工作条件下的电容变化规律 栅压 归一化电容+-C-V Curves阈值电压第70页/共129页(1)多子表面堆积状态图中的AB段 栅压为负值时,多子(空穴)表面堆积,表面电容 CA取代CS可得多子表面堆积状态下的“归一化”电容 负栅压UG比较大时,US是比较大的负值,分母第二项趋于零。C/COX=1,即C=COX,电容是不随栅偏压变化的,总电容就等于SiO2层的电容。Accumulation第71页/共129页(2)平带状态图中BC段,C点 栅偏压的绝对值逐渐减小时,US也变得很小,空穴的堆积减弱,使得C/COX随
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 半导体 物理 器件 MOS 场效应 晶体管
限制150内