微机系统原理与接口第7章.ppt
《微机系统原理与接口第7章.ppt》由会员分享,可在线阅读,更多相关《微机系统原理与接口第7章.ppt(36页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第7 7章章 总总 线线 7.2 7.2 总线与总线标准总线与总线标准 7.1 327.1 32位微处理器的外部引脚位微处理器的外部引脚CPUCPU 系统总线系统总线 总线插槽总线插槽 AB AB DB DB CB CB CPU 总线总线地址锁存地址锁存缓冲器缓冲器数据锁存数据锁存缓冲器缓冲器总线控制总线控制逻辑逻辑I/OI/O接接口口存储器存储器系统系统I/OI/O接口接口总线的类型总线的类型按总线连接的对象和所处系统的层次分按总线连接的对象和所处系统的层次分l 芯片级总线芯片级总线l 系统总线系统总线l 局部总线局部总线l 外部总线外部总线 7.1 327.1 32位微处理器的外部引脚位
2、微处理器的外部引脚 (教材P.27)1.数据线数据线 数据线:数据线:D63D0共共64位位 Pentium 处理器的外部引脚处理器的外部引脚 2.2.地址线地址线HA31A3:高高2929位地址线位地址线HBE7#BE0#:字节允许信号(存储体选中信号)字节允许信号(存储体选中信号)H外围电路对外围电路对BE7#BE0#译码以产生译码以产生A2A0信号信号时钟输入时钟输入CLK 是微处理器内部与外部操作的同步时基是微处理器内部与外部操作的同步时基信号,由时钟(信号,由时钟(CLK)输入信号来提供。输入信号来提供。CLK时钟周期:时钟周期:T状态:就是指时钟周期状态:就是指时钟周期TPenti
3、um 处理器的外部引脚处理器的外部引脚 3.3.系统控制信号系统控制信号 M/IOM/IO:=1,=1,表明该总线周期表明该总线周期,CPU,CPU与存储器交换信息与存储器交换信息 =0,=0,表明该总线周期表明该总线周期,CPU,CPU与与I/OI/O接口交换信息接口交换信息 W/RW/R:=1,=1,表明该总线周期表明该总线周期,CPU,CPU进行写操作进行写操作 =0,=0,表明该总线周期表明该总线周期,CPU,CPU进行读操作进行读操作 D/C D/C:=1,=1,表明该总线周期表明该总线周期,传输的是数据传输的是数据 =0,=0,表明该总线周期表明该总线周期,传输的是指令代码传输的是
4、指令代码这三个信号的组合,决定当前总线周期所完成的操作这三个信号的组合,决定当前总线周期所完成的操作4.总线周期定义信号总线周期定义信号(输出输出)“周期周期”是一段时间是一段时间CPUCPU通过总线与存储器、通过总线与存储器、通过总线与存储器、通过总线与存储器、I/OI/O交换一个数据所需要的时间称为交换一个数据所需要的时间称为交换一个数据所需要的时间称为交换一个数据所需要的时间称为总线周期总线周期总线周期总线周期Pentium 处理器的外部引脚处理器的外部引脚 总线周期定义的操作总线周期定义的操作 M/IO D/C W/R 操作操作 0 0 0 中断中断 0 0 1 中止中止/专用周期专用
5、周期 0 1 0 I/OI/O读读 0 1 1 I/OI/O写写 1 0 0 微代码读微代码读 1 0 1 保留保留 1 1 0 存储器读存储器读 1 1 1 存储器写存储器写Pentium 处理器的外部引脚处理器的外部引脚 5.5.总线控制信号总线控制信号(ADS,RDY)(ADS,RDY)与与32位微处理器典型时序位微处理器典型时序(教材教材 P.36)HADSADS:地址选通信号地址选通信号(输出输出)该信号由该信号由1 1 0 0,表明地址线和总线定义信号表明地址线和总线定义信号(M/IO,W/R,D/CM/IO,W/R,D/C)均为有效可用。均为有效可用。Pentium 处理器的外部
6、引脚处理器的外部引脚 HRDYRDY:准备就绪信号准备就绪信号(输入输入)该信号由外电路产生该信号由外电路产生 X86X86RDY=0RDY=0,表明外部电路表明外部电路(存储器存储器、I/OI/O接口接口)已经做好数据已经做好数据W/RW/R的准备,能在规定时间内完成数据的读写。的准备,能在规定时间内完成数据的读写。RDY=1RDY=1,表明存储器或表明存储器或I/OI/O不能在规定时间内完成数据的读不能在规定时间内完成数据的读/写,写,请请CPUCPU延长总线周期。延长总线周期。以下为以下为X86X86的基本总线周期时序图(以的基本总线周期时序图(以pentiumpentium为例为例)P
7、entium 处理器的外部引脚处理器的外部引脚 CLKADSADDRM/IO、D/CW/RRDYD0D31PCHK读读读读写写 Pentium 非流水线式读写周期时序图非流水线式读写周期时序图(无等待无等待)T1T2T1T2T1T2CLKADSBE0BE3A2A31M/IO、D/CW/RRDYD0D31读读写写有等待状态总线周期有等待状态总线周期T1T2TWT1T2TWT16.6.总线仲裁信号总线仲裁信号(1)HOLD(1)HOLD:总线保持请求(输入)总线保持请求(输入)(2)HLDA(2)HLDA:总线保持响应(输出)总线保持响应(输出)ABDBCBX86DMAC高速高速I/OI/O接口接
8、口HOLDHOLDHLDAHLDAPentium 处理器的外部引脚处理器的外部引脚 7.2 7.2 总线与总线标准总线与总线标准 总线插槽是主板和总线插槽是主板和 I/O 接口之间的连接器接口之间的连接器.PC系列机主板上的总线标准有:系列机主板上的总线标准有:XT总线、总线、AT(ISA)总线、总线、EISA总线、总线、VESA总线和总线和PCI总总线线。1.ISA(AT)总线总线(P.171)ISA总线是总线是16位总线位总线,始于始于286机型。机型。之之 后在后在386 奔腾奔腾 机机上都有上都有ISA总线。总线。ISA总线由总线由62芯芯+36芯两个插槽组成芯两个插槽组成Indust
9、ry standard architecture 工业标准结构工业标准结构主要特性:主要特性:数据传输率最高为数据传输率最高为8MB/S 24根地址线,可寻址根地址线,可寻址16MB存储空间存储空间 64KB个可寻址的个可寻址的I/O端口(端口(16根地址线)根地址线)一次可进行一次可进行16位或位或8位数据存取位数据存取 15级中断控制级中断控制 7个个DMA通道通道 可产生可产生I/O等待状态等待状态 支持多个主控器(支持多个主控器(XT总线中只有总线中只有CPU是唯一的主是唯一的主 控设备,而控设备,而ISA总线可使总线可使CPU释放总线由其它主控、释放总线由其它主控、器(如器(如DMA
10、C、DRAM刷新控制器等)占用总线)刷新控制器等)占用总线)GNDRESET DRVB1B2B3B4B5B6B7B8B9B10B11B12B13B14B15B16B17B18B19B20B21B22B23B24B25B26B27B28B29B30B31A1A2A3A4A5A6A7A8A9A10A11A12A13A14A15A16A17A18A20A19A22A21A23A24A25A26A27A28A29A30A31D1D2D3D4D5D6D7D8D9D10D11D12D13D14D15D16D17D18C1C2C3C4C5C6C7C8C9C10C11C12C13C14C15C16C17C18
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 系统 原理 接口
限制150内