数电期末试卷及复习资料共套.docx
《数电期末试卷及复习资料共套.docx》由会员分享,可在线阅读,更多相关《数电期末试卷及复习资料共套.docx(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、大学信息院数字电子技术基础期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1逻辑函数的两种标准形式分别为( )、( )。2将2004个“1”异或起来得到的结果是( )。3半导体存储器的结构主要包含三个部分,分别是( )、( )、( )。48位转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为( )v;当输入为10001000,则输出电压为( )v。5就逐次逼近型和双积分型两种转换器而言,( )的抗干扰能力强,( )的转换速度快。6由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。7及相比,器件有可编程的输出结构,它是通过对( )进行
2、编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。二、根据要求作题: (共15分)1 将逻辑函数 写成“及或非”表达式,并用“集电极开路及非门”来实现。2 图1、2中电路均由门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路: (10分)1) 试写出8选1数据选择器的输出函数式;2) 画出A2、A1、A0从000111连续变化时,Y的波形图;3) 说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421码)。要求只设定一个输出,并画出用最少“及非门”实现的逻辑电路图。(
3、15分) 五、已知电路及、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C 的波形。 (8分) B C六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分)七、图6所示是16*4位和同步十六进制加法计数器74161组成的脉冲分频电路。中的数据见表1所示。试画出在信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和信号频率之比。 (16分) 表1: 地址输入 数据输出A3 A2 A1 A0D3 D2 D1 D0 0 0 0 00 0 0
4、10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 0 1 1 1 1 1 1 1 10 0 0 00 0 1 10 1 0 00 1 0 11 0 1 01 0 0 11 0 0 01 1 1 11 1 0 00 0 0 10 0 1 00 0 0 10 1 0 00 1 1 10 0 0 0 波形如图所示: 八、综合分析图7所示电路,的16个地址单元中的数据在表中列出。要求: (1)说明555定时器构成什么电路? (18分)(2)说明74160构成多少进制计数器
5、?(3)说明在此处于什么工作状态,起什么作用?(4)写出DA转换器7520的输出表达式(及d90之间的关系);(5)画出输出电压的波形图(要求画一个完整的循环)。 大学信息院数字电子技术基础期终考试试题(110分钟)(第二套)一、填空题:(每空1分,共16分)1逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。2将2004个“1”异或起来得到的结果是( )。3目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。4施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。5已知2114是1K* 4位的集成电路芯片,它有地址线( )条,数据线(
6、 )条。6已知被转换的信号的上限截止频率为10,则转换器的采样频率应高于( );完成一次转换所用的时间应小于( )。7器件的全称是( ),及相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。二、根据要求作题:(共16分)3 试画出用反相器和集电极开路及非门实现逻辑函数 。2、图1、2中电路由门电路构成,图3由门电路构成,试分别写出F1、F2、F3的表达式。 三、已知电路及输入波形如图4(a)(b)所示,其中1是D锁存器,2是维持-阻塞D触发器,根据和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分
7、)四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。 (10分)五、设计一位8421码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现: (20分)(1)用最少及非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74151加若干门电路实现,画出电路图。 六、电路如图6所示,其中10k0.1f,试问:1在为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2分析由触发器1、2、3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3设Q3、Q2、Q1的初态为000,所加正脉冲的宽度为50,脉冲过
8、后Q3、Q2、Q1将保持在哪个状态? (共15分) 七、集成4位二进制加法计数器74161的连接图如图7所示,是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;为低电平时电路开始置数,为高电平时电路计数。试分析电路的功能。要求: (15分) (1)列出状态转换表; (2)检验自启动能力; (3)说明计数模值。 大学信息院数字电子技术基础期终考试试题(110分钟)(第三套)一、填空(每题1分,共10分)1. 门电路输出高电平为 V,阈值电压为 V;2. 触发器按动作特点可分为基本型、 、 和边沿型;3. 组合逻辑电路产生竞争
9、冒险的内因是 ;4. 三位二进制减法计数器的初始状态为101,四个脉冲后它的状态为 ;5. 如果要把一宽脉冲变换为窄脉冲应采用 触发器;6. 的扩展可分为 、 扩展两种;7. 是 可编程,是 可编程;8. 中的可组态为专用输入、 、寄存反馈输出等几种工作模式;9. 四位的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为 V。二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简及或式; (G1、G2为门1、2为传输门) (10分)三、由四位并行进位全加器74283构成图2所示: (15分)1.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 期末试卷 复习资料
限制150内