30秒定时器设计838.pdf





《30秒定时器设计838.pdf》由会员分享,可在线阅读,更多相关《30秒定时器设计838.pdf(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 郑州科技学院 数字电子技术课程设计任务书 专业 自动化 班级 一 班 学号 xxxxx 姓名 xxxx 一、设计题目 30 秒定时器 二、设计任务与要求 1.倒计时定时器,计数时间间隔 1 秒。2.用数码管显示计数值。3.可以复位和暂停。4.计时结束后报警。三、参考文献 1 江晓安,董秀峰.数字电子技术.西安:西安电子科技大学出版社,2008 2 王毓银.脉冲与数字电路(第 3 版).北京:高等教育出版社,1999 3 谢自美.电子线路设计、实验、测试,第二版.武汉:华中科技大学出版社,2000 4 陈明义.电子技术课程设计实用教程.长沙:中南大学出版社,2010 四、设计时间 年 月 日
2、至 年 月 日 指导教师签名:专业负责人签名:年 月 日 郑州科技学院 数字电子技术课程设计 题 目 30 秒定时器 学生姓名 专业班级 学 号 院(系)电气工程学院 指导教师 完成时间 目 录 1 设计目的(1)熟悉集成电路的引脚安排。(2)掌握芯片的逻辑功能及使用方法。(3)了解电路板结构及其接线方法。(4)了解 30 秒定时器的组成及工作原理。(5)熟悉 30 秒定时器的设计与制作。2 设计思路 本次设计电路需要设计一个具有30 秒倒计时功能的电路,计数时间间隔一秒,并且在倒计时过程中可以对电路进行暂停、继续和重置的功能,在倒计时结束时,即数码管显示 00 后,发出相应的报警信号。我们可
3、以用 555 定时电路构成的多谐振荡器来产生频率为10Hz 的脉冲,即输出周期为秒的方波脉冲,将该方波脉冲信号送到计数器 74LS192 的 CP 减计数脉冲端,再通过译码器 74LS48 把输入的 8421BCD 码经过内部电路“翻译”成七段(a,b,c,d,e,f,g)输出,显示十进制数,然后在适当的位置设置开关或控制电路即可实现计数器的直接清零,启动和暂停/连续、译码显示电路的显示与灭灯及光电报警等功能,本次电路用一个发光二极管作报警信号。3 设计过程 方案论证 30 秒倒计时的总体方框图如图 3-1 所示 秒脉冲发生器译码显示计数器控制电路报警电路 图 3-1 总体电路框图 30 秒定
4、时器主要有秒脉冲发生器、控制电路、计数器、译码显示和报警电路四部分组成。计数器完成 30 秒减计时功能,而控制电路是直接控制计数器的清零、启动计时、暂停/继续计数、译码显示等功能。当操作直接清零开关时能够使计数器清零并且数码显示 00;当启动计数时,计数器完成置数功能,数码显示 30 并开始递减;当暂停开关闭合时,控制电路封锁时钟脉冲信号,计数器处于封锁状态,停止计数,当暂停开关断开时,计数器继续计数;当计数结束时,数码管显示 00,报警电路接通,即发光二极管发光。秒脉冲发生器可以产生电路的时钟脉冲和定时标准的信号,用 555 定时电路作为秒脉冲发生器,555 定时器结构简单,使用灵活,用途广
5、泛,可以组成多种波形发生器多谐振荡器定时延时电路单稳态触发器双稳态触发器报警电路检测电路频率变换电路等。电路设计(1)计数器模块电路 计数器是一个用以实现计数功能的时序逻辑部件,它不仅可以用来对脉冲进行计数,还常用做数字系统的定时、分频和执行数字运算以及其他特定的逻辑功能。本实验中计数器选用中规模集成电路 74LS192 进行设计,74LS192 是异步、可预置的十进制加法/减法计数器,它采用 8421BCD 码二-十进制编码,其功能表如表 3-1 所示。表 31 74LS192 的功能表 CPU CPD LD CR 操作 0 0 置数 1 1 0 加计数 1 1 0 减计数 1 1 1 0
6、保持 1 清零 由此看出,当LD=1,CR=0,CPD=1时,如果有时钟脉冲加到CPU端,则计数器在预置数的基础上进行加法计数,当计数到 9 时,CO 端输出进位下降沿跳变脉冲;当 LD=1,CR=0,CPD=1 时,如果有时钟脉冲加到 CPD 端,则计数器在预置数 的基础上进行减法计数,当计数到 0 时,BO 端输出借位下降沿跳变脉冲。由此设计出三十进制减法计数器,具体电路图如图 3-2 所示。图中 QA QD 分别接七段译码器的四个输入端。LOAD 为预置输入控制端,低电平有效,CLR 为异步清零端,高电平有效。由于本次电路需要计数器进行减法运算,所以 74ls192中的 UP 端即 CP
7、U 加计数时钟输入端需要一直处于高电平,所以 UP 端直接和电源相连。图中的 CLR 即为 74ls192 芯片的 MR 清零端,所以要一直接低电平,电路中直接接地。图中预置数为(0011 0000)8421BCD=(30)10 。当低位计数器的借位输出端 BO 输出借位脉冲时,高位计数器才开始进行减法计数。当计数到高、低位计数器都为零时,高位计数器的借位输出端 BO 输出借位脉冲,使置数端 LD=0,则计数器完成计数,相应的报警电路导通。图中第二个计数器的 DOWN即 CPD 减计数时钟输入端需要连接相应的脉冲信号,以控制计数器的正常工作。图 3-2 计数器电路 74LS192 的管脚图和功
8、能如图 3-3 所示 图 3-3 74ls192 管脚排列及逻辑符号 U5 74LS192D A 15 B 1 C 10 D 9 UP 5 QA 3 QB 2 QC 6 QD 7 DOWN 4 LOAD 11 BO 13 CO 12 CLR 14 U7 74LS192D A 15 B 1 C 10 D 9 UP 5 QA 3 QB 2 QC 6 QD 7 DOWN 4 LOAD 11 BO 13 CO 12 CLR 14 VCC 5V J3 Key=Space 经查阅资料得:CPU 等同于在 Multisim 软件中的 UP 端,即表示加计数时钟输入端;CPD 等同于在 Multisim 软件
9、中的 DOWN 端,即表示减计数时钟输入端。PL 表示预置输入控制端,异步预置,等同于LOAD 端。TCU 为进位输出,等同于 CO;TCD 为借位输出,等同于 BO。(2)秒脉冲发生器 秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,秒脉冲信号输入到计数器的减计数时钟输入端,完成计数的功能。秒脉冲可以由 555 定时器电路组成的多谐振荡器提供。555 定时器是一种模拟和数字相混合的集成电路,其结构简单,使用灵活,用途广泛,可以组成多种波形发生器多谐振荡器定时延时电路单稳态触发器双稳态触发器报警电路检测电路频率变换电路等。通常只需在 555 定时器外接几个阻容元件就可以很方便的构成施密特触发
10、器和多谐振荡器。用 555 定时器构成多谐振荡器电路如图 3-4a 所示,多谐振荡电路是一种无稳态电路,它在接通电源后不需要外加触发信号,电路状态能够自动地不断变换,产生矩形波的输出,如图 3-5 所示的示波器输出。电路中有两个暂稳态,利用电源VCC通过 R1和 R2向电容器 C 充电,使 uO逐渐升高,升到 2VCC/3 时,uO跳变到低电平,放电端 D 导通,这时,电容器 C 通过电阻 R2和 D 端放电,使 uO下降,降到 VCC/3时,uO跳变到高电平,D 端截止,电源 VCC又通过 R1和 R2向电容器 C 充电。如此循环,振荡不停,电容器 C 在VCC/3和2VCC/3之间充电和放
11、电,输出连续的矩形脉冲,其波形如图 3-4b 所示。图 3-4 555 构成的振荡电路及其波形 图 3-5 555 定时器发出的矩形波 输出信号 uO的脉宽 tW1、tW2、周期 T 的计算公式如下:tW1(R1R2)C (3-1)8 4 7 6 555 3 2 1 5 R1 R2 uc C+VCC uo F t uo 0 tw2 tw1 t uc 0 CCV32 CCV31 T(a)(b)tW2 (3-2)TtW1tW2(R12R2)C (3-3)根据要求,该系统中要使 555 构成的多谐振荡电路产生 10Hz 的脉冲,因此我们可以令 R1=47k,R2=47k,C=,得到周期 T=(47+
12、2X47)=S,按照图3-6 连接的电路就可以产生 10Hz 的方波脉冲,即时间为一秒。A1555_VIRTUALGNDDISOUTRSTVCCTHRCONTRIVDD5VR447kR547kC11FC20.1F 图 3-6 秒脉冲发生器电路 在实际电路中我们用 NE555 定时器芯片,其管脚排列图如图 3-7 所示 图 3-7 NE555 定时器芯片管脚图 经查阅资料可得图中各引脚代表为:1 地 GND 2 触发 3 输出 4 复位 5 控制电压 6 门限(阈值)7 放电 8 电源电压 Vcc 。(3)控制电路 控制电路即要满足对电路的启动、暂停、继续、重置的功能,其中电路的启动和重置要结合
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 30 定时器 设计 838

限制150内