数电实验报告半加全加器23435.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《数电实验报告半加全加器23435.pdf》由会员分享,可在线阅读,更多相关《数电实验报告半加全加器23435.pdf(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验二 半加/减器与全加/减器 一、实验目的:(1)掌握全加器和半加器的逻辑功能。(2)熟悉集成加法器的使用方法。(3)了解算术运算电路的结构。二、实验设备:1、74LS00(二输入端四与非门)2、74LS86(二输入端四异或门)3、数字电路实验箱、导线若干。(74LS00 引脚图)(74LS86 引脚图)三、实验原理:两个二进制数相加,叫做半加,实现半加操作的电路,称为半加器。A 表示被加数,B 表示加数,S 表示半加和,Co 表示向高位的进位。全加器能进行加数、被加数和低位来的信号相加,并给出该位的进位信号以及和。四、实验内容:用 74LS00 和 74LS86 实现半加器、全加器的逻辑电
2、路功能。(一)半加器、半减器 M=0 时实现半加,M=1 时实现半减,真值表如下:功能 M A B S C 半加 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 半减 1 0 0 0 0 1 0 1 1 1 1 1 0 1 0 1 1 1 0 0 (半加器图形符号)2、(1)S 真值表:MA B 00 01 11 10 0 0 1 1 0 1 1 0 0 1 BABABAS(2)C 真值表:MA B 00 01 11 10 0 0 0 0 0 1 0 1 0 1)(MABC (二)全加器、全减器 M=0 实现全加,M=1 实现全减,真值表和图形符号如下:M A
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 报告 全加器 23435
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内