微机原理试题集+答案(88页).docx
《微机原理试题集+答案(88页).docx》由会员分享,可在线阅读,更多相关《微机原理试题集+答案(88页).docx(87页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-微机原理试题集+答案-第 87 页第1章 概述1电子计算机主要由 运算器 、 控制器 、 存储器 、 输入设备 和 输出设备 等五部分组成。2 运算器 和 控制器 集成在一块芯片上,被称作CPU。3总线按其功能可分 数据总线 、 地址总线 和 控制总线 三种不同类型的总线。4计算机系统与外部设备之间相互连接的总线称为 系统总线(或通信总线) ;用于连接微型机系统内各插件板的总线称为系统内总线(板级总线) ;CPU内部连接各寄存器及运算部件之间的总线称为 内部总线 。5迄今为止电子计算机所共同遵循的工作原理是 程序存储 和 程序控制 的工作原理。这种原理又称为 冯诺依曼型 原理。第3章 微处理
2、器及其结构18086/8088 CPU执行指令中所需操作数地址由 EU 计算出 16 位偏移量部分送 BIU ,由 BIU 最后形成一个 20 位的内存单元物理地址。28086/8088 CPU在总线周期的T1 时刻,用A19/S6A16/S3 输出 20 位地址信息的最高 4 位,而在其他时钟周期,则输出 状态 信息。38086/8088 CPU复位后,从 0FFFF0H 单元开始读取指令字节,一般这个单元在 ROM 区中,在其中设置一条 跳转 指令,使CPU对系统进行初始化。48086系统的存储体系结构中,1MB存储体分 2 个库,每个库的容量都是512K字节,其中和数据总线D15D8相连
3、的库全部由 奇地址 单元组成,称为高位字节库,并用作为此库的选通信号。58086/8088系统中,可以有 64K 个段起始地址,任意相邻的两个段起始地址相距 16 个存储单元。6用段基值及偏移量来指明内存单元地址的方式称为 逻辑地址 。7通常8086/8088 CPU中当EU执行一条占用很多时钟周期的指令时,或者在多处理器系统中在交换总线控制时会出现 空闲 状态。88086 CPU使用 16 根地址线访问I/O端口,最多可访问 64K 个字节端口,使用 20 根地址线访问存储单元,最多可访问 1M 个字节单元。9CPU取一条指令并执行该指令的时间称为 指令 周期,它通常包含若干个 总线 周期,
4、而后者又包含有若干个 时钟 周期。1某微机最大可寻址的内存空间为16MB,其CPU的地址总线至少应有(24)条。28086/8088 CPU的RESET引脚至少应维持 4 个时钟周期的正脉冲宽度才能有效复位。3当RESET信号进入高电平状态时,将使8086/8088 CPU的 CS 寄存器初始化为0FFFFH。48086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在 T3 和T4状态之间插入若干等待周期TW。58086/8088 CPU中标志寄存器的主要作用是 产生影响或控制某些后续指令所需的标志 。68086最小模式下的存储器读周期中地址锁存发
5、生在总线周期的 T1 时刻。7指令指针IP的作用是 保存正在执行的一条指令 。88086CPU有两种工作模式,最小模式的特点是 CPU提供全部控制信号。第4章 8086/8088CPU指令系统1寄存器间接寻址方式中,操作数在 存储单元 中。2用BP作基址变址寻址时,操作数所在的段是当前 堆栈段。9条件转移指令JNE的条件是 ZF0 。4调用CALL指令可有 段内直接.段内间接.段间直接.段间间接 。5在数据传送类指令中,只有 SAHF 和 POPF 两条指令会影响标志位的值,其中指令 POPF 是唯一可以改变TF标志的指令。第5章 汇编语言程序设计1段定义伪指令语句用 SEGMENT 语句表示
6、开始,以 ENDS 语句表示结束。2ARRAY DW 10 DUP(5 DUP (4 DUP (20H,40H,60H)语句执行后共占 1200 字节存储单元。3汇编语句中,一个过程有NEAR和FAR两种属性。NEAR属性表示主程序和子程序 在同一个代码段中 ,FAR属性表示主程序和子程序不在同一个代码段中。4DOS系统功能号应放在 AH 寄存器中。5子程序又称 过程 ,它可以由 PROC 语句定义,由 ENDP 语句结束,属性可以是 NEAR 或 FAR 。6假设VAR为数据段中已定义的变量,则指令MOV BX,OFFSET VAR中源操作数的寻址方式是 立即数寻址 。7EXE文件产生在 连
7、接 之后。8主程序与子程序之间传递参数可通过 堆栈、存储器单元、通用寄存器进行。9计算机系统软件中的汇编程序是一种 翻译程序。第6章 存储器系统一、选择题1存储容量、集成度、最大存储时间 是半导体存储器芯片的性能指标。2高速缓存由 DRAM 构成。3由2K1bit的芯片组成容量为4K8bit的存储器需要 16个 存储芯片。6外存储器包括 软磁盘、磁带、硬磁盘、光盘。7在多级存储体系结构中,Cache-主存结构主要用于解决 主存与CPU速度不匹配 的问题。8动态RAM的特点之一是需要 刷新电路、存取速度高于静态RAM 。1.在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是 Cac
8、he 存储器,它是由 DRAM 类型的芯片构成,而主存储器则是由 SRAM 类型的芯片构成。2将存储器与系统相连的译码片选方式有 线选法、部分地址译码法和 全地址译码 法。4微机系统中存储器通常被视为 Cache 、 主存 、辅存 三级结构。第7章 中断技术18086 CPU工作在总线请求方式时,会让出 地址、数据和控制总线。1中断矢量就是中断服务子程序的 入口地址 ,在内存中占有 4 个存储单元,其中低地址存储单元存放的是 IP内容,高地址存储单元存放的是 CS内容。2中断返回指令是 IRET ,该指令将堆栈中保存的断点弹出后依次装入 IP 寄存器和 CS 寄存器中,将堆栈中保存的标志装入
9、Flags 中。3CPU响应8259A中断,在引脚上输出 2 个负脉冲,在第 2 个负脉冲期间读入中断类型码。48086CPU共可管理 256 个中断,中断矢量表放在从 00000 H地址单元到 003FF H地址单元,总共有 1K 个字节。5CPU响应中断后将 Flags 寄存器入栈保存,然后自动将 IF 标志和 TF 标志复位。若要实现中断嵌套,必须在中断服务子程序中执行一条 开中断 指令。第8章 输入/输出接口技术18086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到( A )上。A. 地址总线 B. 数据总线 C. 存储器 D. 寄存器2在CPU与外设进行数据传送时,下列
10、( C )方式可提高系统的工作效率。A. 无条件传送 B. 查询传送 C. 中断传送 D. 前三项均可3外部设备的端口包括 ( ABC )。A. 数据端口 B. 状态端口 C. 控制端口 D. 写保护口4CPU 在数据线上传输的信息可能是 ( ABC )。A. 数据 B. 状态 C. 命令 D. 模拟量5PC/XT机对I/O端口的寻址方式有( AF )。A. 端口直接寻址 B. 寄存器寻址 C. 基址寻址D. 变址寻址 E. 寄存器相对寻址 F. DX 间接寻址6PC机在和I/O端口输入输出数据时,I/O数据须经( AE )传送。A. AL B. BL C. CL D. DL E. AX F.
11、 BX G. CX H. DX7I/O接口电路中,8255控制口可能使用的端口地址只能是( D )。A. 00H B. 01H C. 04H D. 07H8程序查询I/O的流程总是按( B )的次序完成一个字符的传输。A. 写数据端口,读/写控制端口 B.读状态端口,读/写数据端口 C. 写控制端口,读/写状态端口 D. 随I/O接口的具体要求而定。9由( D )引脚的连接方式可以确定8255的端口地址。A. 、 B. 、A0 C. A0、A1 D. A0、A1、10若8255A接口芯片的A口工作在方式2时,B口可以工作在(D )。A. 方式0 B. 位控方式 C. 方式2 D. 方式0或方式
12、111在CPU与外设之间设计接口电路的目的主要有(ABCD)。A. 解决驱动能力问题 B. 控制数据传输速度 C. 完成数据形式转换 D. 负责CPU与外设的联络二、填空题1对I/O端口的编址一般有 外设与内存统一编址 方式和外设与内存独立编址 方式。PC机采用的是 独立编址 方式。2在PC系列微机中,I/O指令采用直接寻址方式的I/O端口有 256 个。采用DX间接寻址方式可寻址的I/O端口有 64K 个。3数据的输入/输出指的是CPU与 外设 进行数据交换。4数据输入/输出的四种方式是 无条件传送方式 、条件传送方式、 中断方式 和 DMA传送方式 。5CPU在执行OUT DX,AL指令时
13、, DX 寄存器的内容送到地址总线上, AL 寄存器的内容送到数据总线上。6当CPU执行IN AL,DX指令时,引脚为 低 电平,为 低 电平, 为 高电平。第9章 串行通信技术及其接口芯片一、填空题1如果串行传输速率是2400波特,则数据位的时钟周期是 4.1710-4 秒。2设串行异步传送的数据格式是7个数据位、1个停止位、1个校验位,波特率为2400,则每秒钟传送的最大字符数为 240 个。3为使传送过程更可靠,在串行异步通信接口中设立了三种出错标志,分别是溢出错 、 格式错 和奇偶错。4串行通信根据其连接方式的不同可分为单工、 单双工 和 全双工 等三种。5设8251A工作于异步方式,
14、收发时钟频率为38.4KHz,波特率为2400。数据格式为7位数据位,1位停止位,偶校验,则8251A的方式字为 7AH 。二、单项选择题1串行同步传送时,每一帧数据都是由( D )开头的。A.低电平 B.高电平 C.起始位 D.同步字符2RS232是一种常用的串行总路线标准,它规定逻辑“0”对应的电平是(C)。A.0+1.8V B. +2.8+5V C. +3+15V D. -15-3V 3现行PC机中打印机与主机的接口标准大多采用( C )。A.IDE B.Centoronics C.RS-232C D.SCSI4USB通用串行总线实际上是一个万能插口,目前在PC机上都有USB连接器插座,
15、USB连接器为( C )芯连接器。A.2B.3C.4D.558251A的方式控制字(即模式字)的作用是( A )。 A.决定8251的数据格式 B.决定8251的数据格式和传送方向 C.决定8251何时收发 D.以上都不对 6在数据传输率相同的情况下,同步字符串送的速度高于异步字符传输,其原因是( D )。A.字符间无间隔B.双方通信同步 C.发生错误的概率少D.附加位信息总量少 7异步串行通信中,收发双方必须保持( C )。A.收发时钟相同B.停止位相同C.数据格式和波特率相同D.以上都正确8可编程通信接口芯片8251A( D )。A.可用作并行接口B.仅可用作异步串行接口C.仅可用作同步串
16、行接口D.可用作同步、异步串行接口模拟试题(一)一、单选题1在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是 。A. 汇编指令B. 伪指令C. 机器指令D. 宏指令2在CMP AX,DX指令执行后,当标志位SF、OF、ZF满足下列逻辑关系(SFOF)ZF0时,表明 。A. (AX) (DX)B. (AX) (DX) C. (AX) (3.FC)H。( )68086系统中,每个存储单元都只对应一个唯一的物理地址和一个唯一的逻辑地址。( )78086的中断分为可屏蔽中断和不可屏蔽中断两种。( )8串行接口中“串行”的含意仅指接口与外设之间的数据交换是串行的,而接口与CPU之
17、间的数据交换仍是并行的。三、填空题设模为28,则52的补码为 _H,14的补码为 _H,-0的反码为 _H。设内存中一个数据区的起始地址是1020H:0A1CBH,在存入5个字数据后,该数据区的下一个可以使用的单元的物理地址是 _。8086根据所构成系统大小的不同,可以工作在最大方式或最小方式。在最大方式下,系统需使用 _ 来形成总线周期。微机系统内,按信息传输的范围不同,可有 _,_,_,_等四级总线。CPU对外设进行数据传送的方式有三种,即 _,_,或_。汇编指令通常包括 _ 和 _ 两部分。8086系统中,默认方式下对指令寻址由寄存器 _ 和 _ 完成,而堆栈段中的偏移量可由寄存器 _
18、或 _ 来指示。程序存储与程序控制原理的含义是 _ 。四、程序阅读下面的程序通过子程序调用,将数组ARRAY的COUNT个元素求和,并将结果送SUM单元,分析这段程序后,补充完整程序中的空格部分。SUMDW?ARRAYDW 200 DUP(?)COUNT DW 200MOV BX, OFFSET SUMPUSH BXMOV BX, OFFSET ARRAYPUSH BXMOV BX, OFFSET COUNTPUSH BXCALL SUMPROLABEL1:SUMPRO PROC NEARPUSH AXPUSH BXPUSH SIPUSH DIPUSH BPMOV BP, SPMOV SI,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 原理 试题 答案 88
限制150内