简易频率计设计PLD付优秀PPT.ppt
《简易频率计设计PLD付优秀PPT.ppt》由会员分享,可在线阅读,更多相关《简易频率计设计PLD付优秀PPT.ppt(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、三、程序设计思路三、程序设计思路 依据系统时钟接受分频电路,分出计数闸门信号,动态扫依据系统时钟接受分频电路,分出计数闸门信号,动态扫描频率信号;在单位闸门时间(描频率信号;在单位闸门时间(1秒)内对被测信号进行计数,秒)内对被测信号进行计数,计数值即为信号的频率;利用闸门信号的边沿限制锁存和清零。计数值即为信号的频率;利用闸门信号的边沿限制锁存和清零。依据测量原理,将整个系统分为四个模块:闸门、扫描依据测量原理,将整个系统分为四个模块:闸门、扫描信号信号模块,信号信号模块,8个十进制计数级联模块,锁存器模块,动个十进制计数级联模块,锁存器模块,动态扫描译码模块。态扫描译码模块。三、程序设计思
2、路三、程序设计思路标准标准时钟时钟闸门闸门扫描扫描模块模块计数计数模块模块锁锁存存器器锁存锁存待测信号待测信号1S GATECLRDELAYDELAY动动态态扫扫描描ENCLK图2 设计框图显示显示3.1 闸门扫描模块(闸门扫描模块(test_time)闸门扫描信号模块的作用是产生测频所须要的各种时钟限制闸门扫描信号模块的作用是产生测频所须要的各种时钟限制信号,主要有信号,主要有1秒的闸门信号,数码管扫描时钟,被测方波信号秒的闸门信号,数码管扫描时钟,被测方波信号(试验条件的缘由,被测信号内部产生,实际可以外接)。(试验条件的缘由,被测信号内部产生,实际可以外接)。3.1 部分代码(部分代码(
3、test_time)3.2 8位十进制计数器模块(位十进制计数器模块(fre_measure)8位十进制计数器模块的作用是在位十进制计数器模块的作用是在1秒的闸门时间内,对被测秒的闸门时间内,对被测信号进行计数,同时待计数结果锁存后,对计数器清零。为便信号进行计数,同时待计数结果锁存后,对计数器清零。为便于测试,设计带置数功能,置数按键有效时,数码管又高到低于测试,设计带置数功能,置数按键有效时,数码管又高到低依次显示依次显示76543210。(部分代码部分代码)fre_measure3.3 8个个4位数据锁存器模块(位数据锁存器模块(suocun_frq)8个个4位数据锁存器模块的作用是对测
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 简易 频率计 设计 PLD 优秀 PPT
限制150内