集成电路制造流程.pptx
《集成电路制造流程.pptx》由会员分享,可在线阅读,更多相关《集成电路制造流程.pptx(62页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷1芯片制造过程2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷2集成电路制造流程晶圆-单晶制备2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷3直拉法拉单晶直拉法拉单晶晶圆-单晶制备2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷4区熔法拉单晶区熔法拉单晶 为了得到所需的电阻率的晶体,掺杂材料被加到拉单晶炉的熔体中,纯硅的电阻率在2.5X105欧cm.掺杂浓度在2X1021/m3,电阻率1020欧 cm.晶圆-切片2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷5切片磨片倒角得
2、到晶圆切片磨片倒角得到晶圆晶圆制备-外延层n硅的外延发展的起因是为了提高双极器件和集成电路的性能。外延层就是在重掺杂衬底上生长一层轻掺杂的外延层。n外延层的作用在优化PN结击穿电压的同时降低了集电极电阻。在CMOS工艺中器件尺寸的缩小将闩锁效应降到最低。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷6光刻2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷7n光刻的本质是把电路结构复制到以后要进行刻蚀和离子注入的硅片上。这些结构首先以图形的形式制作在掩膜板的玻璃板上,通过紫外光透过掩膜板把图形转移到硅片上的光敏薄膜上。光刻n光刻使用光敏材料和可控的曝光在硅表面形成三维
3、图形。光刻的过程是照相、光刻、掩膜、图形形成过程的总称。总的来说,光刻就在将图形转移到一个平面的任一复制过程。n光刻通常被认为是IC制造制造中最关键的步骤,最关键的步骤,需要很高的性能才能结合其他工艺获得高成品率的最终产品。据估计光刻成本在整个硅片加工成本中几乎占到1/3.2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷8光刻2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷9掺杂n硅片在生长过程中被掺入了杂质原子,从而形成了P型型和和N型型硅硅。杂质的类型由制造商决定,在硅片制造过程中,有选择地引入杂质可以在硅片上产生器件。这些杂质通过硅片上的掩膜窗口,进入硅的晶体
4、结构中,形成掺掺杂杂区区。掺杂的工艺扩散和离子注入2种方法。种方法。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷10掺杂-扩散n硅中固态杂质的扩散需要3个步骤个步骤:预淀积、推进(推阱)、和退火(激活杂质)。n预淀积过程中,硅片被送入到高温扩散炉中,杂质从源转移到扩散炉中,温度800到1100持续1030分钟,杂质仅进入了硅片很薄的一层。n推进:在高温过程中(1000到到1250),),使淀积的杂质穿过硅晶体,在硅中形成期望的结深。n退火:温度稍微升高一点,使杂质原子与硅中原子键合,激活杂原子。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷11掺杂-离子注入n
5、离子注入是一种向硅材料中引入可控数量的杂质,以改变其电学性能的方法。在现代硅制造过程中有广泛的应用,其中最主要的用途是掺杂半导体材料,离子注入能够重复控制杂质浓度和深度,在几乎所有的应用中都优于扩散。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷12离子注入机示意图离子注入机示意图掺杂-离子注入n精确控制杂质含量(误差在2%左右,扩散工艺为510%)n很好的杂质均匀性(通过扫描的方法来控制杂质的均匀性)n对杂质穿透深度有很好的控制(通过控制离子束能量控制杂质的穿透深度)n低温工艺(注入温度在中温125下进行)n高速离子束能穿过薄膜n更小的侧墙扩散,使器件分布间隔更加紧密,减小栅
6、-源和栅-漏重叠。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷13CVD(化学气象淀积)n化学气象淀积是通过气体的化学反应在硅片表面上淀积一层固体膜的工艺。CVD工工艺经常用来淀积1.二氧化硅:用于形成层间介质,浅槽隔离的填充物和侧墙。2.氮化硅:用于制造浅槽隔离用的掩膜和硅片最终的钝化层。3.多晶硅:用于淀积多晶硅栅或多晶硅电阻。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷14N阱扩散nN阱 CMOS工 艺 中,NMOS位 于 外 延 层,而PMOS位于N阱中。晶片热化后使用N阱掩膜板对外延层上的氧化层上的光刻胶进行光刻,氧化物刻蚀出窗口后,从窗口注入一定
7、剂量的磷离子。高温推结工艺产生深的轻掺杂N型区域,称为N阱。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷15场注入(沟道终止注入)n为了制造实用的MOS管,CMOS工艺一直谨慎的减小阈值电压。LOCOS(local oxidation of silicon,局部氧化)可以使用厚的场氧来提高后场阈值电压,避免在场氧下形成反型层。同时可以在场区下面选择性注入一些杂质来提高厚场区的阈值电压。P区接受P型的场区注入,N区接受N型的沟道注入。n在所有场氧生长的地方都需要进行场注入:1、场区注入时可以确保场氧在较大电压偏置下不会形成反型层。2、重掺杂下的反偏PN结的反向漏电流很小,确保2
8、个MOSFET不会导通。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷16场氧(热氧化生长)n热氧化即通过把硅暴露在高纯氧的高温气氛围里完成均匀氧化层的生长。热氧化分为湿氧氧化和干氧氧化两种。n湿氧氧化:当反应中有水汽参与,即湿氧氧化,氧化速率较快。n干氧氧化:如果氧化反应在没有水汽的环境里,称为干氧氧化。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷17场氧(热氧化生长)n湿氧氧化因为水蒸气在Si中的扩散速度比氧气快,所以湿氧氧化速度快,氧化膜的质量差。n干氧氧化速度慢,但是氧化膜的致密度较好。n湿氧氧化一般用于制造场氧,n干法氧化用于制造硅栅用的薄氧。201
9、2-04-23中国科学技术大学 快电子实验室 刘树彬赵雷18栅氧和阈值电压调整n未经调整的PMOS管的阈值电压在-1.5 V到-1.9 V之间,NMOS可能在-0.2 V到0.2 V之间。所以在栅氧(厚度在0.01 um0.03 um)生长后,一般在栅氧区注入硼来进行阈值电压调整。n工艺线上一般同时对NMOS和PMOS进行阈值电压调整,将NMOS阈值电压调整到0.70.8 V,PMOS调整到0.80.9 V阱区掺杂浓度过高会导致阱区结电容和衬偏效应更加明显,阈值电压调整可以降低阱的掺杂浓度。2012-04-23中国科学技术大学 快电子实验室 刘树彬赵雷19多晶硅淀积n使用多晶硅掩膜(也成Pol
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 制造 流程
限制150内