EDA综合课程设计.pptx
《EDA综合课程设计.pptx》由会员分享,可在线阅读,更多相关《EDA综合课程设计.pptx(48页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、一、EDA-V型实验系统介绍1、系统整体结构图2、将要用到的主要模块8位七段数码管显示模块;1616点阵模块;CPLD/FPGA适配器接口;12位按键输入模块;18位拨码开关输入模块;蜂鸣器输出模块;可调数字信号源;82LED灯。第1页/共48页实验系统布局图返回第2页/共48页8位七段数码管显示模块第3页/共48页8位七段数码管显示模块:数码管为共阴数码管。本模块的输入口共有11个,其中8个段信号输入口,分别为A、B、C、D、E、F、G、DP;3个位信号输入口,分别为SEL0、SEL1、SEL2。其中SEL0、SEL1、SEL2位于1616点阵模块区,它们经3-8译码器后送给数码管作位选信号
2、,最右边为第一位,对应关系如下表:接口序号数码管状态SEL2SEL1SEL0111第1位亮110第2位亮101第3位亮100第4位亮011第5位亮010第6位亮001第7位亮000第8位亮返回第4页/共48页1616点阵模块第5页/共48页1616点阵模块;列选信号为SEL0SEL3经4-16线译码器后给出,最右边为第一列;行选信号为L0L15,最上方为第一行。SEL3SEL2SEL1SEL0点亮列号1111第1列1110第2列1101第3列1100第4列1011第5列1010第6列1001第7列1000第8列0111第9列0110第10列0101第11列0100第12列0011第13列001
3、0第14列0001第15列0000第16列返回第6页/共48页CPLD/FPGA适配器接口:下载该芯片时将芯片选择开关拨向CPLD。18位拨码开关输入模块:开关拨向下时为低电平,拨向上时为高电平。输出口最左边对应开关D17,最右边对应开关D0。蜂鸣器输出模块;当输入口BELL_IN输入高电平时,蜂鸣器响。返回12位按键输入模块开关弹起时为高电平,按下时为低电平。输出口最左边对应开关K1。第7页/共48页可调数字信号源:时钟信号源可产生从1.2Hz20MHz之间的任意频率。该电路采用全数字化设计,提供的最高方波频率为20MHz,最低频率为1.2Hz,并且频率可以在这个范围内随意组合变化。整个信号
4、源共有6个输出口(CLK0CLK5),每个输出口输出的频率各不相同,通过JP1JP11这11组跳线来完成设置。具体设置方案见实验指导书。返回第8页/共48页EDA综合课程设计(一)计数器及数码显示综合设计第9页/共48页一、实验目的1、设计一个带使能输入、进位输出及同步清0的增1十进制计数器,波形图见图1-1;2、设计一个带使能输入及同步清0的增1十二进制计数器,波形图见图1-2;3、设计一个带使能输入及同步清0的六十进制同步加法计数器;4、设计一个四位二进制可逆计数器;5、设计一个共阴7段数码管控制接口,要求:在时钟信号的控制下,使6位数码管动态刷新显示上述计数器的计数结果。第10页/共48
5、页8位LED显示器接口第11页/共48页EDA综合课程设计(二)数字秒表设计第12页/共48页一、设计要求:秒表共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便于和显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。秒表的逻辑结构较简单,它主要由显示译码器、分频器、十进制计数器、六进制计数器和报警器组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲。除此之外,整个秒表还需有一个启动信号和一个归零信号,以便秒表能随意停止及启动。第13页/共48页二、模块结构四个10进制计数器:用来分别对
6、百分之一秒、十分之一秒、秒和分进行计数;两个6进制计数器:用来分别对十秒和十分进行计数;分频器:用来产生100HZ计时脉冲;显示译码器:完成对显示的控制。第14页/共48页三、实验内容及步骤:1.根据电路持点,用层次设计概念将此设计任务分成若干模块,规定每一模块的功能和各模块之间的接口。让几个学生分做和调试其中之一,然后再将各模块合起来联试。以培养学生之间的合作精神,同时加深层次化设计概念。2.了解软件的元件管理深层含义,以及模块元件之间的连接概念,对于不同目录下的同一设计,如何熔合。3.适配划分前后的仿真内容有何不同概念,仿真信号对象有何不同,让学生有更深一步了解。熟悉了CPLD设计的调试过
7、程中手段的多样化。4.按适配划分后的管脚定位,同相关功能块硬件电路接口连线。5所有模块全用VHDL语言描述。第15页/共48页数字秒表内部结构图。第16页/共48页分时选择模块第17页/共48页四、硬件要求:主芯片EPF10K10LC84-4。6位八段扫描共阴级数码显示管。二个按键开关(归零,启动)。第18页/共48页五、实验连线:输入接口:1 1代表归零,启动信号RESET、START的管脚分别连接按键开关。2 2蜂鸣器鸣响信号SPEAKER接蜂鸣器的输入。3 3代表计数时钟信号CLK的管脚同2.5MHZ时钟源相连。输出接口:代表扫描显示的驱动信号管脚SEL2,SEL1,SEL0和AG参照设
8、计一中的连法。第19页/共48页EDA综合课程设计(三)数字钟设计第20页/共48页一、设计要求(数字钟的功能)1 1具有时,分,秒,计数显示功能,以24小时循环计时。2 2具有清零,调节小时、分钟功能。3.3.具有整点报时功能,整点报时的同时LEDLED灯花样显示。第21页/共48页二、实验目的:1掌握多位计数器相连的设计方法。2掌握十进制、六进制、二十四进制计数器的设计方法。3巩固多位共阴极扫描显示数码管的驱动及编码。4掌握扬声器的驱动。5LED灯的花样显示。6.6.掌握EDAEDA技术的层次化设计方法。第22页/共48页三、硬件要求:1主芯片EPF10K10LC84-4。28个LED灯。
9、3蜂鸣器。48位八段扫描共阴极数码显示管。5 5三个按键开关(清零,调小时,调分钟)。第23页/共48页四、实验原理:在同一芯片EPF10K10上集成了如下电路模块:1时钟计数:秒60进制BCD码计数;分60进制BCD码计数;时24进制BCD码计数;同时整个计数器有清零,调分,调时功能。在接近整数时间能提供报时信号。2具有驱动8位八段共阴扫描数码管的片选驱动信号输出和八段字形译码输出。3蜂鸣器在整点时有报时驱动信号产生。4 4LEDLED灯在整点时有花样显示信号产生。第24页/共48页五、模块说明:各种进制的计数及时钟控制模块(10进制、6进制、24进制);扫描分时显示、译码模块;彩灯、扬声器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 综合 课程设计
限制150内