ADC入门 基础知识.pptx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《ADC入门 基础知识.pptx》由会员分享,可在线阅读,更多相关《ADC入门 基础知识.pptx(67页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1ADC是什么ADC:模拟数字转换器 模拟数字转换器和数字模拟转换器是模拟系统和数字系统之间的桥梁,是现代微电子数字通讯系统中非常重要的模块。第1页/共67页2背景、发展 随着CMOS制作工艺的迅猛发展,越来越多的信号被移到数字领域来处理,从而达到降低成本,降低功耗,提高速度的目的。这就使我们迫切需要一种低功耗、低电压而且能够用标准深亚微米技术实现的ADC。第2页/共67页3现状 国内在高性能芯片的研究和设计方面还比较落后,这就造成了各种高性能芯片的巨大需求和国内芯片产业落后之间的巨大矛盾。而且,由于一些高端芯片产品受到国外的进口限制,这对我国国防现代化发展以及民用电子通信工业的发展非常不利。
2、这就迫使我们必须自己研究设计出高速、高精度的模数转换器。第3页/共67页4发展方向 在未来,模数转换芯片的主要发展方向是1、高分辨率2、高转换速度3、低功耗4、单电源低电压5、单片化第4页/共67页5高分辨率高分辨率:目前分辨率最高可以达到 31 bit(TI公司的ADS1282)10bit及以上分辨率的A/D转换电路,它所达到的精度超过了现在工艺能实现的最大电容匹配,所以必须采用一定的校正措施。校正技术分为:缺点数字校正运用算法逻辑等后台处理技术来消除电路对温度及误差匹配等方面所产生的影响模拟校正采用电容误差平均技术需要一个额外的始终周期,这样便降低了电路速度。第5页/共67页6高转换速度
3、A/D转换电路的速度主要是受运放建立时间和比较器响应速度的影响。因此必须优化单级电路的建立特性,提高运放的增益可以保证系统精度的同时确保运放的大宽带、提高运放的压摆率设计、压摆区和线性建立区的合理分割等。目前国际上已经产品化的 ADC 采样速率最高可以达到 2.2GSPs(Maxiam公司的 MAX109)第6页/共67页7矛盾与解决 在集成电路设计中,速度和精度两者相互对立:如果追求高速度,就必须降低精度,比如 Maxiam 公司的MAX109,采样速率达到 2.2 GSPs,但分辨率只有 8bit;如果追求高精度,就必须降低速度,如 TI 公司的 ADS1282,分辨率达到 31 bit,
4、但采样速率只有 4KSPs;然而最常见的情况是根据不同的应用在两者之间进行折中。我国从 70 年代开始研制 ADC,至今已经有 8 bit、10 bit、12 bit、14 bit 的 ADC产品,但产品性能还远远达不到高端应用的要求,与国外水平相差甚远;高端 ADC还处于高校和研究所的研究开发阶段。第7页/共67页8低功耗、低电压、单片化 单元电路的一些优化设计也可以降低功耗,如动态偏置、开关电容动态共模反馈以及动态比较器等。低电压是现在应用发展的一个趋势,主要有运放的rail-to-rail设计、模拟开关的电压自举等方法。第8页/共67页9ADC的基本框架第9页/共67页10Nyquist
5、 采样定理 Nyquist 采样定理:其中,是输入信号的频率 是采样频率 被采样的信号只有在满足采样定理的情况下,才能够被重构还原。第10页/共67页11ADC的输入输出 下图是3位ADC的理想输入输出曲线。第11页/共67页12ADC的性能参数ADC 的性能参数主要有:分辨率(Resolution)微分非线性(Differential Nonlinearity简称 DNL)积分非线性(Integral Nonlinearity 简称 INL)失调误差增益误差信噪比(Signal to Noise Ratio)无杂散动态范围(Spurious Free Dynamic Range 简称 SFD
6、R)总谐波失真(Total Harmonic Distortion,THD)转换速度第12页/共67页13分辨率(Resolution)ADC的分辨率是指转换器所能分辨的最小量化信号的能力。对于一个二进制N位分辨率的ADC,假设满摆幅的输入范围为 ,所能分辨的最小电平则为 同时,分辨率通常随着噪声和非线性的增加而下降,因此,描述ADC真正的分辨率还应包括噪声和非线性。第13页/共67页14微分非线性误差(DNL)第14页/共67页15积分非线性误差(INL)第15页/共67页16失调误差失调误差:零输入时转换器输入输出特性曲线的偏移。第16页/共67页17增益误差增益误差:满量程输出时,实际的
7、模拟输入信号和理想的模拟输入信号间的差值。增益误差使传输特性曲线绕坐标原点相对于理想特性曲线发生了一定角度的偏移。第17页/共67页18信噪比 信噪比指输出信号功耗和噪声功耗间的比值,用表示。其中,信号是指频谱图中基波分量的有效值,噪声总能量信号能量和谐波的能量。理想的噪声主要来自量化噪声。对于正弦输入信号,信噪比的理论最大值为:其中,N是ADC的位数。第18页/共67页19信噪失真比 信噪失真比:基本的信号功耗与所有谐波失真,混叠谐波以及所有的噪声功耗之和的比值。它是衡量模数转换器最重要的指标。与输入信号频率、幅度等因素有关。第19页/共67页20无杂散动态范围 第20页/共67页21总谐波
8、失真(Total Harmonic Distortion)总谐波失真:整个频带中各次谐波的功率之和。第21页/共67页22转换速度 转换速度是指 ADC 每秒将输入的模拟信号转换成数字信号的次数,其单位为ksps 或 Msps(kilo/Million Samples per Second)。第22页/共67页23CMOS ADC 的结构 CMOS ADC 的结构有很多种,其中主要包括 Flash ADC 两步式ADC 逐次逼近型ADC -ADC Pipeline ADC 第23页/共67页24Flash ADC 的基本架构以及工作原理全并行ADC(Flash ADC)原理:假如一个n位的全并
9、行结构ADC,通常是由 个并行比较器,个参考电压及二进制译码电路组成。基准间隔是 即一个LSB。每一个比较器对输入信号进行采样,并把输入信号与相对应的参考电压相比较,后将比较结果输入到优先编码的编码电路进行编码,最终输出N位的二进制编码。第24页/共67页25Flash A/D转换器结构图 全并行A/D转换器结构图 3bit FlashADC 的基本框架第25页/共67页26Flash ADC优缺点 全并行结构的ADC实现一次转换只需要整个电路比较一次,所以其转换速率非常快。但对于一个n位的全并行结构ADC,它需要 个并行比较器和参考电压,随着ADC位数的提高,其电路复杂程度会随着指数上升。因
10、此,这种结构主要用来设计高速、中低分辨率(6bit)的ADC。第26页/共67页27两步式模数转换器 两步式模数转换器是由一个两级位数相同的Flash ADC(分别用于高位和低位量化)。一个D/A转换器和一个减法器构成。两步式模数转换器的工作原理为:第一步,采样保持电路输入信号,在保持阶段,第一个Flash ADC对输入信号进行量化,产生高位的数据,然后这个数据通过一个D/A转换器转换回模拟量,并与输入的模拟信号相减。第二步,相减所得的余量被送入第二季Flash ADC中进行量化,并产生低位的数据。最终的输出结果是由高位的数据和低位的数据组合而成。第27页/共67页28两步式A/D转换器结构图
11、第28页/共67页29两步式模数转换器的优缺点 两步式ADC的转换时间比全并行ADC的转换时间长,但相对于其他结构的ADC而言,还是非常快的。对于一个n位分辨率的模数转换器,两步式ADC只需要 个比较器,这远远少于全并行ADC所需要的比较器。大大节省了芯片的功耗和面积。与全并行ADC相比,两步式ADC还增加了一个DAC和一个减法器。这样可以在减法器后面增加一个剩余信号放大器以避免过小的剩余信号,通常选择增益为 的运算放大器来简化设计,这样做的好处可以使两个并行转换器共用相同的参考电压。第29页/共67页30逐次逼近型ADC 逐次逼近型ADC也被称为二进制搜索ADC,它是用一个高速高精度的比较器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- ADC入门 基础知识 ADC 入门
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内