《组合逻辑电路的分析与设计课件.ppt》由会员分享,可在线阅读,更多相关《组合逻辑电路的分析与设计课件.ppt(95页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、组合逻辑电路的分析与设计组合逻辑电路的分析与设计第1页,此课件共95页哦第三章第三章组合逻辑电路的分组合逻辑电路的分析与设计析与设计 第2页,此课件共95页哦数字数字电路系路系统分分为两大两大类:组合逻辑电路、时序逻辑电路。组合合逻辑电路路:是指电路的输出只与当时的输入有关,而与电路以前的状态无关。时序序逻辑电路路:指电路的输出不仅与当时的输入有关,还与电路以前的状态有关。第3页,此课件共95页哦特点:1、电路中不存在输出到输入的反馈网络,因此输出状态不影响输入状态。2、电路中不包含存储信号的记忆元件,它一般是由各种门电路组合而成。第4页,此课件共95页哦第一节第一节 组合逻辑电路的分析组合逻
2、辑电路的分析由组合逻辑电路图求其逻辑功能的过程称为组合合逻辑电路的分析路的分析。分析的任分析的任务:根据给定的组合电路,写出逻辑函数表达式,确定其输入与输出的关系,并以此来描述它的逻辑功能,必要时对其设计的合理性进行评定。第5页,此课件共95页哦分析分析组合合逻辑电路的步路的步骤:1)、根据逻辑电路图写出输出函数的表达式;2)、对表达式进行化简或变换,求最简式;3)、列出输入和输出变量的真值表;4)、说明电路的逻辑功能。第6页,此课件共95页哦逻辑电路图逻辑函数表达式真值表逻辑功能最简表达式第7页,此课件共95页哦例:分析下图给定的组合电路。ACBACFP1P2P3P4B&1第8页,此课件共9
3、5页哦解:逐一写出各输出端的逻辑函数表达式:第9页,此课件共95页哦从上面的表达式可以看出,原来的电路图并不是最简的,最简电路图如右。&ACB1F1CBAABCF+=ACBACFP1P2P3P4B&1第10页,此课件共95页哦列出真值表如右:由真值表可知,当A、B、C取相同值时,F为1,否则F为0。所以该电路是一个“一致性电路”。可用于判断输入变量的值是否相等。A B C F0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 110000001第11页,此课件共95页哦第二节第二节 组合逻辑电路的设计组合逻辑电路的设计组合电路的设计与组合电路的分析是一个互为相反的过程
4、。根据给定的逻辑要求,给出实现该功能的组合逻辑电路图的过程称为组合合电路的路的设计。设计任任务:根据给定要求的文字描述或逻辑函数,在特定条件下,找出用最少的逻辑门来实现给定逻辑功能的方案,并画出逻辑电路图。第12页,此课件共95页哦组合电路是由各种单元门电路组成,它的设计步步骤:(1)、根据逻辑功能的要求,列出输入和输出变量的真值表;(2)、由真值表列出逻辑函数表达式;(3)、将逻辑函数式进行化简或变换,得到所需的最简表达式;(4)、按照最简表达式画出逻辑电路图。(在工程实践中,化简和变换的目的是利用指定的器件或手头现有器件来实现给定的逻辑功能)。第13页,此课件共95页哦例:用与非门设计一个
5、三变量“多数表决电路”。解:第一步:建立真值表;首先进行逻辑假定:输入即表决者,共有3个,分别用A、B、C表示,并设“同意”为1,“反对”为0;输出即决议是否通过,用F表示,并设“通过”为1,“否决”为0。第14页,此课件共95页哦A B CF0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 100010111第15页,此课件共95页哦第二步:写出“最小项之和”表达式:F(A,B,C)=m(3,5,6,7)第三步:化简100 01 11 1001ABC111第16页,此课件共95页哦转换成适当形式;根据上面的函数表达式,可以画出电路图。第17页,此课件共95页哦第1
6、8页,此课件共95页哦例:设计一个一位全加器。第一步:建立真值表要完成一位“被加数”与“加数”及低位送来的“进位”三者相加,产生“本位和”及向高位的“进位”,因此共有3个输入,2个输出,实现这种功能的电路称为全加器。设“被加数”,“加数”和低位来的“进位”分别为Ai,Bi,Ci-1输入。本位“和”与向高位的“进位”分别为Si,Ci输出。第19页,此课件共95页哦Ai Bi Ci-10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1Si Ci 0 01 01 00 11 00 10 11 1AiBiCi-1+Ci Si第20页,此课件共95页哦第二步:写出“最小项之
7、”表达式;Si=(1,2,4,7)Ci=m(3,5,6,7)第三步:化简并转换成适当形式;第21页,此课件共95页哦第四步:画出电路图;第22页,此课件共95页哦第三节第三节 编码器编码器组合电路的特点是电路的输出信号仅与该时刻的输入信号有关而与电路原来所处的状态无关。常见的组合电路有编码器、译码器、数字分配器和数字选择器等。一、概述一、概述第23页,此课件共95页哦编码将某一特定的输入逻辑信号变换为二进制代码输出。是将是将输入的每一个高、低入的每一个高、低电位信号位信号编成一个成一个对应的的输出代出代码。用输出的数码信号表示相应的输入信号,可便于对其进行存储、传送和运算等处理。通俗地讲“编码
8、”是指用若干数字或文字符号按照预先的约定(又称规定或定义)表示特定对象的过程。例如电信局给某用户编制了一个电话号码3245110,实际上就是把这个用户用代码3245110表示出来,这就是编码。第24页,此课件共95页哦实现编码功能的逻辑电路称为编码器器。从具体表现形式可以认为:编码器是将某一时刻仅一个输入有效的多输入变量的情况用较少的输出状态组合表达出来的一种器件。第25页,此课件共95页哦二、四二、四线二二线编码器器即四输入二输出编码器;设用高电位作输入信号,在任一时刻只能有一个输入端的电位为有效电位(高电位)。第26页,此课件共95页哦两位二进制数有四种不同状态,可以对应不同输入信号。输入
9、输出对应情况如上表;将输入的每一个高电位信号编成一个对应的输出代码。由上面的真值表可以写出逻辑表达式如下:Y1=I0 I1 I2 I3+I0 I1 I2 I3Y0=I0 I1 I2 I3+I0 I1 I2 I3第27页,此课件共95页哦电路如下:&1Y1&1Y01111I0I1I2I3第28页,此课件共95页哦如果没有信号输入时,怎么表示呢?三、按三、按键式式8421BCD码编码器器二一十进制编码器是将十进制的09十个信号分别编成BCD码。输入入:10个按键(I0I9)分别代表09十个数码信号,0电平输入有效(一般在输入变量上加上划线)。输出出:4个输出(A,B,C,D)代表8421码的四位。
10、第29页,此课件共95页哦第30页,此课件共95页哦由8421编码器的真值表可见:编码工作时,任何时刻只允许一个输入信号为0进行编码,即以输入信号0电平为有效信号进行编码。说明:对应每一个输入信号Ii=0,有一个相应的8421代码ABCD输出。所有输入均为1时,ABCD=0000,为无效编码,则标志S=0;I0=0,其他均为1时,ABCD=0000,为有效编码,则标志S=1;第31页,此课件共95页哦由于输出标志S要区分两种输入情况(I9I0=1和只有I0=0)的输出都是ABCD=0000,因此写S的函数时,可直接以A,B,C,D和I0为输入来写出由于输入信号的排它性,当有一个为0时,其它必为
11、1第32页,此课件共95页哦第33页,此课件共95页哦第34页,此课件共95页哦四、四、优先先编码器器对于多个同时出现的信号,在处理时有一个轻重缓急的问题,如同时按下键,同时有多个中断请求等等;推广到信号处理上便是优先编码的问题。优先先编码器器就是当有两个或两个以上的输入有效时,仅对优先级高的输入进行编码。第35页,此课件共95页哦第36页,此课件共95页哦类推,其优先关系为:I3I2I1I0;其逻辑函数表达式为:Y1=I2I3+I3Y0=I1I2I3+I3由于有一些无关因子(均取1),表达式比前面的非优先编码器简单。五、集成五、集成优先先编码器器第37页,此课件共95页哦第38页,此课件共9
12、5页哦第39页,此课件共95页哦其中:I0I7:编码器输入端(低电平有效);A0A2:编码器输出端(低电平有效,加下划线);EI:输入使能信号端(低电平有效);EO:输出使能端;GS:片优先编码输出端(低电平有效);当使能输入EI=1时,禁止编码,输出A2、A1、A0全为1,EO、GS均为1,不论8个输入端为何种状态,编码器均处于非工作状态。而当EI=0时,允许编码,在I0I7输入中,I7输入优先级最高,其余依次为I6、I5、I4、I3、I2、I1、I0,I0输入端等级最低。第40页,此课件共95页哦具体工作方式是:当有两个或更多个数码输入时,总是优先对出现的最高级数码进行编码;而不管其它数码
13、输入与否;如出现7#=0,则60无论哪一个再出现0,均不起作用,此优先编码器只对7#进行编码,输出A2、A1、A0为000(7的反码)。第41页,此课件共95页哦输出使能端EO在允许编码,而本片又没有编码输入时为0;其它情况为高电平(由输入状态决定的);片优先编码输出端GS在允许编码,且有编码输入信号时为0;允许编码,而又没有编码输入时为1;不允许编码时也为1(由输入状态决定的);第42页,此课件共95页哦第四第四节译码器与数据分配器器与数据分配器译码:将具有特定含义的输入代码译成(转换成)相应的输出信号,以此输出信号来识别输入的代码。通俗地讲,将每个输入代码译成对应一根输出线上的高、低电位信
14、号。实现译码功能的电路称为译码器器。第43页,此课件共95页哦(如马路信号灯的控制:输出信号端分别对应一组灯泡,输入端为灯泡序号)。根据译码的需要,如果有N个输入端,则有2N个信号输出端。输入:一组二进制代码。输出:一组高低电平信号。第44页,此课件共95页哦一、二一、二 四四译码器器设用低电位作输出信号,对应每个输入代码有一个输出端的电位为有效电位(低电位)。两位二进制数,控制四个灯泡。第45页,此课件共95页哦输 入输 出EIABY0Y1Y2Y3111110000111001101101011010111110第46页,此课件共95页哦2位二进制代码可以译出4个不同的输出信号;另外还有一个
15、使能信号输入端,当使能输入端为有效电平(低电平)时,对应每一组输入代码,只有一个输出端为有效电平,其余输出端则为非有效电平。由上面的真值表可以推出下列的表达式:Y0=EIAB Y0=EIAB同理可得:Y1=EIAB Y2=EIAB Y3=EIAB第47页,此课件共95页哦第48页,此课件共95页哦二、三二、三八八译码器(器(74138集成集成译码器)器)74138是三位二进制译码器,又称3-8译码器,即把三位二进制代码转换成相应的8个输出信号。每一个输出对应一个三位二进制代码。有三个信号输入端:A、B、C,共有八种不同的组合;对应8个输出号信端(低电平有效):Y0、Y1、Y2Y7;另外,还有3
16、个译码使能控制信号(为增强译码器的功能):G1、G2A、G2B;当G1为1,且G2A、G2B均为0 时,译码器处于工作状态(即选通),将8个三位二进制代码转成相应的8个输出(注意:输出为低电平有效,即Y=0)。而对于这三者的其它状态,译码器均处于非工作状态。第49页,此课件共95页哦第50页,此课件共95页哦输入输出G1G2A G2BCBAY0 Y1 Y2 Y3 Y4Y5 Y6 Y711111111111111111101111111110000001111111100001101111111000101101111110001111101111100100111101111001011111
17、10111001101111110110011111111110第51页,此课件共95页哦由上述的真值表,可以推导出每个输出端的函数表达式:Y0=G1G2AG2BCBA Y0=G1G2AG2BCBA第52页,此课件共95页哦第53页,此课件共95页哦三、三、8421码二一十二一十进制制译码器器输入为8421码,即有4个输入(A3A2A1A0),输出有10个,分别表示十进制数的十个数码09。第54页,此课件共95页哦第55页,此课件共95页哦对应一个8421码,有一个输出Yi=0,对于任一非8421码(10101111),则所有输出Y=1。第56页,此课件共95页哦四、四、7段数段数显译码器器在
18、数字系统中,常常需要将所表示的数字量直观地显示出来,其作用:供人们读取处理的结果,监视数字系统的工作情况,7段数显译码器就是要解决这个问题。第57页,此课件共95页哦1、七段数、七段数码显示器示器七段数码显示器就是常见的一种显示数码信号的有用工具,其主要工作原理:数码由同一平面上若干段发光的笔划(如发光二极管,荧光数码管)组成。如下页的图,分别标以abcdefg,有选择性地使各段亮或熄,可得到要求的显示符号(即以不同发光段的组合表示不同的数码)。例如要求显示9,则a,b,c,f,g应亮,其他段应熄。用这七段的不同组合表示015的数字符号;第58页,此课件共95页哦第59页,此课件共95页哦2、
19、7段数段数显译码器器七段数码显示器的前级电路是七段数显译码器;从整个工作流程来看,先译码,再显示;7段数显译码器的输出应有7个,分别送给七段数码显示器的7个段:a、b、c、d、e、f、g,输出高电平有效,使对应的段发亮。输入是四位二进制代码,所以有4个(A3A2A1A0);为增加器件功能,显示译码器件设置有三个辅助功能控制信号:LT,RBI,BI/RBO;第60页,此课件共95页哦、LT为测试输入端,用来检查显示器的7段是否都能正常工作。、RBI为灭零输入端,用来熄灭无意义0的显示。、BI/RBO为熄灭输入端/灭零输入端,其作用是,不需要观察时,使显示器全部熄灭以降低系统功耗;或不显示无意义的
20、数字“0”;该控制端比较特殊,既可作输入端,也可作输出端。当LT=1,BI/RBO=1时,译码器正常工作。第61页,此课件共95页哦当LT=0,且BI/RBO作输出端,BI/RBO=1 时,为测试状状态,此时无论A3-A0为何值,ag=1,7段均应亮,显示“8”,不亮者,该段坏了或者有问题。当RBI=0,且LT=1 时,为动态灭零零输入工作状入工作状态,当BI=0(BI/RBO作输入端)时,为显示器熄示器熄灭状状态;此时无论A3-A0 为何值,ag=0,7段均应熄灭。(不显示状态)第62页,此课件共95页哦如:a=LTBI/RBO(m0+m2+m3+m5+m7+m8+m9)第63页,此课件共9
21、5页哦五、数据分配器五、数据分配器数据分配器数据分配器将一个通道上的数据根据分配控制要求送到不同的通道上;实现数据的分配功能。其作用相当于一个单刀多掷开关。从整个器件的组成上看,有一个输入数据端,多个输出数据端,几个分配控制信号线(即地址数据线)。一路数据输入,分成多路输出(注意,是有选择地分配)io第64页,此课件共95页哦分配器与译码器十分相似,一般情况下分配器与译码器可相互替代。第65页,此课件共95页哦如用3-8线译码器可以实现将一个数据源的数据分配到八个不同通道上的(1-8分配器)功能;连接方法接方法:G1=1,G2B=0,G2A作为数据输入端使用,C、B、A作为分配控制端(即地址线
22、),则3-8译码器变成1-8分配器74138y0y1y7ABCG2A第66页,此课件共95页哦(低电平输出有效)。从真值表可以看出:当CBA=001,G2A=0时,Y1=0;G2A=1时,Y1=1;(以G2A=0为例,写出表达式):Y1=G1G2AG2BCBAY1=G1+G2A+G2B+C+B+A=0+G2A+0+0+0+0=G2A即Y1=G2A,Y1是由CBA的地址控制信号决定的;即G2A的数据送到哪个通道上,由CBA地址控制信号决定的。第67页,此课件共95页哦第五第五节数据数据选择器器多路选择器和多路分配器是数字系统中常用的组合逻辑系统。其基本功能是完成对多路数据信号的选择和分配。多路多
23、路选择器器(数据选择器):功能类似一个多路开关,在地址码(或称选择控制)的控制下,从几个数据输入源中选择一个,并将其送到一个公共的输出端。多路数据输入,选中某一路送到输出端。第68页,此课件共95页哦io第69页,此课件共95页哦在地址码的控制下,从多个输入数据中选择一个送至输出端。作用相当于一个多掷开关。主要作用主要作用:公共传输线上多路数据的分时传送;数据的并串转换;序列信号的产生;实现各种逻辑函数。第70页,此课件共95页哦一、四路数据一、四路数据选择器器数据数据输入入:四路数据输入D0-D3;选择控制信号控制信号输入入:2位B、A,它有4组取值,每组取值用于选中一路数据输入送至输出端。
24、输入使能信号入使能信号:EN;当EN=1时,所有门都被封锁,处于非工作态,输出Y始终为0;在EN=0时工作。数据数据输出出:Y;第71页,此课件共95页哦输 入输 出使能选择控制数据输入端YENBAD0D1D2D301000D0D0001D1D1010D2D2011D3D3第72页,此课件共95页哦对应每一组选择信号取值,选中一路数据至输出端;数据输入端数目N 与选择信号数目n 的关系如下:N=n2;表达式:Y=D0(BA)+D1(BA)+D2(BA)+D3(BA)按这个表达式写出逻辑电路图如下。第73页,此课件共95页哦第74页,此课件共95页哦二、集成八路数据二、集成八路数据选择器(器(7
25、4LS151)数据数据输入入:八路数据输入D0-D7;选择控制信号控制信号输入入:3 位C、B、A,它有8组取值,每组取值用于选中一路数据输入送至输出端。输入使能信号入使能信号:G;当G=1时,所有门都被封锁,处于非工作态,不论输入信号取何值,输出Y始终为0,W为1;在G=0时工作。数据数据输出出:两个互补输出端,同相输出端Y和反相输出端W;第75页,此课件共95页哦第76页,此课件共95页哦第77页,此课件共95页哦第78页,此课件共95页哦第六第六节数数值比比较器器数数值比比较器器(Comparater)是一种将两个n位二进制数进行比较,以判别其大小的逻辑电路。两个n位二进制数进行比较,结
26、果只有三种可能:AB、AB、AB,为了表示这三种可能的比较结果,比较器设置三个输出端,分别对应三种不同的结果。第79页,此课件共95页哦输输 入入输输 出出ABFABFAB=ABFABFAB1100A1B0100A1=B1A0B=(A1B1)+(A1=B1)(A0B0)FAB=(A1B1)+(A1=B1)(A0B0)FA=B=(A1=B1)(A0=B0)第83页,此课件共95页哦第84页,此课件共95页哦集成多位数值比较器74LS85,其比较原理与二位数比较器的原理类同,只是为了扩展比较器的功能,又增加了低位比较的结果,在高四位都相等的情况下,根据低位比较的比较得出总的比较结果;第85页,此课
27、件共95页哦第七第七节算算术运算运算电路路一、半加器一、半加器半加器完成两个一位二进制数的加法,不考虑低位的进位,故得名半加半加。两个两个输入入:被加数A、加数B;两个两个输出出:本位和S、向高位的进位C;输输 入入输输 出出ABSC0000011010101101第86页,此课件共95页哦逻辑表达式表达式:S=AB+ABC=ABS的结果就是一个异或门的关系,可用一个异或门实现;对这个式子进行一定的转换后,还可用与非门实现;S=AB+AB=AB+AA+AB+BB=A(B+A)+B(A+B)=AAB+BAB=AAB BABC=AB(双非)第87页,此课件共95页哦第88页,此课件共95页哦二、多
28、位数加法器二、多位数加法器1、逐位、逐位进位加法器位加法器两个多位数相加,可采用并行相加串行并行相加串行进位位的方法完成。A3A2A1A0+B3B2B1B0+C-1(前级进位);由四个全加器构成,每位由一个全加器完成;因此输出端有4个和输出(S3-S0)及一个向高位进位信号C3。第89页,此课件共95页哦 A3 A2 A1 A0 B3 B2 B1 B0+C3 C2 C1 C0 C-1 S3 S2 S1 S0第90页,此课件共95页哦第91页,此课件共95页哦各位全加器之间的级联是通过各位的进位信号,由低位到高位到逐级串行连接,低位全加器的进位输出端依次连至相邻高位全加器的进位输入端,最低端接地
29、。故又得名串行进位加法器。各位全加器的被加数与加数并行输入至各位,故有8个输入(A0-A3和B0-B3)和一个低位进位输入C0。第92页,此课件共95页哦在这种加法电路中,较低位全加器的进位输出端被连接到较高位全加器的进位输入端。进位信号是逐位生成的,仅当低位来的进位信号稳定有效之后,本位向高位的进位信号才能正确地送出。常将这种电路称为“逐位进位加法器”。进位信号逐级串行传送,导致运算速度较慢,因为高位必须等到低位全部运算后,送出进位信号,才能进行运算。采用超前进位思想构成的四位并行加法器,成功地解决了这个缺点。第93页,此课件共95页哦2、超前、超前进位加法器位加法器主要思想是各位加法的进位并行产生,提高运算速度。但电路构成相对要复杂一些。即各位加法向高位的进位同时产生,通过逻辑代数的运算让原本串行产生的进位并行产生;根据前面全加器电路的设计,可知每一位和与向上一位的进位表达式为:Ai+Bi+Ci-1=SiCi(转前面)第94页,此课件共95页哦第95页,此课件共95页哦
限制150内