CMOS静态门电路的功耗实用.pptx
《CMOS静态门电路的功耗实用.pptx》由会员分享,可在线阅读,更多相关《CMOS静态门电路的功耗实用.pptx(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2023/3/23内容提要功耗的组成静态功耗及减小措施举例动态功耗及减小措施举例CMOS静态门电路的小结第1页/共21页2023/3/23CLVddVDD0tV1.当输入信号为0时:输出保持1不变,没有电荷转移3.当输入信号从01(发生跳变)时:输出从“1”转变为“0”,有电荷转移012.当输入信号为VDD时:输出保持0不变,没有电荷转移CMOS反相器的功耗动态功耗静态功耗第2页/共21页2023/3/23CMOS反相器的功耗功耗组成:1.静态功耗 2.动态功耗1.静态功耗PS输入输出输出在输入为0或1(VDD)时,两个MOS管中总是一个截止一个导通,因此没有从VDD到VSS的直流通路,也没有
2、电流流入栅极,因此其静态电流和功耗几乎为0。VinVout常规第3页/共21页2023/3/23对于深亚微米器件,存在泄漏电流IleakageVDD IleakageVout漏极扩散结漏电流亚阈值漏电流栅极漏电流随着特征尺寸的减小,泄漏电流功耗变得不可忽视,减小泄漏电流功耗是目前的研究热点之一。Ipn=AJS 由越过沟道区的少数载流子扩散电流引起的 第4页/共21页2023/3/23反向偏置二极管漏电流第5页/共21页2023/3/23亚阈值漏电流源极(S)漏极(D)栅极(G)VGVDID由少数载流子的扩散引起,类似横向晶体管0.10.1之间亚阈值振幅系数VT降低,Isub增大但VT增加,速度
3、减慢存在速度和功耗的折中考虑第6页/共21页2023/3/23降低待机功耗的方法举例:正常工作时采用低阈值电压,以减少CMOS电路的延迟时间 待机时采用高阈值电压,以减少CMOS电路的泄漏电流保持速度性能的基础上,大幅度降低功耗第7页/共21页2023/3/23高Vt低VtVDDVSSSL低阈值逻辑电路电路工作时导通,待机时截止第8页/共21页2023/3/232.动态功耗PDVILVIHVinVout0VDDVDD(1)(2)(3)(4)(5)N截止P非饱和N饱和P非饱和N非饱和P饱和N非饱和P截止 1.短路电流功耗:在输入从0到1或者从1到0瞬变过程中,NMOS管和PMOS管都处于导通状态
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 静态 门电路 功耗 实用
限制150内