数字电路教程.pptx
《数字电路教程.pptx》由会员分享,可在线阅读,更多相关《数字电路教程.pptx(130页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 教学要求 一.重点掌握的内容:(1)时序逻辑电路的概念及电路结构特点;(2)同步时序电路的一般分析方法;(3)同步计数器的一般分析方法;(4)会用置零法和置数法构成任意进制计数器。二.一般掌握的内容:(1)同步、异步的概念,电路现态、次态、有效状态、无效状态、有效循环、无效循环、自启动的概念,寄存的概念;(2)同步时序逻辑电路设计方法。第1页/共130页6.1 概述 一、组合电路与时序电路的区别1.组合电路:电路的输出只与电路的输入有关,与电路的前一时刻的状态无关。2.时序电路:电路在某一给定时刻的输出取决于该时刻电路的输入还取决于前一时刻电路的状态由触发器保存时序电路:组合电路+触发器电路
2、的状态与时间顺序有关第2页/共130页 时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。构成时序逻辑电路的基本单元是触发器。第3页/共130页 二、时序逻辑电路的分类:按动作特点可分为同步时序逻辑电路异步时序逻辑电路所有触发器状态的变化都是在同一时钟信号操作下同时发生。触发器状态的变化不是同时发生。第4页/共130页按输出特点可分为米利型时序逻辑电路穆尔型时序逻辑电路输出不仅取决于存储电路的状态,而且还决定于电路当前的输入。输出仅决定于存储电路的状态,与电路当前的输入无关。第5页/共130页三、时序逻辑电路的功能描述方法逻辑方程组状态表卡诺图状态图时序图逻
3、辑图 第6页/共130页特性方程:描述触发器逻辑功能的逻辑表达式。驱动方程:(激励方程)触发器输入信号的逻辑 表达式。时钟方程:控制时钟CLK的逻辑表达式。状态方程:(次态方程)次态输出的逻辑表达式。驱动方程代入特性方程得状态方程。输出方程:输出变量的逻辑表达式。1.逻辑方程组第7页/共130页2.状态表反映输出Z、次态Q*与输入X、现态Q之间关系的表格。第8页/共130页3.状态图反映时序电路状态转换规律,及相应输入、输出取值关系的图形。箭尾:现态箭头:次态标注:输入输出第9页/共130页4.时序图 时序图又叫工作波形图,它用波形的形式形象地表达了输入信号、输出信号、电路的状态等的取值在时间
4、上的对应关系。这四种方法从不同侧面突出了时序电路逻辑功能的特点,它们在本质上是相同的,可以互相转换。第10页/共130页电路图时钟方程、驱动方程和输出方程状态方程状态图、状态表时序图15时序电路的分析步骤:46.2 时序逻辑电路的分析方法2将驱动方程代入特性方程判断电路逻辑功能,检查自启动3计算第11页/共130页例6.2.1解:写方程组驱动方程第12页/共130页同步时序电路,时钟方程省去。输出方程求状态方程将驱动方程代入JK触发器的特性方程 中得电路的状态方程:第13页/共130页计算、列状态转换表第14页/共130页画状态转换图000001010011100101110111/0/0/0
5、/0/0/0/1/1Q3Q2Q1/Y第15页/共130页几个概念有效状态:在时序电路中,凡是被利用了的状态。有效循环:有效状态构成的循环。无效状态:在时序电路中,凡是没有被利用的状态。无效循环:无效状态若形成循环,则称为无效循环。自启动:在CLK作用下,无效状态能自动地进入到有效循环中,则称电路能自启动,否则称不能自启动。第16页/共130页作时序图 说明电路功能这是一个同步七进制加法计数器,能自启动。000001001011001011011000第17页/共130页例6.2.3解:写方程式驱动方程第18页/共130页代入D触发器的特性方程,得到电路的状态方程输出方程求状态方程第19页/共1
6、30页输入 现 态 次 态输出AY0 001 010 110 00001 01 1110 11 11 0011 11 000 0111 000 100 010 0计算、列状态转换表第20页/共130页输入 现 态 次 态输出AY0 001 010 110 00001 01 1111 10 11 0011 11 000 0111 000 110 000 0画状态转换图电路状态转换方向00011011转换条件0/0A/YQ2Q10/10/00/01/01/01/11/0第21页/共130页作时序图 说明电路功能A=0时是二位二进制加法计数器;A=1时是二位二进制减法计数器。011110011001
7、第22页/共130页状态机流程图(SM图):类似于计算机程序流程图,表示在一系列时钟脉冲作用下时序电路状态转换的流程以及每个状态下的输入和输出。时序电路的状态机描述SM图的图形符号:第23页/共130页任何一个时序电路的SM图由若干SM模块组成。SM模块举例:第24页/共130页例6.2.3所示电路的SM图第25页/共130页6.3 若干常用的时序逻辑电路寄存器和移位寄存器 一、寄存器 在数字电路中,用来存放二进制数据或代码的电路称为寄存器。寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。第26页/共130页同步
8、触发器构成4位寄存器边沿触发器构成(1)清零。,异步清零。即有:(2)送数。时,CLK上升沿送数。即有:(3)保持。在 、CLK上升沿以外时间,寄存器内容将保持不变。第27页/共130页二、移位寄存器单向移位寄存器001 0010011 110110101 经过4个CLK信号以后,串行输入的4位代码全部移入寄存器中,同时在4个触发器输出端得到并行输出代码。首先将4位数据并行置入移位寄存器的4个触发器中,经过4个CP,4位代码将从串行输出端依次输出,实现数据的并行串行转换。第28页/共130页第29页/共130页单向移位寄存器具有以下主要特点:(1)单向移位寄存器中的数码,在CLK脉冲操 作下,
9、可以依次右移或左移。(2)n位单向移位寄存器可以寄存n位二进制 代码。n个CLK脉冲即可完成串行输入工作,此后可从Q0Qn-1端获得并行的n位二进制数码,再用n个CLK脉冲又可实现串行输出操作。(3)若串行输入端状态为0,则n个CLK脉冲后,寄存器便被清零。第30页/共130页双向移位寄存器第31页/共130页2片74LS194A接成8位双向移位寄存器第32页/共130页Q0 Q1 Q2 Q3 DIR D0 D1 D2 D3 DIL RDS1S0CLK74LS194用双向移位寄存器74LS194组成节日彩灯控制电路+5V+5VS1=0,S0=1右移控制+5V CLK1秒Q=0时LED亮清0按键
10、1k二极管发光LEDQ0 Q1 Q2 Q3 DIR D0 D1 D2 D3 DIL RDS1S0CLK74LS194第33页/共130页本节小结:寄存器是用来存放二进制数据或代码的电路,是一种基本时序电路。任何现代数字系统都必须把需要处理的数据和代码先寄存起来,以便随时取用。第34页/共130页本节小结:寄存器分为基本寄存器和移位寄存器两大类。基本寄存器的数据只能并行输入、并行输出。移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据可以并行输入、并行输出,串行输入、串行输出,并行输入、串行输出,串行输入、并行输出。第35页/共130页 寄存器的应用很广,特别是移位寄存器,不仅可将串
11、行数码转换成并行数码,或将并行数码转换成串行数码,还可以很方便地构成移位寄存器型计数器和顺序脉冲发生器等电路。本节小结:第36页/共130页计数器 在数字电路中,能够记忆输入脉冲个数的电路称为计数器。分类:按计数器中触发器是否同时翻转同步计数器异步计数器按计数器中的数字增减加法计数器减法计数器可逆计数器按计数器容量二进制计数器N进制计数器十进制计数器第37页/共130页计数器二进制计数器十进制计数器N进制计数器加法计数器同步计数器异步计数器减法计数器可逆计数器加法计数器减法计数器可逆计数器二进制计数器十进制计数器N进制计数器第38页/共130页n位二进制同步加法计数器的电路连接规律:驱动方程输
12、出方程一、同步计数器279页图6.3.10第39页/共130页4位二进制同步加法计数器 若计数脉冲频率为f0,则Q0、Q1、Q2、Q3端输出脉冲的频率依次为f0的1/2、1/4、1/8、1/16。因此又称为分频器。第40页/共130页4位集成二进制同步加法计数器74LS161/163预置数控制端数据输入端异步复位端工作状态控制端进位输出(a)引脚排列图第41页/共130页4位同步二进制计数器74161功能表74161具有异步清零和同步置数功能.第42页/共130页4位同步二进制计数器74163功能表74163具有同步清零和同步置数功能.74LS16374LS163的引脚排列和的引脚排列和74L
13、S16174LS161相同,不同之处是相同,不同之处是74LS16374LS163采采用同步清零方式。用同步清零方式。第43页/共130页驱动方程输出方程n位二进制同步减法计数器的连接规律:284页图6.3.15第44页/共130页4位集成二进制同步可逆计数器74LS191预置数控制端使能端加减控制端串行时钟输出第45页/共130页4位同步二进制可逆计数器74LS191功能表74LS191具有异步置数功能.第46页/共130页111011101110001000100第47页/共130页双时钟加/减计数器74LS19374LS193具有异步清零和异步置数功能.第48页/共130页2、同步十进制
14、计数器同步十进制加法计数器:在同步二进制加法计数器基础上修改而来.同步十进制加法计数器74LS160与74LS161逻辑图和功能表均相同,所不同的是74LS160是十进制而74LS161是十六进制。第49页/共130页 同步十进制可逆计数器也有单时钟和双时钟两种结构形式。属于单时钟的有74LS190等,属于双时钟的有74LS192等。74LS190与74LS191逻辑图和功能表均相同;74LS192与74LS193逻辑图和功能表均相同。第50页/共130页二、异步计数器1、异步二进制计数器3位异步二进制加法计数器第51页/共130页触发器为下降沿触发,Q0接CLK1,Q1接CLK2。若上升沿触
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 教程
限制150内