第 基本逻辑运算及集成逻辑门.pptx
《第 基本逻辑运算及集成逻辑门.pptx》由会员分享,可在线阅读,更多相关《第 基本逻辑运算及集成逻辑门.pptx(151页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电路的输出信号与输入信号之间的关系就是逻辑关系,所以数字电路的工作状态可以用逻辑代数来描述。逻辑代数和普通代数一样,用字母代表变量。逻辑代数的变量称为逻辑变量。和普通代数不同的是,逻辑变量只有两种取值,并用二元常量“0”和“1”来表示。注意逻辑代数中的“0”和“1”并不表示数量的大小,而是表示两种对立的逻辑状态。如是和非、真和假、高和低、有和无、开和关等。逻辑代数(布尔)基础基本概念基本概念第1页/共151页一个结论成立与否,取决于与其相关的前提条件是否成立。结论与前提条件之间的因果关系叫逻辑函数。记作:第2页/共151页在客观世界中最基本的逻辑关系只有三种与逻辑关系或逻辑关系非逻辑关系
2、所以逻辑代数中变量的运算,也只有与运算、或运算和非运算3种基本逻辑运算。其它任何复杂的逻辑运算都可以用这3种基本逻辑运算来实现。第3页/共151页表表 2 1 与逻辑的真值表与逻辑的真值表(a)功能表功能表(b)真值表真值表A B FA BF假假假真真假真真假假假真000110110001图图 2 1 与门逻辑电路实例图与门逻辑电路实例图 第4页/共151页与逻辑关系只有当决定一件事情的所有条件全部具备时,这件事情才会发生。例如:与逻辑(与运算、逻辑乘)与逻辑电路第5页/共151页表表 2 1 与逻辑的真值表与逻辑的真值表(a)(b)A B FA BF假假假真真假真真假假假真000110110
3、001逻辑电路逻辑的真值表电路的功能,改作如下描述:“开关A断开,开关B也断开,则电灯F熄灭”。显然这三个语句都是逻辑变量,分别记作A,B,F。第6页/共151页由表可知,上述三个语句之间的因果关系属于与逻辑。其逻辑表达式(也叫逻辑函数式)为:F=AB读作“F等于A乘B”。在不致于混淆的情况下,可以把符号“”省掉。在有些文献中,也采用、&等符号来表示逻辑乘。逻辑表达式(也叫逻辑函数式)第7页/共151页00=001=010=011=10A=01A=AAA=A逻辑乘的基本运算规则第8页/共151页实现“与运算”的电路叫与门,其逻辑符号如图2-2所示,其中图(a)是我国常用的传统符号,图(b)为国
4、外流行符号,图(c)为国家标准符号。图22与门的逻辑符号逻辑符号第9页/共151页 电路图 功能表 真值表 逻辑符号 逻辑表达式逻辑关系的表达方式有五种小 结第10页/共151页与逻辑关系表达方式及逻辑运算规律与逻辑电路图Y=AB与逻辑表达式与逻辑符号与逻辑运算规律0A=01A=AAA=A第11页/共151页或逻辑(或运算、逻辑加)或逻辑关系在决定一件事情的所有条件中,只要具备一个或一个以上的条件,这件事情就会发生。例如:或逻辑电路第12页/共151页或逻辑或逻辑(或运算、逻辑加或运算、逻辑加)或逻辑的真值表逻辑的真值表第13页/共151页上述三个语句之间的因果关系属于或逻辑。其逻辑表达式为:
5、F=A+B读作“F等于A加B”。有些文献也采用、等符号来表示逻辑加。或逻辑或逻辑(或运算、逻辑加或运算、逻辑加)逻辑表达式(也叫逻辑函数式)第14页/共151页逻辑或的运算规则为:0+0=00+1=11+0=11+1=10+A=A1+A=1A+A=A逻辑或的基本运算规则实现“或运算”的电路叫或门,其逻辑符号如图第15页/共151页图23或门的逻辑符号逻辑符号第16页/共151页或逻辑关系表达方式及逻辑运算规律或逻辑电路图Y=AB或逻辑表达式或逻辑运算规律或逻辑符号0+A=A1+A=1A+A=A第17页/共151页非逻辑关系若前提条件为“真”,则结论为“假”;若前提条件为“假”,则结论为“真”。
6、即结论是对前提条件的否定,这种因果关系叫非逻辑。非逻辑(非运算,逻辑反)例如,图所示电路的功能:“若开关A闭合,则电灯F不亮;开关A断开,则电灯F就亮”。图24非门逻辑电路实例图第18页/共151页(a)功能表功能表(b)真值表真值表A FA F假真真假0110表23非逻辑的真值表非逻辑的真值表非逻辑的真值表第19页/共151页上述两个语句之间的因果关系属于非逻辑,也叫非运算或者叫逻辑反。其逻辑表达式为:读作“F等于A非”。通常称A为原变量,为反变量,二者共同称为互补变量。逻辑表达式(也叫逻辑函数式)第20页/共151页图25非门的逻辑符号(a)常用符号;(b)国外流行符号;(c)国标符号逻辑
7、非的基本运算规则完成“非运算”的电路叫非门或者叫反相器,其逻辑符号如图。逻辑符号第21页/共151页非逻辑关系表达方式及逻辑运算规律非逻辑电路图非逻辑运算规律非逻辑符号F=非逻辑关系表达式第22页/共151页2.2 2.2 常用复合逻辑常用复合逻辑“与非”逻辑是“与”逻辑和“非”逻辑的组合。先“与”再“非”。其表达式为“与非”逻辑第23页/共151页图图 2 6 与非门的逻辑符号与非门的逻辑符号(a)常用符号;常用符号;(b)国外流行符号;国外流行符号;(c)国标符号国标符号实现“与非”逻辑运算的电路叫“与非门”。其逻辑符号如图2-6所示。第24页/共151页“或非”逻辑是“或”逻辑和“非”逻
8、辑的组合。先“或”后“非”。其表达式为:“或非”逻辑第25页/共151页实现“或非”逻辑运算的电路叫“或非门”。其逻辑符号如图2-7所示。图27或非门的逻辑符号(a)常用符号;(b)国外流行符号;(c)国标符号第26页/共151页“与或非”逻辑是“与”、“或”、“非”三种基本逻辑的组合。先“与”再“或”最后“非”。其表达式为:“与或非”逻辑第27页/共151页实现“与或非”逻辑运算的电路叫“与或非门”。其逻辑符号如图2-8所示。图28与或非门的逻辑符号(a)常用符号;(b)国外流行符号;(c)国标符号第28页/共151页若两个输入变量A、B的取值相异,则输出变量F为1;若A、B的取值相同,则F
9、为0。这种逻辑关系叫“异或”逻辑,其逻辑表达式为:读作“F等于A异或B”。“异或”逻辑及“同或”逻辑1.两变量的“异或”及“同或”逻辑(1)“异或”逻辑第29页/共151页实现“异或”运算的电路叫“异或门”。其逻辑符号如图2-9所示。图29异或门的逻辑符号(a)常用符号;(b)国外流行符号;(c)国标符号第30页/共151页若两个输入变量A、B的取值相同,则输出变量F为1;若A、B取值相异,则F为0。这种逻辑关系叫“同或”逻辑,也叫“符合”逻辑。其逻辑表达式为:(2)“同或”逻辑第31页/共151页实现“同或”运算的电路叫“同或门”。其逻辑符号如图2-10所示。图210同或门的逻辑符号(a)常
10、用符号;(b)国外流行符号;(c)国标符号第32页/共151页两变量的“异或”及“同或”逻辑的真值表如表2-4所示。表2-4“异或”及“同或”逻辑真值表AB0001101101101001“异或”运算也叫“模2加”运算。第33页/共151页反函数的定义:对于输入变量的所有取值组合,函数F1和F2的取值总是相反,则称F1和F2互为反函数,记作:由表2-4可知,两变量的“异或逻辑”和“同或逻辑”互为反函数。即由对偶规则(见第三章)可知,AB和AB互为对偶式。第34页/共151页 2.2.多变量的多变量的“异或异或”及及“同或同或”逻辑逻辑多变量的“异或”或“同或”运算,要利用两变量的“异或门”或“
11、同或门”来实现。(1)多变量的“异或”逻辑第35页/共151页图212多变量的“同或”电路(2)多变量的“同或”逻辑第36页/共151页(3)n个变量的“异或”逻辑的输出值和输入变量取值的对应关系是:输入变量的取值组合中,有奇数个1时,“异或”逻辑的输出值为1;反之,输出值为0。利用此特性,可作为奇偶校验码校验位的产生电路。“异或”逻辑电路,可以用作奇校验码的接收端的错码检测电路。当它输出“0”时,表示输入代码有错码;当它输出“1”时,表示输入代码无错码。(有可能有偶数位错码,但发生的概率很小。)也可用于偶校验码的错码检测,只是其输出值“1”和“0”的含义与检测奇校验码时相反。第37页/共15
12、1页(4)偶数个变量的“同或”,等于这偶数个变量的“异或”之非。如:AB=ABCD=奇数个变量的“同或”,等于这奇数个变量的“异或”。如:ABC=第38页/共151页2.3 正负逻辑正负逻辑 在数字系统中,逻辑值是用逻辑电平表示的。若用逻辑高电平UOH表示逻辑“真”,用逻辑低电平UOL表示逻辑“假”,则称为正逻辑;反之,则称为负逻辑。本教材采用正逻辑。当规定“真”记作“1”,“假”记作“0”时,正逻辑可描述为:若UOH代表“1”,UOL代表“0”;反之,则为负逻辑。UOH和UOL的差值(叫逻辑摆幅)愈大,则“”和“0”的区别越明显,电路可靠性越高。正负逻辑第39页/共151页逻辑运算的优先级别
13、决定了逻辑运算的先后顺序。在求解逻辑函数时,应首先进行级别高的逻辑运算。各种逻辑运算的优先级别,优先顺序为:圆括号 非运算 与运算 或运算。逻辑运算的优先级别第40页/共151页 “与”、“或”、“非”是逻辑代数中三种最基本的逻辑运算。任何逻辑函数都可以用这三种运算的组合来构成。即任何数字系统都可以用这三种逻辑门来实现。因此,称“与”、“或”、“非”是一个完备集合,简称完备集。但是,它不是最好的完备集,因为用它实现逻辑函数,必须同时使用三种不同的逻辑门,这对数字系统的制造、维修都不方便。逻辑运算的完备性第41页/共151页利用“与”和“非”可以得出“或”;利用“或”和“非”可以得出“与”。因此
14、,“与非”、“或非”、“与或非”这三种复合运算中的任何一种都能实现“与”、“或”、“非”的功能,即这三种复合运算各自都是完备集。因此,利用“与非门”、“或非门”、“与或非门”中的任何一种,都可以实现任何逻辑函数,这给数字系统的制造、维修带来了极大的方便。逻辑运算的完备性第42页/共151页2.4 集集 成成 逻逻 辑辑 门门若集成电路完成的功能是逻辑功能则称为逻辑集成电路;若集成电路完成的功能是数字功能,则称为数字集成电路。最简单的数字集成电路是集成逻辑门。集成逻辑门分类:双极性晶体管逻辑门单极性绝缘栅场效应管逻辑门,简称MOS门。第43页/共151页单极性MOS门主要有PMOS门(P沟道增强
15、型MOS管构成的逻辑门)、NMOS门(N沟道增强型MOS管构成的逻辑门)和CMOS门(利用PMOS管和NMOS管构成的互补电路构成的门电路,故又叫做互补MOS门双极性晶体管逻辑门主要有TTL门(晶体管-晶体管逻辑门)、ECL门(射极耦合逻辑门)和I2L门(集成注入逻辑门)等第44页/共151页与非门与非门典型的TTL与非门的电路如图2-13(a)。图213典型的TTL与非门电路(a)电路原理图;(b)多射极晶体管的等效电路第45页/共151页(3)晶体管V3、V4、V5和电阻R4、R5构成输出级,它们的功能是非运算。在正常工作时,V4和V5总是一个截止,另一个饱和。1.电路结构(1)输入级的功
16、能是对输入变量A、B、C实现“与运算”。(2)晶体管V2和电阻R2、R3构成中间级,其集电极和发射极各输出一个极性相反的电平,分别用来控制晶体管V4和V5的工作状态。第46页/共151页(1)输入端至少有一个为低电平(UIL=0.3V)。当输入端至少有一个接低电平UIL(0.3V)时,接低电平的发射结正向导通,则V1的基极电位UB1=UBE1+UIL=0.7+0.3=1V。为使V1的集电结及V2和V5的发射结同时导通,UB1至少应当等于2.1V(UB1=UBC1+UBE2+UBE5)。现在UB1=1V,所以,V2和V5必然截止。由于V2截止,故IC20,R2中的电流也很小,因而R2上的电压很小
17、。因此有2.功能分析第47页/共151页该电压使V3和V4的发射结处于良好的正向导通状态,V5处于截止状态,此时输出电压等于高电平(3.6V)。UO=UOH=UC2-UBE3-UBE4=5-0.7-0.7=3.6V此值未计入R2上的压降,所以实际的UOH小于3.6V。当UO=UOH时,称与非门处于关闭状态。第48页/共151页(2)输入端全部接高电平(UIH=3.6V)。V1的基极电位UB1最高不会超过2.1V。因为当UB12.1V时,V1的集电结及V2和V5的发射结会同时导通,把UB1钳在UB1=UBC1+UBE2+UBE5=0.7+0.7+0.7=2.1V。所以,当各个输入端都接高电平UI
18、H(3.6V)时,V1的所有发射结均截止。这时+UCC通过R1使V1的集电结及V2和V5的发射结同时导通,从而使V2和V5处于饱和状态。此时V2的集电极电位为:UC2=UCES2+UBE50.3+0.7=1V第49页/共151页 UC2加到V3的基极,由于R4的存在,可以使V3导通。所以,V4的基极电位和射极电位分别为:UB4=UE3UC2-UBE3=1-0.7=0.3VUE4=UCES50.3V可见,V4的发射结偏压UBE4=UB4-UE4=0.3-0.3=0V,所以,V4处于截止状态。在V4截止、V5饱和的情况下,输出电压UO为:UO=UOL=UCES50.3V UO=UOL时,称与非门处
19、于开门状态。第50页/共151页综上所述:当输入端至少有一端接低电平(0.3V)时,输出为高电平(3.6V);当输入端全部接高电平(3.6V)时,输出为低电平(0.3V)。由此可见,该电路的输出和输入之间满足“与非”逻辑关系第51页/共151页(3)输入端全部悬空。输入端全部悬空时,V1管的发射结全部截止。+UCC通过R1使V1的集电结及V2和V5的发射结同时导通,使V2和V5处于饱和状态,则UB3=UC2=UCES+UBE5=0.3+0.7=1V。由于R4的作用,V3导通,故UBE3=0.7V。此时V2的发射结电压为:UBE4=UB4-UE4=UE3-UCES5=UB3-UBE3-UCES5
20、1-0.7-0.3=0V所以V4处于截止状态。第52页/共151页该电路在输入端全部悬空时,V4截止,V5饱和。故其输出电压UO为:UO=UCES50.3V可见输入端全部悬空和输入端全部接高电平时,该电路的工作状态完全相同。所以,TTL电路的某输入端悬空,可以等效地看作该端接入了逻辑高电平。实际电路中,悬空易引入干扰,故对不用的输入端一般不悬空,应作相应的处理。第53页/共151页设V1的发射极A通过RE接地,其它输入端均接高电平,如图所示。在+UCC的作用下,接RE的发射结必然导通,在RE上形成电压UEA。RE越大,其压降UEA越大。实验测知:RE0.7k,其端电压就相当于逻辑低电平。使与非
21、门输出高电平,即与非门处于关门状态。(4)一个输入端通过电阻RE接地,其它输入端接高电平第54页/共151页RE2k,则其端电压UEA达到1.4V,此时V1管的基极电位UB1=UBE1+UEA=0.7+1.4=2.1V,从而使V5导通,V4截止,与非门输出低电平,即与非门处于开门状态。由于V1管的基极电位UB1不可能高于2.1V,因此,不管RE的阻值有多大,其端电压最高为1.4V。该电压值虽然与高电平(3.6)相差甚远,但其效果相当于在该端接入了高电平。第55页/共151页为使与非门可靠地工作在关门状态,RE所允许的最大阻值叫该与非门的关门电阻,记作ROFF。为使与非门可靠地工作在开门状态,R
22、E所允许的最小阻值叫该与非门的开门电阻,记作RON。由上述分析可知,典型TTL与非门的ROFF=0.7k,RON=2k。考虑到不同类型的TTL与非门,其内部结构及元件参数会有所不同,故它们的ROFF及RON也会有所差异。所以,在工程技术中,TTL与非门的ROFF和RON分别取值为0.5k和2k。综合上述,当TTL与非门的某一输入端通过电阻R接地时,若R0.5k,则该端相当于输入逻辑低电平;若R2k,则该端相当于输入逻辑高电平。当与非门的某一输入端通过电阻RE接参考地(其它输入端接高电平)时第56页/共151页(1)输出高电平输出高电平UOH和输出低电平和输出低电平UOL。与非门至少一个输入端接
23、低电平时的输出电压叫输出高电平,记作UOH。不同型号的TTL与非门,其内部结构有所不同,故其UOH也不一样。即使同一个与非门,其UOH也随负载的变化表现出不同的数值。但是只要在2.43.6V之间即认为合格。UOH的标准值是的标准值是3V。与非门的所有输入端都接高电平时的输出电压叫输出低电平,记作UOL。其值只要在00.5V之间即认为合格。UOL的标准值是的标准值是0.3V。3.主要参数第57页/共151页开门电平开门电平UON是保证与非门输出标准低电平时,允许输入的高电平的最小值。只有输入电平大于UON,与非门才进入开门状态,输出低电平。即UON是为使与非门进入开门状态所需要输入的最低电平。一
24、般UON在在1.41.8 V之间之间。关门电平关门电平UOFF是保证与非门输出标准高电平的90%(2.7V)时,允许输入的低电平的最大值。只有输入电平低于UOFF,与非门才进入关门状态,输出高电平。即UOFF是为使与非门进入关门状态所需要输入的最高电平。一般UOFF在在0.81 V之间之间。(2)开门电平UON和关门电平UOFF第58页/共151页当与非门的输入端全接高电平时,其输出应为低电平,但是若输入端窜入负向干扰电压,就会使实际输入电平低于UON,致使输出电压不能保证为低电平。在保证与非门输出低电平的前提条件下,允许叠加在输入高电平上的最大负向干扰电压叫高电平噪声容限(或叫高电平干扰容限
25、),记作UNH。其值一般为:UNH=UIH-UON=3-1.8=1.2VUIH=3V是输入高电平的标准值。(3)噪声容限UNH和UNL第59页/共151页当与非门的输入端接有低电平时,其输出应为高电平。若输入端窜入正向干扰,以致使输入低电平叠加上该干扰电压后大于UOFF,则输出就不能保证是高电平。在保证与非门输出高电平的前提下,允许叠加在输入低电平上的最大正向干扰电压叫低电平噪声容限(或叫低电平干扰容限),记作UNL。其值为:UNL=UOFF-UIL=0.8-0.3=0.5VUIL=0.3V是输入低电平的标准值。第60页/共151页平均传输延迟时间是衡量门电路运算速度的重要指标。当输入端接入输
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基本逻辑运算及集成逻辑门 基本 逻辑运算 集成 逻辑
限制150内