中职 数字电路第4章触发器电子课件 .PPT
《中职 数字电路第4章触发器电子课件 .PPT》由会员分享,可在线阅读,更多相关《中职 数字电路第4章触发器电子课件 .PPT(56页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第4章章 触发器触发器4.1 基本触发器(基本触发器(Flip-Flop)4.2 同步触发器同步触发器4.3 典型集成触发器典型集成触发器4.4 触发器的应用触发器的应用4.1.2 基本触发器(基本触发器(Flip-Flop)4.1.1 触发器及分类触发器(Flip-Flop),简称FF是构成数字系统的基本逻辑单元电路之一。触发器具有如下基本特性:(1)具有两个稳定状态,分别表示二值逻辑(或二进制数)0、1;(2)具有触发翻转特性,在输入信号的作用下,两个稳定状态之间可以相互转换;(3)现有稳定状态将保持到下一个有效输入信号到来时,才有发生变化的可能。触发器由门电路构成,它有一个或多个输入端
2、;两个互补输出端,分别用Q和 表示。通常用Q端的状态表示整个触发器的状态。触发器根据逻辑功能的不同可分为:RS触发器、D触发器、JK触发器、T触发器、T触发器等;根据电路结构和动作特点的不同可分为:基本RS触发器、钟控触发器、主从触发器和边沿触发器等。此外,根据存储数据原理的不同,还可以分为静态触发器和动态触发器。4.1.2 基本基本RS触发器触发器基本RS触发器是结构最简单的触发器,下图所示为由与非门构成的基本RS触发器。1.工作过程简介工作过程简介(1)。触发器置0。将输入端称为置0端,也 叫复位端(Reset)。(2)。触发器置1。将输入端称置1端,也叫 置位端(Set)。(3)(4)2
3、.触发器逻辑功能描述触发器逻辑功能描述触发器接收输入信号之前的状态称为触发器的现态,用Qn表示;触发器接收输入信号之后的状态称为触发器的次态,用Qn+1表示。现态和次态是两个相邻离散时间里触发器输出端的状态,描述触发器的逻辑功能就是要找出触发器次态与现态及输入信号之间的关系。触发器逻辑功能使用以下5种方法:特性表、特性方程(Characteristic Equation)、状态转换图(State Diagram)、驱动表、波形图,也称时序图(Wave Form)来描述。(1)特性表。表示触发器的次态Q n+1与现态Q n及输入信号之间关系的真值表,称为特性表,也叫状态转换真值表(State T
4、able)。基本RS触发器的特性表如下:输入变量触发器状态变换说明000触发器状态不定 0010100触发器置0 01101001触发器置1 10111100触发器保持原状态不变 1111(2)特性方程。表示触发器的次态Q n+1与现态Q n及输入信号之间关系的逻辑表达式,称为触发器的特性方程,也称为特征方程或次态(状态)方程。基本RS触发器的特性方程为:在上式中,是使用基本RS触发器的约束条件,即正常使用时、不能同时为0。(3)状态转换图 表示触发器状态发生变化时,对输入信号的要求。基本RS触发器的状态转换图如下:说明:图中的两个圆圈表示触发器的两个稳定状态,箭头表示触发器在输入信号作用下状
5、态转换的方向,箭头线旁标注的 、的值表示触发器状态转换的条件。(4)驱动表。根据触发器现态Q n和次态Q n+1的值确定输入信号取值的关系表,称为触发器的驱动表,也称激励表。基本RS触发器的驱动表如下输出变量状态的变化 对输入变量的要求 Qn Qn+1 00101101001111【例例4.1】已知基本RS触发器输入波形如下,设触发器起始状态为1。请画出该触发器输出的波形。解解 根据给出的输入信号变化情况,参考基本RS触发器的特性表,将输入信号的变化情况,将输入信号分为t1t10变化区间。4.1.2基本触发器【例例4.2】已知基本RS触发器输入波形如下,设触发器起始状态为1。请画出该触发器输出
6、的波形。解解 根据输入信号的变化情况,将输入信号分为t1t7变化区间。画出该触发器输出的波形如下 4.1.2 基本触发器或非门电路构成的基本RS触发器该触发器输入信号高电平有效,当两个输入信号同时呈现高电平时,触发器状态不定。基本RS触发器的特点是电路简单,一个触发器可以存储一位二进制代码,是构成各种复杂触发器的基础;但由于采用电平直接控制方式,输入信号在全部时间内都可以直接控制输出端的状态,导致电路抗干扰能力下降。同时输入信号之间存在约束关系,限制了触发器的应用。4.2 同步触发器同步触发器具有时钟脉冲控制的触发器称为同步触发器,又称时钟触发器(或钟控触发器)。4.2.1 同步同步RS触发器
7、触发器同步RS触发器是在基本RS触发器的基础上增加两个由时钟脉冲信号CP控制的与非门G3、G4构成的。下图为带直接复位端和直接置位端的同步RS触发器电路,图中CP端为时钟脉冲信号输入端,简称钟控端。1.工作过程简介工作过程简介CP=0时,G3、G4门被封锁,输出均为1。此时,不论输入信号R、S如何变化,触发器的状态保持不变。CP=1时,G3、G4门解除封锁,触发器的次态Q n+1取决于输入信号R、S及电路的现态Q n。输入端 和 为直接复位端和直接置位端。端和 端又称异步置0端和异步置1端,它不受CP脉冲信号的控制。可以通过 端和 端的值确定触发器的初始状态。2.触发器逻辑功能描述触发器逻辑功
8、能描述(1)特性表。时钟信号输入变量触发器状态说明CPRSQnQn+110000触发器保持原状态不变 1001110101触发器置1 1011111000触发器置0 110101110触发器状态不定 1111000CP=0时,触发器状态不变 011(2)特性方程。同步RS触发器的特性方程为(CP=1时)(3)状态转换图与驱动表。状态转换图 同步同步RS触发器驱动表触发器驱动表 状态转换对输入信号的要求QnQn+1RS000010110101103同步同步RS触发器的特点触发器的特点(1)CP=0时,触发器不接受输入信号,保持原状态不变。CP=1时,触发器接收输入信号R、S,并随R、S的变化而变
9、化。(2)存在不定状态,即输入信号之间有约束。(3)存在空翻现象。CP=1期间,输入信号的多次变化,将导致触发器的状态也随之多次发生变化,这种现象称为空翻。它与触发器在一个CP脉冲信号作用下,状态最多只能变化一次的原则相悖,应采取措施避免。由于同步RS触发器存在空翻现象,所以它只能用于数据锁存,而不能用于计数器、寄存器和存储器中。4.2.2 同步同步D触发器触发器1、电路组成同步RS触发器具有两个输入端信号R、S,有时只需要一个输入端的触发器,于是将RS触发器接成如图4.12(a)所示的形式,可简化成图4.12(b)所示的电路结构,这样就构成了只有单输入端的触发器,即D触发器。它的逻辑符号图如
10、图4.12(c)所示。图 4.12 同步D触发器逻辑电路及逻辑符号由真值表得D触发器的特性方程为 DQnQn+1 功能说明000置001101置111由真值表得D触发器的状态转移图如上图所示,如果已知CP和D的波形,可画出D触发器的工作波形如下图所示:4.2.3同步同步JK 触发器触发器1、电路组成在同步RS触发器中正常工作时,当R和S输入信号为1时,触发器是禁止状态。为了 消除这种状况,可将同步RS触发器的输入端做修改,将S端改成J,R端改成K。就构成了如图4.15(a)所示的同步JK触发器逻辑电路。2、逻辑功能分析当CP=0时,G3、G4门被封锁,因此J、K输入端的信号的变化对G1、G2没
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 中职 数字电路第4章 触发器电子课件 数字电路 触发器 电子 课件
限制150内