静电防护学习.pptx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《静电防护学习.pptx》由会员分享,可在线阅读,更多相关《静电防护学习.pptx(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 培训课程大纲ESDESD防护培训课程防护培训课程ESD原理和危害ESD防护和实例第1页/共43页2ESD原理wESD:英文Electrical Static Discharge的缩写,中文解释为静电放电.wESD产生原理:具有不同静电电位的物体由于直接接触或静电感应所引起的物体之间静电电荷的转移(Electro-Static-DischargeElectro-Static-Discharge)通常指在静电场的能量达到一定程度之后,击穿其间介质而进行放电的现象电荷积累快速放电第2页/共43页3ESD原理wESD产生三要素:w缺少任何一个都构不成ESD问题。干扰源敏感设备耦合途径第3页/共43
2、页4 ESD原理静电波形及参数1.影响ESD放电能量参数:峰值电流 上升时间变率 按傅立叶转换(Fourier transform)可知时间变率蕴含着频率成份:IEC 61000-4-2电流波形上升时间0.7ns,频宽可达到300MH以上如图:IEC 61000-4-2 之放电电流及频率响应频宽.第4页/共43页5 2:IEC 61000-4-2 放电电流上升时间.放电测试放电测试电压电压(kV)IEC 61000-4-2峰值放电峰值放电电流电流(A)上升时上升时间间tr(ns)27.50.7-14120.7-16250.7-18300.7-1Contact dischargeAir disc
3、hargeLevelVoltage kVLevelVoltage kV12122424363848415XSpecialXSpecial注注(1):X保留对产品各别指定的测试规格保留对产品各别指定的测试规格.(2):测试环境相对湿度须保持测试环境相对湿度须保持30%60%;1535(3):样品至少须打样品至少须打200次以上的放电次以上的放电.3:IEC 61000-4-2 测试电压与还境条件.第5页/共43页6ESD静电放电的危害1 1。静电在工业生产中造成的危害 产品失效(产品不可靠)客户抱怨 静电放电(ESDESD)造成的危害:1 1、引起电子设备的故障或误动作,造成电磁干扰如:驱动电路
4、程序被ESD打乱,出现花屏,白屏,声音不正常。2 2、击穿集成电路和精密的电子元件,半导体元件或者促使元件老化,降低生产成品率3 3、高压静电放电造成电击,危及人身安全4 4、在易燃易爆品或粉尘、油雾的生产场所极易引起爆炸和火灾第6页/共43页7ESD静电放电的危害ESD 对造成电子组件失效情况 (1)硬件失效(Hard failure)ESD电弧电压(Spark voltage)窜入半导体内部使绝缘部位损坏.如在P-N接合点短路或开路,内部绝缘的氧化层贯穿(punch-through)-金属氧化处理部位产生熔蚀(melting)等,这都是属于永久性失效.(如键盘,或I/O界面的连接器)直接带
5、入ESD突波电流损害电路.要预防这种直接伤害。方法:并联一颗静电抑制器,串联一颗电阻或并联电容在这些电路上就可以限制流经IC的ESD电流.第7页/共43页8 (2)潜在性失效(Latent failure)当ESD发生时系统虽暂时受到影响,仍然可继续动作,但功能会随时间逐渐变差,隔数日或数周后系统出现异常,最后成为硬件失效.(3)场强感应失效(Field induction failure)ESD的高压放电火花跟电流会产生电场辐射效应,这种宽带的辐射,经常使临近的电路受干扰而失常,如Latch-Up,或暂时性程序错乱,及数据流失等,严重时更会损伤硬件成为永久行硬件失效.ESD静电放电的危害第8
6、页/共43页9ESD预防ESD防护和实例ESD软件ESD硬件FPGACECPLDRegisterRAM地址存储器开关矩阵寄存器结构PCB LAYOUTSurge提升定位距离复位电路I/O位置(端口)完整大地 与屏蔽电源并静电抑制器电源线并抑制器电路设计PCB Layout原理图设计FPGA第9页/共43页10 ESD防护和实例1。结构把端口的地与金属壳相连接而加大ESD的泄放空间第10页/共43页11 ESD防护和实例2。结构第11页/共43页123。结构螺丝钉要避免伸入机构内成为天线(方法截断,换小号螺丝,嗍胶螺丝)ESD防护和实例第12页/共43页134。结构把端口的地与金属壳相连接而加大
7、ESD的泄放空间(左)ESD从隙缝窜进内部对PCB的IC放电(右)机壳内加一道辅助接地保护电路板 ESD防护和实例第13页/共43页14塑壳内层喷导电漆 屏蔽5。结构高速线(如电源线,排线等)尽量远离金属位置(地),把电源线与地隔离开6。结构 ESD防护和实例第14页/共43页15 谈到系统产品的静电防护设计,必须从原理图设计开始做ESD的保护.1.ESD电流直接流经敏感电路组件的接脚,造成永久性损坏:(如键盘,或I/O界面的连接器)直接带入ESD突波电流损害电路.要防护这种直接伤害。方法:并联一颗静电抑制器,串联一颗电阻或并联电容在这些电路上就可以限制流经IC的ESD电流.ESD电路设计 E
8、SD防护和实例第15页/共43页162.ESD电流 流经地回路造成复位,重启损坏:假设接地线为低阻抗,经ESD脉冲电流通过,IC接地的阻抗 容易产生(地电位)跳动 (Ground Bounce),这种地 的电位弹跳会使IC重置或锁定,IC如被锁定时 非常容易被供应的电源摧毁.要防护这种地电位跳动。方法:电源并联一颗静电抑制器,串联一颗电阻或并联电容在这些电路上就可以限制流经IC的ESD电流.Layout扩大地层的完整性,地的屏蔽性,地层的吸收性ESD电路设计 ESD防护和实例第16页/共43页173.电磁场间接耦合:例:如垂直板与水平板之放电,使电路造成重置,对于高阻抗组件曾经有损坏之报告,这
9、种失效模式与PCB环路面积,机构屏蔽好坏而定.要防护这种电磁场间接耦合。方法:可以从机体的结构屏蔽和PCB设计布线着手.Layout扩大地层的完整性,地的屏蔽性,地层的吸收性.ESD电路设计 ESD防护和实例第17页/共43页18原理图ESD设计 ESD防护和实例第18页/共43页19原理图ESD设计PCB上用箝制电路或突波吸收ESD静电抑制器抑制 瞬间高压 ESD防护和实例第19页/共43页20PCB布局架构对突波 I/O端抑制电路原理图ESD设计 ESD防护和实例第20页/共43页21原理图ESD设计w以低通ESD滤波及突波ESD吸收器方式疏导ESD能量 ESD防护和实例第21页/共43页
10、22原理图ESD设计wI/O控制信号加ESD静电抑制器保护 ESD防护和实例第22页/共43页23(RESET)复位电路设计原理图ESD设计 ESD防护和实例第23页/共43页24原理图ESD设计 ESD防护和实例第24页/共43页25原理图ESD设计 ESD防护和实例第25页/共43页26原理图ESD设计 ESD防护和实例第26页/共43页27原理图ESD设计 ESD防护和实例第27页/共43页28原理图ESD设计PCB上用IR(遥控)电路或突波吸收ESD静电抑制器抑制 瞬间高压 ESD防护和实例第28页/共43页291层4层1 1。加大地的泄放面积加大地的泄放面积保持地的完整:保持地的完整
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 静电 防护 学习
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内